SU368607A1 - DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR - Google Patents

DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR

Info

Publication number
SU368607A1
SU368607A1 SU1411291A SU1411291A SU368607A1 SU 368607 A1 SU368607 A1 SU 368607A1 SU 1411291 A SU1411291 A SU 1411291A SU 1411291 A SU1411291 A SU 1411291A SU 368607 A1 SU368607 A1 SU 368607A1
Authority
SU
USSR - Soviet Union
Prior art keywords
exchange
circuit
information
ram
subchannel
Prior art date
Application number
SU1411291A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1411291A priority Critical patent/SU368607A1/en
Application granted granted Critical
Publication of SU368607A1 publication Critical patent/SU368607A1/en

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

1one

Изобретение относитс  к вычислительной технике.The invention relates to computing.

Известны устройства обмена информацией между абонентами и ЦВМ. Их общий недостаток- значительный объем оборудовани , поскольку все функции обмена возложены на специальное устройство.Known devices for the exchange of information between subscribers and digital computers. Their common disadvantage is a significant amount of equipment, since all the exchange functions are assigned to a special device.

Цель изобретени  - сокращение оборудовани  за счет того, что часть функций выполнени  операций обмена возложена на вычислительное устройство (ВУ) ЦВМ, а управление работой - на команды ЦВМ. Сущность изобретени  заключаетс  в том, что формирование текущего адреса  чейки ОЗУ при обмене, счет адресов массива  чеек ОЗУ, с которыми производитс  обмен, формирование сигнала конца обмена осуществл етс  вычислительным устройством ЦВМ; некоторые узлы системы обмена  вл ютс  программно-адресующими и выполн ют функции как накоплени , так и формировани  и редактировани  информации .The purpose of the invention is to reduce the equipment due to the fact that part of the functions of performing exchange operations are assigned to the computing unit (WU) of the digital computer, and the management of the work - to the digital computer commands. The essence of the invention is that the formation of the current address of the RAM cell during the exchange, the count of the addresses of the array of RAM cells with which the exchange is performed, the formation of the signal for the end of the exchange is performed by the computing computer CVM; Some nodes of the exchange system are program-addressing and perform functions of both accumulating and shaping and editing information.

Функцней устройства дл  обмена  вл етс  управленне потоком информации между устройствами ввода - вывода и ОЗУ ЦВМ. Оно передает данные от внещних устройств в ОЗУ и обратно, а также позвол ет нескольким внешним устройствам функционировать одновременно с обработкой данных в вычислительной системе. Кроме того, оно обеспечивает буферное накопление и запоминание информации .A function device for the exchange is the control of the flow of information between input / output devices and the RAM of the digital computer. It transfers data from external devices to RAM and vice versa, and also allows several external devices to operate simultaneously with data processing in the computing system. In addition, it provides buffer accumulation and storage of information.

Устройство имеет общий блок управлени  и работает по принципу разделени  времени.The device has a common control unit and operates on the principle of time sharing.

Оно производит также необходимые операции с адресами, об7зедин ет и раздел ет информацию 3 различные группы. При этом мащииное врем  необходимо лишь дл  начала обмена и дл  записи или считывани  очередной «порции информации в ОЗУ. Несколько циклов работы ЦВМ, которые требуютс  дл  выполнени  этих операций, чередуютс  с вычислительными onepauiisTMii, не меща  вынолнепию программы вычислительным устройством, внос  лишь некоторую задержку.It also performs the necessary operations with addresses, joins and divides the information of 3 different groups. In this case, the time is only needed to start the exchange and to write or read the next "piece of information in the RAM. Several cycles of digital computer operation, which are required for performing these operations, alternate with the computing onepauiisTMii, without replacing the program with a computing device, introducing only a certain delay.

Система o6Meiia представл ет собой один мультиплексный канал, состо щий из нескольких подканалов.The o6Meiia system is a single multiplex channel consisting of several subchannels.

На фиг. 1 изображена схема обмена подканала; на фиг. 2 - схема св зей вычислительного устройства, выполн ющего функции канала.FIG. 1 shows a subchannel exchange scheme; in fig. 2 is a communication diagram of a computing device acting as a channel.

Устройство содержит регистр слова состо ни  буфера 1, который состоит из счетчикаThe device contains a register of the status word of buffer 1, which consists of a counter

слогов обмена 2, регистра числа слогов обмена 5 и регистра размера слога абонента 4, триггер 5 конца обмена с абонентом, схему ff приема информации от абонентов, схему сравнени  7, дешифратор числа сдвигов 8,exchange syllables 2, register of the number of syllables of exchange 5 and register of the size of the syllable of the subscriber 4, trigger 5 of the end of exchange with the subscriber, information receiving circuit ff from subscribers, comparison circuit 7, shift decoder 8,

буферный регистр подканалов .9, триггеры обмена 10, абоненты - приемники 11, сХ;емы разделени  12 и 13, абоненты-датчики 14, схемы совпадени  15, схему 16 приема информации в буферный регистр из сумматора ВУ, схему приоритета 17, дешифратор команды «вывод 18, дешифратор адреса команды «вывод 19, регистр адреса ОЗУ 20, схему 21 управлени  обменом с ОЗУ, оперативное запоминающее устройство (ОЗУ) 22, схему 23, формировани  адреса слова состо ни  подканала , схемы совпадени  24, регистр числа ОЗУ 25, схемы разделени  26-28, сумматор 29, схему 30 выбора подканала.buffer register of subchannels .9, exchange triggers 10, subscribers - receivers 11, CX; separation cells 12 and 13, subscribers-sensors 14, coincidence circuit 15, information receiving circuit 16 into the buffer register from the VU adder, priority circuit 17, command decoder " pin 18, the decoder address of the command "pin 19, the address register of the RAM 20, the exchange control circuit 21 with the RAM, random access memory (RAM) 22, the circuit 23, the formation of the address of the subchannel state word, the coincidence circuit 24, the number register of the RAM 25, circuit division 26-28, adder 29, subchannel selection circuit 30.

Непосредственна  св зь абонента с системой обмена осуш,ествл етс  в подканале (фиг. 1), к которому может быть подключено несколько абонентов 11, 14. Однако обмен информацией происходит одновременно только с одним из них, т. е. подканал работает с абонентами в режиме разделени  времени. Каждому абоненту в подканале соответствует триггер обмена 10.The subscriber’s direct connection with the drain exchange system is established in the subchannel (Fig. 1), to which several subscribers 11,14 can be connected. However, information is exchanged simultaneously with only one of them, i.e. the subchannel works with subscribers in time sharing mode. Each subscriber in the subchannel corresponds to the trigger exchange 10.

Обменом информации подканала с абонентами управл ет регистр 1, в котором хранитс  слово состо ни  буфера.The exchange of sub-channel information with subscribers is controlled by register 1, in which the buffer status word is stored.

Перед началом обмена с абонентом из вычислительного устройства программно, т. е. по сигналу дешифратора команды «вывод 18 п дешифратора адреса команды «вывод 19 в регистр 1 записываетс  информаци , соответствуюш ,а  данному абоненту, причем эта информаци  поступает по выходиым шинам сумматора 29. Одновременно аналогичным образом устанавливаетс  один из триггеров обмена 10. Триггер разрешает прохождение синхроимпульсов , управл юш.их темпом обмена с соответствуюшими абонентами, в подканал через схему совпадени  15.Before the exchange with the subscriber from the computing device programmatically, i.e., the signal from the decoder of the command "pin 18 of the decoder of the address of the command" pin 19, register 1 records information corresponding to this subscriber, and this information comes on the output bus of the adder 29. At the same time, one of the exchange triggers 10 is set in the same way. The trigger permits the passage of clock pulses, controlling our exchange rate with the corresponding subscribers, to the subchannel through a coincidence circuit 15.

Сигнал со схемы совпадени  разрешает прохождение информации из абонента - датчика 14 через схему ириема информации 6 в буферный регистр информации 9 при приеме или из буферного регистра информации в абонент - приемиик 11; разрешает прибавление счетной едииицы к счетчику слогов обмена 2; разрешает работу дешифратора числа сдвигов 8, который управл етс  от регистра 4 размера слога абонента.The signal from the coincidence circuit permits the passage of information from the subscriber-sensor 14 through the information scheme 6 and information to the buffer register 9 when receiving or from the buffer register information to the recipient 11; allows the addition of a counting unit to the counter of exchange syllables 2; enables the decoder of the number of shifts 8, which is controlled from the register 4 of the subscriber size.

Сигналы с выхода дешифратора числа сдвигов 8 вызывают сдвиг в буферном регистре информации 9 иа число разр дов, равное размеру слога абонента. После завершени  сдвига подканал готов к приему или выдаче информации по очередному синхроимпульсу.The signals from the output of the decoder of the number of shifts 8 cause a shift in the buffer register of information 9 and the number of bits equal to the size of the subscriber's syllable. After completion of the shift, the subchannel is ready to receive or issue information on the next sync pulse.

Новое значение содержимого счетчика слогов обмена 2 сравниваетс  с содержимым регистра числа слогов обмена 3 на схеме сравнени  7.The new value of the contents of the counter of syllables of exchange 2 is compared with the contents of the register of the number of syllables of exchange 3 in the comparison diagram 7.

Если сравнение произошло, в работу включаетс  обща  дл  всех подканалов часть устройства обмена (фиг. 2). Сигнал схемы сравнени , пройд  через схему приоритета 17, вырабатывает сигнал приостановки выполнени  команд вычислительного устройства (начаЛо обмена с ОЗУ), поступающий на схему уПравлбН1}  обменом 21.If a comparison has occurred, the common for all subchannels part of the exchange device is switched on (Fig. 2). The signal of the comparison circuit, having passed through the priority scheme 17, generates a signal to suspend the execution of commands of the computing device (beginning of the exchange with the RAM), which arrives on the control circuit 21}.

Одновременно схема 23 формировани  адреса слова состо ни  подканала возбуждаетAt the same time, the circuit 23 of forming the address of the state word of the subchannel excites

адрес слова состо ни  подканала в соответствии с номером того подканала, из которого прише; Сигнал ириостанозхи. С этоГо момента начинаетс  обмен между подканалом и ОЗУ.the address of the state word of the subchannel according to the number of that subchannel from which it was sent; Signal iriostanozhi. From this moment, the exchange between the subchannel and the RAM begins.

Перед началом обмена с абонентом в фиксированной дл  данною подканала  чейке ОЗУ формируетс  программио-уиравл юшее слово (слово состо ни  канала), состо щее из начального значени  счетчика слов обмена , признака направлени  обмена (запись- чтение), начального значени  текущего адреса  чейки ОЗУ.Before the exchange with the subscriber in the RAM cell fixed for this subchannel, a programmable wired word (channel state word) consisting of the initial value of the exchange word counter, the sign of the exchange direction (write-read), and the initial value of the current address of the RAM cell is formed.

По сигиалу приостановки из схемы приоритета 17 запускаетс  схема управлеии  обмеиом 21, котора  блокирует выполнение команд в вычислительном устройстве до окончани  процесса обмена с ОЗУ. Врем  обмена жестко определено и зависит лишь от направлени  обмена. Одновременно с блокировкой выполнеии  операций адрес слова состо ни  канала через схему разделени  28 направл етс  в ОЗУ. Слово состо ни  канала, выбранное из ОЗУ в регистр 25 числа ОЗУ по сигналу схемы управлени  обменом наиравл етс  в сумматор 29. Здесь к счетчику слогов обмена 2 и к текущему адресу ТА, хран щемус  в регистре 25, прибавл етс  «1.In the suspend sequence, the priority control scheme 17 starts the control scheme 21, which blocks the execution of commands in the computing device until the end of the exchange process with the RAM. The time of exchange is strictly defined and depends only on the direction of exchange. Simultaneously with the blocking of the operations, the address of the channel state word is transmitted to the RAM via the separation circuit 28. The channel status word, selected from RAM to register 25 on the number of RAM, is sent to adder 29 by the exchange control circuit signal. Here, the counter of exchange syllables 2 and the current TA address stored in register 25 are added to "1.

С сумматора 29 модифицированное слово состо ни  подканала записываетс  сначала вFrom the adder 29, the modified sub-channel state word is written first to

регистр 25, а затем в ОЗУ по адресу, который продолжает поступать с выхода схемы 23 формировани  адреса слова состо ни  подканала на вход схемы разделени  28. Одновременно признак направлени  обмена иоступает в схему 21 управлеии  обменом с ОЗУ, представл ющую собой, по существу, микропрограммное устройство, обеспечивающее выполиение необходимых действий по организации обмеиа с ОЗУ. С сумматора 29 поступаетregister 25, and then to RAM at the address that continues to flow from the output of the subchannel state word address circuit 23 to the input of the separation circuit 28. At the same time, the indication of the direction of exchange and enters the exchange control circuit 21 with RAM, which is essentially a microprogram A device that provides the necessary actions to organize the organization of RAM from RAM. Adder 29 arrives

также измененный ТА, который записываетс  в регистр адреса ОЗУ 20.also a modified TA, which is written into the address register of RAM 20.

Схема управлени  обменом с ОЗУ возбуждает сигналы обращени  к ОЗУ по ТА и анализирует признак иаправлени  обмена. В случае записи информации в ОЗУ содержимое буферного регистра 9 подканала через схему 30 выбора подканала поступает на вход схемы разделени  26, пропускаетс  черезThe exchange control circuit with the RAM drives the RAM access signals by the TA and analyzes the indication and direction of the exchange. In the case of recording information in the RAM, the contents of the buffer register 9 of the subchannel through the subchannel selection circuit 30 is fed to the input of the separation circuit 26, passed through

сумматор 29 и записываетс  в регистр числа ОЗУ 25, а затем в ОЗУ 22 по текущему адресу , который хранитс  в регистре адреса ОЗУ 20.an adder 29 and is recorded in the RAM number register 25, and then in RAM 22 to the current address, which is stored in the address register RAM 20.

При чтении из ОЗУ информаци  выбираетс  в регистр числа ОЗУ 25, пропускаетс  через сумматор 29 и записываетс  в буфериый регистр 9 соответствующего подканала. При прохождении через сумматор информаци  не измен етс , поскольку происходит сложение с нулем.When reading from RAM, the information is selected into the register of the number of RAM 25, passed through the adder 29 and written into the buffer register 9 of the corresponding subchannel. When passing through the adder, the information does not change, since the addition with zero occurs.

Приостановка длитс  стандартное число циклов. После записи или чтени  информации схема управлени  обменом 21 снимает блокировку выполнени  операции в ВУ, и машина продолжает выполнение команд.Suspension lasts a standard number of cycles. After writing or reading the information, the exchange control circuit 21 removes the blocking of the operation in the slave, and the machine continues to execute commands.

В момент анализа признаков направлени  обмена происходит а нализ состо ни  счётчика слов обмена 2. При завершении обмена с данным абонентом всем массивом информации схема управлени  обменом 21 вырабатывает сигнал «конец обмена с абонентом. В данном подканале этот сигнал устанавливает в «1 триггер конца обмена 5, и подканал отключаетс  от абонента, так как триггер конца обмена запрещает прохождение синхроимпульсов в данный подканал, при значении счетчика слов обмена «О данный подканал имеет возможность следуюндих обращений к ОЗУ.At the moment of analyzing the signs of the exchange direction, the counter of the exchange word counter 2 is being analyzed. When the exchange of information with the subscriber is completed, the exchange control circuit 21 generates a signal for the end of exchange with the subscriber. In this subchannel, this signal sets to "1 trigger end of exchange 5, and the subchannel is disconnected from the subscriber, since the trigger of the end of the exchange prohibits the passage of sync pulses to this subchannel, when the value of the exchange word counter is" About this subchannel has the ability to follow RAM calls.

Предмет изобретени Subject invention

Устройство дл  обмена информацией между абонентами и ЦВМ, содержащее схему приоритета, схему формировани  адреса слова состо ни  подканала, схему приема информации в буферные регистры подканалов, схему выбора информации из подканалов, дешифратор команды «вывод, дешнфратор адресной части команды «вывод, схему управлени  обменом и подканалы, в каждом из которых выходы схем совпадени  блока программно-адресуемых триггеров обмена соединены со входами схемы разделенн , часть выходов схем совпадени  соединена со входами схемы приема информации в буферный регистр , другие входы которой соединены с выходами соответствующих абонентов - датчиков , друга  часть выходов схем совпадени  блока программно-адресуемых триггеров обмена соедннена со входами абонентов-приемников , другие входы которых соединены с выходами разр дов буферного регистра информации; выход схемы разделени  блока програл1мно-адресуемых триггеров соединен со счетным входом счетчика слогов обмена и со входом дешифратора числа сдвигов, другие входы которого соединены с выходами регистра размера слога абонента; выход дешифратора числа сдвигов соединен со входами сдвига буферного регистра информации, а выход счетчика слогов обмена соединен со входом схемы сравнени , второй вход которой подключен ко входу установки нул  счетчикаA device for exchanging information between subscribers and a digital computer, containing a priority scheme, a scheme for generating the address of the subchannel state word, a scheme for receiving information into the subchannel buffer registers, a scheme for selecting information from the subchannels, an output command decoder, an address command part output module, an exchange control circuit and subchannels, in each of which the outputs of the coincidence circuit of the block of programmable addressable exchange triggers are connected to the circuit inputs, a part of the outputs of the coincidence circuit is connected to the inputs of the receiving circuit For information in the buffer register, the other inputs of which are connected to the outputs of respective subscribers - sensors outputs another portion of the circuit block matcher program-addressable flip-flops with inputs soednnena exchange subscriber receivers, the other inputs of which are connected to outputs of the bit buffer register information; the output of the dividing block of the programmable addressable triggers is connected to the counting input of the exchange syllable counter and to the input of the shift number decoder, the other inputs of which are connected to the outputs of the subscriber size register; the output of the shift number decoder is connected to the shift inputs of the buffer information register, and the output of the exchange syllable counter is connected to the input of the comparison circuit, the second input of which is connected to the zero input of the counter

слогов обмена и к одному из входов схемы приоритета, другие входы которой подключены к соответствующим схемам сравнени  соответствующих подканалов, отличающеес exchange syllables and to one of the inputs of the priority circuit, the other inputs of which are connected to the respective comparison circuits of the corresponding subchannels, characterized

тем, что, с целью сокращени  оборудовани , в нем выходы сумматора вычислительного устройства ЦВМ соединены с одним из входов регистра слова состо ни  буфера и триггеров обмена в подканалах, второй вход которыхso that, in order to reduce the equipment, in it the outputs of the adder of the computing device of a digital computer are connected to one of the inputs of the register of the state of the buffer and the exchange triggers in the subchannels, the second input of which

соединен с выходом дешифратора команды «вывод, а третий - с дешифратором адресной части команды «вывод, единичные выходы триггеров обмена соединены со входами соответствующих схем совпадени , вторыеconnected to the output of the decoder of the command "output, and the third to the decoder of the address part of the command" output, the single outputs of exchange triggers are connected to the inputs of the corresponding coincidence circuits, the second

входы которых соединены с нулевым выходом триггера конца обмена, один выход схемы приоритета подключен ко входу схемы управлени  обменом, остальные выходы подключены ко входам схемы формировани  адресаthe inputs of which are connected to the zero output of the end of exchange trigger, one output of the priority circuit is connected to the input of the exchange control circuit, the remaining outputs are connected to the inputs of the address generation circuit

слова состо ни  иодканала, к управл ющим входам схемы выборки информации из буферных регистров подканалов, к управл ющим входам схемы приема информации из вычислительного устройства ЦВМ в буферные регистры подканалов и ко входам триггеров конца массива в подканалах, выход схемы выборки подканала подключен ко входу схемы разделенн , второй вход которой подключен к выходу регнстра числа оператнвного запоминающего устройства ЦВМ, а выход схемы разделени  соединен со входом сумматора вычислительного устройства, ко второму входу которого подключен один из выходов схемы управлеии  обменом, другойiod channel status words, to the control inputs of the information sampling circuit from the subchannel buffer registers, to the control inputs of the information reception circuit from the digital computer computing device to the subchannel buffer registers and to the inputs of the array end triggers in the subchannels, the subchannel sampling circuit output is connected to the circuit input , the second input of which is connected to the output of the registra of the number of operative memory of the digital computer, and the output of the separation circuit is connected to the input of the adder of the computing device, to the second input of which th connected upravleii one of outputs of the circuit exchange, the other

выход которой соединен со входом схемы приоритета; выход схемы формировани  адреса слова состо ни  подканала нодключен к одному из входов схемы разделени , другой вход соединен с выходом регистра адресаthe output of which is connected to the input of the priority circuit; the output of the circuit of forming the address of the state word of the subchannel is connected to one of the inputs of the separation circuit, the other input is connected to the output of the register of the address

оперативного запоминающего устройства ЦВМ, а выход схемы разделени  подключен ко входу онеративного запоминающего устpoiicTBa , выход части разр дов регнстра числа оперативного запоминающего устройстваa random access memory of the digital computer, and the output of the separation circuit is connected to the input of the operative storage device, the output of the part of the digits of the number of the operational memory

соединен со входом схемы управленн  обменом , выход схемы приема информации из сумматора вычислительного устройства в подканал соединен с одним из входов второй схемы разделени , второй вход которой соединенconnected to the input of the exchange control circuit; the output of the information reception circuit from the adder of the computing device to the subchannel is connected to one of the inputs of the second separation scheme, the second input of which is connected

с выходом схемы приема информацин от абонентов-датчиков , выходы которой подключены ко входам буферного регнстра информации , выход которого соединен со входамн схемы выборки информации из подканалов. 1 4S; эwith the output of the information reception circuit from subscribers-sensors, the outputs of which are connected to the inputs of the buffer information registry, the output of which is connected to the inputs of the information sampling circuit from the subchannels. 1 4S; uh

Источники синкраимпульсовSources of sync impulses

Фиг. а В схему 30FIG. a In scheme 30

триг } и trig} and

{.;jb::4a/fp а{.; jb :: 4a / fp

SU1411291A 1970-03-04 1970-03-04 DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR SU368607A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1411291A SU368607A1 (en) 1970-03-04 1970-03-04 DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1411291A SU368607A1 (en) 1970-03-04 1970-03-04 DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR

Publications (1)

Publication Number Publication Date
SU368607A1 true SU368607A1 (en) 1973-01-26

Family

ID=20450553

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1411291A SU368607A1 (en) 1970-03-04 1970-03-04 DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR

Country Status (1)

Country Link
SU (1) SU368607A1 (en)

Similar Documents

Publication Publication Date Title
US4181936A (en) Data exchange processor for distributed computing system
SU368607A1 (en) DEVICE FOR INFORMATION EXCHANGE OF FURNISHING BY SUBSCRIBERS AND DVR
KR100282519B1 (en) Data read speed improvement circuit of flash memory
SU1003151A1 (en) Storage device with information check at recording
SU1462408A1 (en) Device for displaying information on television indicator screen
SU1288757A1 (en) Buffer storage
SU1472909A1 (en) Dynamic addressing memory
SU1160424A1 (en) Device for controlling access to common memory
JPS59178667A (en) Memory device
SU1173414A1 (en) Program control device
SU378832A1 (en) DEVICE INPUT INFORMATION
SU1347097A1 (en) Memory with program correction
SU760076A1 (en) Interface
SU932567A1 (en) Storage device
RU2033636C1 (en) Data source-to-processor interface
SU1163357A1 (en) Buffer storage
SU1113793A1 (en) Information input device
SU734655A1 (en) Information exchange device
SU1310827A1 (en) Interface for linking information source and receiver
SU1365131A1 (en) Buffer memory
SU1387006A1 (en) Switching device
RU2020571C1 (en) Computer system communication unit
SU674020A1 (en) Electronic computer control device
SU1164723A1 (en) Processor for digital computer
SU1481780A1 (en) Two-channel bicomputer interface