SU364965A1 - ONE-TACTIFIER SvJfcUUfUciltAifl - Google Patents

ONE-TACTIFIER SvJfcUUfUciltAifl

Info

Publication number
SU364965A1
SU364965A1 SU1622177A SU1622177A SU364965A1 SU 364965 A1 SU364965 A1 SU 364965A1 SU 1622177 A SU1622177 A SU 1622177A SU 1622177 A SU1622177 A SU 1622177A SU 364965 A1 SU364965 A1 SU 364965A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
information
shift
census
circuit
Prior art date
Application number
SU1622177A
Other languages
Russian (ru)
Inventor
Н. Куделин В.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1622177A priority Critical patent/SU364965A1/en
Application granted granted Critical
Publication of SU364965A1 publication Critical patent/SU364965A1/en

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

1one

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано при построении технических средств ЦВМ и цифровой автоматики.The invention relates to the field of automation and computer technology and can be used in the construction of technical means of digital computers and digital automation.

Известны сдвигатели, содержащие основной и вспомогательный регистры, соединенные между собой через схемы взаимной переписи и схему выдачи информации. Сдвиг информации в таких регистрах осуществл етс  в два такта. В первом такте производитс  параллельна  перепись информации со сдвигом влево или вправо с основного регистра на вспомогательный. Во втором такте сдвинута  информаци  из вспомогательного регистра переписываетс  в основной без сдвига.Known shifters containing the main and auxiliary registers, interconnected through a mutual census scheme and the scheme of issuing information. The shift of information in such registers is carried out in two cycles. In the first cycle, information is copied in parallel with a shift to the left or to the right from the main register to the auxiliary one. In the second cycle, the information shifted from the auxiliary register is rewritten to the main one without the shift.

Предложенный сдвигатель отличаетс  тем, что в нем выходы /-х разр дов каждого регистра св заны через схемы взаимной переписи со входами (i+1) разр дов другого регистра. Поэтому перепись информации со вспомогательного регистра на основной производитс  со сдвигом в ту же сторону, что и при переписи с основного на вспомогательный, а выдача информации осуществл етс  с помощью схемы выдачи с основного или вспомогательного регистров в зависимости от четности числа сдвигов.The proposed shifter is distinguished by the fact that in it the outputs of the / bits of each register are connected via census schemes with the inputs (i + 1) of the bits of the other register. Therefore, the census of information from the auxiliary register to the main one is made with a shift in the same direction as in the census from the main to the auxiliary one, and the information is output using the issuance scheme from the main or auxiliary registers depending on the parity of the number of shifts.

Это позвол ет увеличить быстродействие устройства за счет того, что сдвиг информации выполн етс  за один такт.This makes it possible to increase the speed of the device due to the fact that the information shift is performed in one clock cycle.

Блок-схема предложенного устройства приведена на чертеже.The block diagram of the proposed device shown in the drawing.

Устройство содержит основной регистр /, входные шины которого служат дл  приема информации, а выходы подключены через схему переписи 2 ко входам вспомогательного регистра 3, соединенного выходами через схему переписи 4 со входами регистра /. Управл ющие входы схем взаимной переписи 2, 4 св заны со входами схемы управлени  переписью 5 и служат входами тактовых импульсов. Один из выходов схемы управлени  5 и выходы регистра 1 подключены ко входам схем «И 6, другой выход схемы управлени  5The device contains the main register /, whose input buses serve to receive information, and the outputs are connected via census circuit 2 to the inputs of auxiliary register 3 connected by outputs via census circuit 4 to the inputs of register /. The control inputs of the mutual census circuits 2, 4 are connected to the inputs of the census control circuit 5 and serve as clock inputs. One of the outputs of the control circuit 5 and the outputs of the register 1 are connected to the inputs of the circuit "And 6, the other output of the control circuit 5

и выходы регистра 3 подключены ко входам схемы «И 7. Выходы схем «И б и 7 св заны со входами схемы «ИЛИ 8. Схемы «И 6, 7 и схема «ИЛИ 8 образуют схему выдачи информации 9.and the outputs of the register 3 are connected to the inputs of the circuit "AND 7. The outputs of the circuits" And b and 7 are connected with the inputs of the circuit "OR 8. The circuits" And 6, 7 and the circuit "OR 8 form the information output circuit 9.

Устройство работает следующим образом.The device works as follows.

Перед началом сдвига исходна  информаци  принимаетс  на регистр /, а схема управлени  5 сбрасываетс  в нулевое состо ние, разреша  выдачу информации с регистра /.Before the beginning of the shift, the initial information is received at the register /, and the control circuit 5 is reset to the zero state, permitting the release of information from the register /.

Сдвиг осуществл етс  двум  сери ми входных сигналов, смещенных относительно друг друга на полтакта. Одна сери  сигналов поступает на вход I, друга  - на вход II. Первым сигналом сдвига, который поступает на вход I, информаци  с регистра I черезThe shift is carried out by two series of input signals shifted relative to each other by poltakt. One series of signals is fed to input I, the other to input II. The first shift signal, which is fed to the input I, information from the register I through

схему переписи 4 переписываетс  со сдвигом влево или вправо (на чертеже показап сдвиг влево) на регистр 3. Этим же сигналом схема управлени  5 переключаетс  в единичное состо ние , разреша  выдачу информации с регистра 3. Следующий сигнал сдвига, который поступает па вход II, осуществл ет перепись уже сдвинутой на одпу позицию информации с регистра 3 оп ть со сдвигом влево или вправо на регистре 1, а схему управлени  5 возвращает в нулевое состо ние, которое разрешает выдачу информации с регистра /. Таким образом, процесс сдвига повтор етс , и после заданного числа сдвигов информаци  находитс  на регистре / или на регистре 3, а схема управлени  5 в состо нии, необходимом дл  выдачи информации с соответствующего регистра.Census Scheme 4 is rewritten with a shift to the left or right (in the drawing shows a shift to the left) to register 3. With the same signal, control circuit 5 switches to one state, allowing information to be output from register 3. The next shift signal, which is fed to input II, The overwrite of the already shifted position of information from register 3 is again shifted left or right on register 1, and control circuit 5 returns to the zero state, which allows the output of information from register /. Thus, the shift process is repeated, and after a predetermined number of shifts, the information is on register / or register 3, and the control circuit 5 is in the state necessary to output information from the corresponding register.

Предлагаема  схема сдвигател  позвол ет примерно в два раза увеличить быстродействие по сравнению с двухтактной схемой сдвигател  па двух регистрах. Кроме того, надежность работы предлагаемой схемы выще, так как в двухтактной схеме дл  сдвига на одпу позицию производитс  двойна  перепись (переключение двух бистабильных элементов) и за счет этого возрастает веро тность по влени  опшбки.The proposed shifter circuit allows an approximately two-fold increase in speed as compared with a push-pull shifter circuit in two registers. In addition, the reliability of the proposed scheme is higher, since in a two-stroke scheme, a double census (switching of two bistable elements) is performed to shift to one position and, as a result, the probability of occurrence of the error increases.

Предлагаема  схема может быть реализована на потенциальных или импульсио-потенциальных элементах.The proposed scheme can be implemented on potential or impulsio-potential elements.

Предмет изобретени Subject invention

Одиотактный сдвигатель, содержащий основной и вспомогательный регистры, св занные между собой через схемы взаимной- переписи информации и со схемой выдачи информации , соединенной со схемой управлени , отличающийс  тем, что, с целью увеличени  быстродействи  и надежности устройства, в нем выходы t-x разр дов каждого регистра через схемы взаимной переписи св заны со входами (f+1) разр дов другого регистра.An odiotactic shifter containing main and auxiliary registers interconnected through mutual information-rewriting schemes and an information output circuit connected to a control circuit, characterized in that, in order to increase the speed and reliability of the device, there are outputs of tx bits of each the register through the census patterns are associated with the inputs (f + 1) of the bits of another register.

ВхоЗ VHOZ

ТТЛ 1 Г Входные катодные шиньTTL 1G Input cathode busbars

6bi -odHi ie лодойые шины6bi -odHi ie bus tires

SU1622177A 1971-02-20 1971-02-20 ONE-TACTIFIER SvJfcUUfUciltAifl SU364965A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1622177A SU364965A1 (en) 1971-02-20 1971-02-20 ONE-TACTIFIER SvJfcUUfUciltAifl

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1622177A SU364965A1 (en) 1971-02-20 1971-02-20 ONE-TACTIFIER SvJfcUUfUciltAifl

Publications (1)

Publication Number Publication Date
SU364965A1 true SU364965A1 (en) 1972-12-28

Family

ID=20466032

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1622177A SU364965A1 (en) 1971-02-20 1971-02-20 ONE-TACTIFIER SvJfcUUfUciltAifl

Country Status (1)

Country Link
SU (1) SU364965A1 (en)

Similar Documents

Publication Publication Date Title
KR870009595A (en) Serial-Bit 2's Complement Digital Signal Processing Unit
SU364965A1 (en) ONE-TACTIFIER SvJfcUUfUciltAifl
GB1597694A (en) Clock-signal generator for a data-processing system
KR940001556B1 (en) Digital signal processing apparatus
SU404082A1 (en) A DEVICE FOR CALCULATING THE TYPE = FUNCTION. KV'X ^ + y
SU375789A1 (en) COMMUNICATION DEVICE
SU962916A1 (en) Arithmetic logic moduls
SU756409A1 (en) Adaptive computing device
SU894714A1 (en) Microprocessor module
SU593211A1 (en) Digital computer
SU388265A1 (en) DEVICE FOR FORMING THE REMAINING UNDER THE MODULE THREE
SU556435A1 (en) Dividing device
SU439017A1 (en) Shear device
SU548891A1 (en) Shear device
SU404084A1 (en) ARIFL1ETICHESKY DEVICE WITH THE CONTROL ON PARITY
SU392494A1 (en) I ALL-UNION | j; rn -: - fVi | O.TF) inHMFnMMAvtorsRaditelKievsk expedition of the Ukrainian scientific research geological instituteSHSJiHOTEKA
SU379054A1 (en) COMMERCIAL DEVICEJViU "I _ ^ 7" ". ^" ^ -
SU630625A1 (en) Information input arrangement
SU1532912A1 (en) Device for calculation of systems of boolean functions
SU432478A1 (en) DEVICE FOR PLAYING SIGNALS OF PULSE
RU1802404C (en) Commutation device
SU890393A1 (en) Modulo three adder
SU451080A1 (en) Firmware Control
SU416885A1 (en)
SU476601A1 (en) Digital information shift device