SU281005A1 - ONE-DOWN SHIFT REGISTER - Google Patents

ONE-DOWN SHIFT REGISTER

Info

Publication number
SU281005A1
SU281005A1 SU1098172A SU1098172A SU281005A1 SU 281005 A1 SU281005 A1 SU 281005A1 SU 1098172 A SU1098172 A SU 1098172A SU 1098172 A SU1098172 A SU 1098172A SU 281005 A1 SU281005 A1 SU 281005A1
Authority
SU
USSR - Soviet Union
Prior art keywords
capacitor
transistor
trigger
clock
capacitors
Prior art date
Application number
SU1098172A
Other languages
Russian (ru)
Original Assignee
Киевское отделение Центрального научно исследовательсшго
Publication of SU281005A1 publication Critical patent/SU281005A1/en

Links

Description

Предложенное устройство относитс  к области импульсной техники и может быть использовано при построении дискретных пересчетных и распределительных устройств.The proposed device relates to the field of pulsed technology and can be used in the construction of discrete scaling and distribution devices.

Однотактные ретистры сдвига, содержащие триггеры и тактовые транзисторы, известны. К Недостаткам известных регистров сдвига относ тс  их сложность и низка  .помехоустойчивость из-за ложных опрокидываний триггеров и невозможность заполнени  регистра лЮбы.м количеством единиц.Single-cycle shear reistors containing triggers and clock transistors are known. The disadvantages of the known shift registers are their complexity and low noise immunity due to false triggers of triggers and the impossibility of filling the register with any number of ones.

Предложенный однотактный регистр сдвига отличаетс  от известных тем, что выход кал дого триггера соедииен с одним входом последующего триггера с помощью последовательно соединенных конденсатора, резисторов зар да и разр да этого конденсатора и диода. Точка соединени  конденсатора и диода через второй диод подключена к точке нулевого потенциала , точка соединени  конденсатора и резистора зар да через третий диод подключена к коллектору тактового транзистора, а вторые входы каждого триггера через цени из последовательно соединенных резисторов, диодов и конденсаторов также соединены с коллектором тактового транзистора.The proposed single-ended shift register differs from the known ones in that the output of a single flip-flop is connected to one input of a subsequent flip-flop using a series-connected capacitor, charge and discharge resistors of this capacitor and a diode. The connection point of the capacitor and the diode through the second diode is connected to the point of zero potential, the connection point of the capacitor and the charging resistor through the third diode is connected to the collector of the clock transistor, and the second inputs of each trigger through the values of the series-connected resistors, diodes and capacitors are also connected to the collector of the clock transistor.

Это отличие нозвол ет устранить указанные недостатки.This difference can eliminate these drawbacks.

Триггеры регистра содержат транзисторы 1 и 2, резисторы 3 4 & коллекторных цеп х этих транзисторов, резисторы 5, 6, 7 в цеп х баз и эмиттеров соответственно. Кроме того,The register triggers contain transistors 1 and 2, resistors 3 4 & collector circuits of these transistors, resistors 5, 6, 7 in the circuits of the bases and emitters, respectively. Besides,

регистр имеет тактовый транзистор 8. Выход каждого триггера соединен с одним входом последующего триггера при помощи -последовательно соединенных конденсатора 9, резисторов 10 и и ссответственно зар да и разр да этого конденсатора и диода 12. Оба. вывода конденсатора 9 соединены с общей щиной и коллектором тактового транзистора 8 через диоды 13 и 14 соответственно, а вторые входы каждого триггера через цепи из последовательно соединенных резисторов 15, диодов 16 и конденсаторов 17 соединены с коллектором тактового транзистора 8. Точки соединени  диодов 16 и чонденсаторов 17 нодключены к общей щине через диоды 18. Будем считатьthe register has a clock transistor 8. The output of each trigger is connected to one input of the subsequent trigger using - successively connected capacitor 9, resistors 10 and, respectively, charge and discharge of this capacitor and diode 12. Both. the output of the capacitor 9 is connected to the common length and collector of the clock transistor 8 through diodes 13 and 14, respectively, and the second inputs of each trigger through a circuit of series-connected resistors 15, diodes 16 and capacitors 17 are connected to the collector of the clock transistor 8. The connection points of the diodes 16 and the capacitors 17 are connected to the common bus through diodes 18. We will assume

исходным состо нием регистра такое, при котором правые транзисторы 2 всех триггеров открыты. Это состо ние каждого триггера обозначим «О. Если в каком-либо триггере открыт левый транзистор /, то это состо ниеthe initial state of the register is such that the right transistors 2 of all the flip-flops are open. This state of each trigger is denoted by "O. If in any trigger the left transistor is open /, then this state

обоз51ачим «1.“1.

До поступлени  запускающего тактового имнульса на базу транзистора 8 все тактовые конденсаторы 17 зар жены до величины потенциала на коллекторе закрытого транзистого импульса транзистор 8 открываетс , и конденсаторы /7 разр жаютс  через цепи из диодов J6, резисгорсв 15 и 6, создава  на базах транзисторов / всех триггеров положительный потенциал. Таким образом, если регистр находитс  в исходном состо нии, то под действием такта это состо ние не нарушаетс . После окончани  запускающего та1ктового сигнала транзистор 8 закрываетс , и все тактовые конденсаторы снова зар жаютс .Before the triggering clock arrives at the base of transistor 8, all clock capacitors 17 are charged to the potential of the collector of the closed transistor pulse, transistor 8 opens, and capacitors / 7 are discharged through the circuits of diodes J6, resisors 15 and 6, creating at all transistors / all bases triggers positive potential. Thus, if the register is in the initial state, then under the action of the clock cycle this state is not violated. After the termination of the trigger signal, the transistor 8 is closed and all the clock capacitors are charged again.

Если в первом триггере записана «1, то по цепи: «-Е, резисторы 3 и 10, конденсатор 9, диод 13, обща  ,ши«а зар жаетс  конденсатор 9. При поступлении очередного тактового импульса конденсатор 9 через цепь: «обща  шина, резисто-р 7, открытый транзистор 2, резистор W, диЪд У2, резисторы // и 5, обща  щина разр жаетс  и создает.положительный потенциал на ба.зе транзистора 2 второго триггера. Одновре. на базу транзистора / второго триггер а. п6с.тунает полбл ительный потенциал при ра зр ;5е конденсатора 17. Однако TaiK как емкости конденсаторов 9 выбираютс  в несколько раз большими, чем емкости конденсаторов 17, после окончани  разр да конденсатора 17 конденсатор 9 продолжает разр жатьс , что приводит к онрокицыванию второго триггера в состо ние «1. Аналогичным образом это состо ние переходитIf “1” is written in the first trigger, then the circuit: “-E, resistors 3 and 10, capacitor 9, diode 13, common, bus”, capacitor 9. When the next clock pulse arrives, the capacitor 9 goes through the circuit: “common bus , resistor-p 7, open transistor 2, resistor W, di U2, resistors // and 5, the community is discharged and creates a positive potential on the base of transistor 2 of the second trigger. At the same time to the base of the transistor / second trigger a. The capacitor plugs the half-potential potential at 5; 5e. However, TaiK as capacitors 9 are selected several times larger than capacitors 17, after the discharge of capacitor 17 ends, capacitor 9 continues to discharge, which causes the second trigger to fail. state "1. Similarly, this state passes

дальше вдоль регистра. Резистор 10 выбираетс  таким, чтобы при открытом .ключе н  транзисторе 8 величина напр жени  на коллекторе транзистора 2 у.меньщнлась незначительио и чтобы конденсаторы 9 за промежуток между тактовыми сигналами зар дились до величины потенциала на коллекторах закрытых транзисторов 2.further along the register. The resistor 10 is selected such that when the switch on the transistor 8 is open, the voltage across the collector of transistor 2 is minimized and that the capacitors 9 are charged for the potential at the collectors of closed transistors 2 over the interval between the clock signals.

Предмет изобретени Subject invention

Однотактный регистр сдвига, содержащий триггеры и тактовый транзистор, отличающийс  тем, что, с целью упрощени , повыщени  номехоустойчивости и получени  возможностиA one-shot shift register containing triggers and a clock transistor, characterized in that, in order to simplify, increase room-resistance and gain opportunity

заполнени  регистра любым -количеством единиц , выход каждого триггера соединен с одни.м входом последующего триггера с помощью последовательно соединенных конденсатора, резисторов зар да и разр да этого конденсатора и диода, нриче.м точка соединени  конденсатора и диода через второй диод подключена к точке нулевого потенциала, точка соединени  конденсатора и резистора зар да через третий диод подключена к (коллекторуthe register is filled with any number of units, the output of each trigger is connected to one m input of the subsequent trigger using a series-connected capacitor, charge and discharge resistors of this capacitor and diode, and the point of connection of the capacitor and diode through the second diode is connected to the zero point potential, the connection point of the capacitor and the charge resistor through the third diode is connected to (collector

тактового транзистора, а вторые входы каждого триггера через цепи из но:ледовательно соединенных резисторов, диодов и конденсаторов также соедииеиы с коллекторо.м тактового траизистора.a clock transistor, and the second inputs of each trigger through a circuit from but: successively connected resistors, diodes and capacitors are also connected to the collector of the clock tracer.

SU1098172A ONE-DOWN SHIFT REGISTER SU281005A1 (en)

Publications (1)

Publication Number Publication Date
SU281005A1 true SU281005A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
KR900006785B1 (en) Time delay circuitry of semiconductor device
US6085327A (en) Area-efficient integrated self-timing power start-up reset circuit with delay of the start-up reset until the system clock is stabilized
US4365174A (en) Pulse counter type circuit for power-up indication
US4084106A (en) Dynamic shift register using insulated-gate field-effect transistors
JP2653177B2 (en) Noise removal circuit
GB1130055A (en) Multiple phase gating circuit
US4023160A (en) Analog to digital converter
SU281005A1 (en) ONE-DOWN SHIFT REGISTER
US3521081A (en) Logical circuit element comprising an mos field effect transistor
SU222038A1 (en) DISCHARGE COUNTER
SU249049A1 (en) DEVICE FOR COMPARISON NUMBERS PRESENTED BY NUMBER-PULSE CODE
SU275118A1 (en) PULSE RECORDING DEVICE
SU869021A1 (en) Analogue-digital converter
JPS6352491B2 (en)
SU389548A1 (en) REVERSE SHIFT REGISTER
SU750745A1 (en) Pulse counter
SU830650A1 (en) Pulse counter
SU387524A1 (en) PULSE DISTRIBUTOR
SU269206A1 (en) PULSE COUNTER
SU843204A1 (en) Device for shaping delay and duration of pulses
SU797073A1 (en) Pulse distributor
SU456369A1 (en) Pulse counter
SU1070503A1 (en) Time interval sequence/digital code converter
SU366572A1 (en) ALL-UNIQUE • PZTE;: 7..s -.-. '; Ь :: ^ 1Е1ГА ;; ; bkbsho7e; cha, IBA ^ _ ^
SU1674259A1 (en) Bubble memory control current driver