SU1702371A1 - Controlled adder - Google Patents

Controlled adder Download PDF

Info

Publication number
SU1702371A1
SU1702371A1 SU894748824A SU4748824A SU1702371A1 SU 1702371 A1 SU1702371 A1 SU 1702371A1 SU 894748824 A SU894748824 A SU 894748824A SU 4748824 A SU4748824 A SU 4748824A SU 1702371 A1 SU1702371 A1 SU 1702371A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
elements
output
modulo
Prior art date
Application number
SU894748824A
Other languages
Russian (ru)
Inventor
Анатолий Григорьевич Шипита
Евгений Леонидович Полин
Александр Валентинович Дрозд
Валерий Александрович Соколов
Виктор Петрович Карпенко
Виктор Алексеевич Кравцов
Сергей Николаевич Клембоцкий
Original Assignee
Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU894748824A priority Critical patent/SU1702371A1/en
Application granted granted Critical
Publication of SU1702371A1 publication Critical patent/SU1702371A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в арифметических устройствах. Цель изобретени  - повышение достоверности контрол  сумматора. Контролируемый сумматор содержит элемент НЕ 1, триггеры 2, 14, элементы И 3-7, элементы ИЛИ 8-10, 12, узлы 11, 13 сложени  по модулю два. Контролируемый сумматор работает в двух режимах, устанавливаемых сигналом на входе 15 контролируемого сумматора. В рабочем режиме на входы 16, 17 контролируемого сумматора поступают операнды а и Ь, на вход 18 - сигнал переноса С. С выхода узла 11 снимаютс  значени  а Ь и а + Ь. На выходах узла 13 формируетс  значение сум- мы S (а + Ь) + с и значение (а + Ь) -с, на выходе элемента ИЛИ 12 сигнал переноса Р а + Ь) -с. В контрольном режиме на входы узла 11 подаютс  значени  суммы предыдущих операндов, что позвол ет контролировать элементы сумматоров на более полных наборах входных значений. В этом режиме значение переноса Р - В с . 2 ил. СО сThe invention relates to automation and computing and can be used in arithmetic devices. The purpose of the invention is to increase the reliability of the control adder. The monitored adder contains the element NOT 1, triggers 2, 14, elements AND 3-7, elements OR 8-10, 12, nodes 11, 13 modulo two. The controlled adder operates in two modes, set by a signal at the input 15 of the controlled adder. In the operating mode, the operands a and b are input to the inputs 16, 17 of the monitored adder, and the transfer signal C is input to the input 18. The values of a b and a + b are removed from the output of node 11. At the outputs of node 13, the value of the sum S (a + b) + c and the value of (a + b) -c are formed; at the output of the element OR 12, the transfer signal P a + b) -c. In the control mode, the sum of the previous operands is fed to the inputs of node 11, which allows controlling the elements of the adders on more complete sets of input values. In this mode, the transfer value is P - B s. 2 Il. SO with

Description

/////// ///////

////////Л | //////// Л |

Вш. 1222Z2ZZ2ZLJVsh. 1222Z2ZZ2ZLJ

8ш. И/////////тг8th And ///////// tg

Вш. 13ZZZZZZZZZETVsh. 13ZZZZZZZZZET

Вш. ft .ГVsh. ft .Г

Claims (2)

Формула изобретенияClaim Контролируемый сумматор, содержащий два узла сложения по модулю два, три элемента И и первый элемент ИЛИ, причем выход суммы по модулю два первого узла сложения по модулю два является выходом суммы контролируемого сумматора, первые входы первого, второго и третьего элементов И являются первым и вторым информационными входами и входом переноса контролируемого сумматора соответственно, отличающийся тем, что, с целью повышения достоверности контроля сумматора, в него введены два триггера, элемент Η Е, четвертый и пятый элементы И и второй, третий и четвертый элементы ИЛИ, причем счетный вход первого триггера и тактовый вход второго триггера подключен к входу синхронизаций контролируемого сумматора, прямой и инверсный выходы первого триггера соединены с первыми входами четвертого и пятого элементов И соответственно, вторые входы четвертого и пятого элементов И, вход элемента НЕ и нулевой вход второго триггера подключены к входу задания режима работы контролируемого сумматора, выход элемента НЕ соединен с вторыми входами первого, второго и третьего элементов И, выходы первого и пятого элементов И соединены с первым и вторым входами первого элемента ИЛИ соответственно, выходы второго и четвертого элементов И соединены с первым и вторым входами второго элемента ИЛИ соответственно, выходы третьего и четвертого элементов И соединены с первым и вторым входами третьего элемента ИЛИ соответственно, выход суммы по модулю два первого узла сложения по модулю два соединен с информационным входом второго триггера, прямой выход которого соединен с третьими входами первого и второго элементов ИЛИ, выходы которых соединены соответственно с первым и вторым информационными входами второго узла сложения по модулю два, выход суммы по модулю два которого соединен с первым информационным входом первого узла сложения по модулю два, второй вход которого соединен с выходом третьего элемента ИЛИ, выход конъюнкции операндов первого и второго узлов сложения по модулю два соединены соответственно с первым и вторым входами четвертого элемента ИЛИ, выход которого является выходом переноса контролируемого сумматора.A controlled adder containing two addition nodes modulo two, three AND elements and a first OR element, and the sum output modulo two of the first addition node modulo two is the sum output of the controlled adder, the first inputs of the first, second and third AND elements are the first and second information inputs and the transfer input of the controlled adder, respectively, characterized in that, in order to increase the reliability of the adder control, two triggers are introduced into it, element Η E, fourth and fifth elements And and second, t and the fourth OR element, with the counting input of the first trigger and the clock input of the second trigger connected to the synchronization input of the controlled adder, the direct and inverse outputs of the first trigger are connected to the first inputs of the fourth and fifth elements And, accordingly, the second inputs of the fourth and fifth elements AND, the input of the element NOT and the zero input of the second trigger are connected to the input of the job mode of the controlled adder, the output of the element is NOT connected to the second inputs of the first, second and third elements AND, the outputs of the first of the first and fifth elements AND are connected to the first and second inputs of the first OR element, respectively, the outputs of the second and fourth elements And are connected to the first and second inputs of the second OR element, respectively, the outputs of the third and fourth elements AND are connected to the first and second inputs of the third OR element, respectively the output of the sum modulo two of the first addition node modulo two is connected to the information input of the second trigger, the direct output of which is connected to the third inputs of the first and second elements OR, the outputs of which are connected are connected respectively with the first and second information inputs of the second addition node modulo two, the sum output modulo two of which is connected to the first information input of the first addition node modulo two, the second input of which is connected to the output of the third OR element, the output of the conjunction of the operands of the first and second nodes two modulo additions are connected respectively to the first and second inputs of the fourth OR element, the output of which is the transfer output of the controlled adder. Вх. 15 вых.Vh. 15 out. 2 вх.192 int. 19 Вых.4,6,17ZZZZZZZZZ3.Out. 4,6,17ZZZZZZZZZ3. Вы'хЗ гYou'x3 g Вых. 5Out 5 Вых- 8Out - 8 3ZZZZZZZZ33ZZZZZZZZ3 Вых. 9 ν?7//7777Ά ГOut 9 ν? 7 // 7777Ά G Вых. 10Out 10 Вых. 12Out 12 ZZZZZZZZZZLJ-р ίζζζζζζζζδ^ вых. 11ZZZZZZZZZZLJ - p ίζζζζζζζζδ ^ out. eleven Вых. 13 777777777ЛOut 13 7 77777777L 8ых. 148th. 14 Фиг.2Figure 2
SU894748824A 1989-07-19 1989-07-19 Controlled adder SU1702371A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894748824A SU1702371A1 (en) 1989-07-19 1989-07-19 Controlled adder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894748824A SU1702371A1 (en) 1989-07-19 1989-07-19 Controlled adder

Publications (1)

Publication Number Publication Date
SU1702371A1 true SU1702371A1 (en) 1991-12-30

Family

ID=21474367

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894748824A SU1702371A1 (en) 1989-07-19 1989-07-19 Controlled adder

Country Status (1)

Country Link
SU (1) SU1702371A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2810631C1 (en) * 2023-06-09 2023-12-28 Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) Self-timed single-bit ternary adder with zero spacer and increased fault tolerance

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР ISfe 1242955, кл. G 06 F 11/00, 1985. Авторское свидетельство СССР № 1328818, кл. G 06 F 11/00, 1986. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2810631C1 (en) * 2023-06-09 2023-12-28 Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) Self-timed single-bit ternary adder with zero spacer and increased fault tolerance

Similar Documents

Publication Publication Date Title
SU1702371A1 (en) Controlled adder
JPS5735417A (en) D/a converter
JPS5814691B2 (en) binary addition circuit
SU1003303A1 (en) Trigger device
SU723568A1 (en) Binary- to-binary decimal fraction converter
SU710042A1 (en) Coincidence-type adder
SU1432503A2 (en) Modulo three adder
SU557379A1 (en) Four quad replicator
SU1179333A1 (en) Frequency-pulse integrating-differentiating device
SU694865A1 (en) Digital extrapolator
SU842790A1 (en) Number comparing device
SU997029A1 (en) Device for determining numbers nearest to the given one
SU1541601A1 (en) Device for computing function
SU1499351A1 (en) Device for checking operability of computer units
SU877531A1 (en) Device for computing z x y function
SU1668976A1 (en) Controllable optic signal delay line
JPS62210716A (en) Time division digital filter
SU763913A1 (en) Pulse-width multiplier-divider
SU934480A1 (en) Device for computing polynomial values
SU682907A2 (en) Frequency-pulse multiplying and dividing device
SU702398A1 (en) Angle-to-code converter
SU834933A1 (en) Multichannel pulse counter
SU802961A1 (en) Controleable arithmetic module
SU625205A1 (en) Arrangement for shaping through transfer in parallel adder
SU780217A1 (en) Device for dynamic monitoring of reception of single-polar code pulses in system with active zero