SU1700501A2 - Logic device circuit tester - Google Patents

Logic device circuit tester Download PDF

Info

Publication number
SU1700501A2
SU1700501A2 SU894733266A SU4733266A SU1700501A2 SU 1700501 A2 SU1700501 A2 SU 1700501A2 SU 894733266 A SU894733266 A SU 894733266A SU 4733266 A SU4733266 A SU 4733266A SU 1700501 A2 SU1700501 A2 SU 1700501A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
indicator
zero
Prior art date
Application number
SU894733266A
Other languages
Russian (ru)
Inventor
Антонина Иосифовна Рудая
Анатолий Владимирович Рыжков
Original Assignee
Предприятие П/Я А-3903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3903 filed Critical Предприятие П/Я А-3903
Priority to SU894733266A priority Critical patent/SU1700501A2/en
Application granted granted Critical
Publication of SU1700501A2 publication Critical patent/SU1700501A2/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к контрольно- измерительной технике и может быть использовано дл  контрол  логических устройств. Цель изобретени  - расширение функциональных возможностей пробника. Он содержит элементы 1,2 НЕ, элементы 3, 4 И, генератор 5, резисторы 6-9, индикаторы 10, 11 единицы и нул  соответственно. Введение в устройство триггеров 13-16, резистора 12 и элемента 17 ИЛИ обеспечивает индикацию одиночных импульсных сигналов положительной и отрицательной пол рностей. При по влении на входе устройства импульса положительной пол рности на индикаторе 11 нул  индицируетс  единица, индикатор 10 выключен, если же импульс имеет отрицательную пол рность, то на индикаторе 10 единицы индицируетс  О, при этом индикатор 11 выключен. 3 ил.The invention relates to a measuring and control technique and can be used to control logic devices. The purpose of the invention is to enhance the functionality of the probe. It contains the elements 1,2 NOT, the elements 3, 4 AND, the generator 5, resistors 6-9, indicators 10, 11 units and zero, respectively. Introduction to the device triggers 13-16, resistor 12 and element 17 OR provides an indication of single pulse signals of positive and negative polarities. When a positive polarity appears at the device input, a zero is indicated on the indicator 11, the indicator 10 is off, if the pulse has a negative polarity, 0 is displayed on the indicator 10 of the unit, while the indicator 11 is off. 3 il.

Description

Изобретение относится к контрольноизмерительной технике, является усовершенствованием изобретения по основному , авт.св. № 892366 и может быть использовано для контроля цифровых устройств. 'The invention relates to measuring technique, is an improvement of the invention in the main, ed. No. 892366 and can be used to control digital devices. ''

Целью изобретения является расширение функциональных возможностей путем обеспечения индикации одиночных импульсных сигналов.The aim of the invention is to expand the functionality by providing an indication of a single pulse signals.

На фиг. 1 представлена схема пробника для проверки цепей логических устройств; на фиг. 2 и 3 - временные диаграммы работы пробника при прохождении одиночных импульсов положительной и отрицательной полярности.In FIG. Figure 1 shows a probe circuit for testing logic device circuits; in FIG. 2 and 3 are time diagrams of the probe operation during the passage of single pulses of positive and negative polarity.

Пробник для проверки цепей логических устройств содержит первый и второй ί элементы НЕ 1 и 2, первый и второй элементы И 3 и 4, генератор 5, первый, второй, третий и четвертый резисторы 6-9, индикаторы 1.0 и 11 единицы и нуля соответственно, пятый резистор 12, первый, второй, ' третий и четвертый триггеры 13-16, элемент : ИЛИ 17, шину Сброс, шину Питание”. : первый вывод первого резистора 6 соедиί нен с вторым выводом четвертого резисто; ра 9, входом пробника, входом элемента i ИЛИ 1 и первым входом первого элемента ; 3 И, соединенного выходом с первым входом индикатора 10 единицы, а вторым входом с вторым выводом первого резистора 6 непосредственно и через второй резистор 7 с выходом генератора 5 и первым выводом третьего резистора 8, соединенного вторым выводом с первым выводом четвертого резистора 9 и входом второго элемента НЕ 2. выход которого соединен с вторым входом второго элемента И 4, первый вход которого соединен с выходом первого элемента НЕ 1, и С входом первого триггера 13, выход второго элемента 4 И соединен с вторым входом элемента ИЛИ 17 и первым входом индикатора 11 нуля, третий вход второго элемента И 4 соединен с вторым выходом третьего триггера 15, первый выход которого соединен с первым входом элемента ИЛИ 17. соединенного выходом с вторым входом индикатора 11 нуля, первый вывод пятого резистора 12 соединен с шиной Питание, второй - с D-входами первого и второго триггеров 13 и 14, R-входы первого, второго, третьего и четвертого триггеров 13-16 соединены с шиной Сброс. С-вход второго триггера 14 соединен с входом пробника, первый выход первого триггера 13 соединен с С-входом третьего триггера 15 и D-входом четвертого триггера 16, С-вход которого подключен к первому выходу второго триггера 14 и D-входу третьего триггера 15, второй вход индикатора 10 единицы соединен с первым, выходом четвертого триггера 16.The probe for checking the circuits of logical devices contains the first and second ί elements NOT 1 and 2, the first and second elements AND 3 and 4, the generator 5, the first, second, third and fourth resistors 6-9, indicators 1.0 and 11 units and zero, respectively fifth resistor 12, first, second, 'third and fourth triggers 13-16, element: OR 17, Reset bus, Power bus. ” : the first terminal of the first resistor 6 is connected to the second terminal of the fourth resistor; RA 9, the input of the probe, the input of the element i OR 1 and the first input of the first element; 3 And connected by the output to the first input of the indicator 10 units, and the second input with the second output of the first resistor 6 directly and through the second resistor 7 with the output of the generator 5 and the first output of the third resistor 8, connected by the second output to the first output of the fourth resistor 9 and the input of the second element 2. The output of which is connected to the second input of the second element AND 4, the first input of which is connected to the output of the first element NOT 1, and With the input of the first trigger 13, the output of the second element 4 And is connected to the second input of the OR element 17 and the first the indicator 11 is zero, the third input of the second AND 4 element is connected to the second output of the third trigger 15, the first output of which is connected to the first input of the OR element 17. connected to the output with the second input of the zero indicator 11, the first output of the fifth resistor 12 is connected to the Power bus, the second - with D-inputs of the first and second triggers 13 and 14, R-inputs of the first, second, third and fourth triggers 13-16 are connected to the Reset bus. The C-input of the second trigger 14 is connected to the probe input, the first output of the first trigger 13 is connected to the C-input of the third trigger 15 and the D-input of the fourth trigger 16, the C-input of which is connected to the first output of the second trigger 14 and the D-input of the third trigger 15 , the second input of the indicator 10 units is connected to the first, the output of the fourth trigger 16.

Пробник работает следующим образом. Перед началом работы для установки пробника в исходное состояние на шину Сброс кратковременно подается низкий уровень.The probe works as follows. Before starting work, to reset the probe to its initial state, a low level is briefly applied to the Reset bus.

Генератор 5 вырабатывает меандр с частотой 2-3 Гц.Generator 5 produces a meander with a frequency of 2-3 Hz.

В случае, если на вход пробника поступает напряжение логического нуля, меньшее или равное допустимому для элемента НЕ 2, то выходы элементов НЕ 1 и 2 в состоянии логической единицы, на втором выходе третьего триггера 15 также логическая единица. Элемент И 4 вырабатывает на выходе логическую единицу, включает индикатор 11 по первому входу (В, С) и через второй вход элемента ИЛИ 17 по второму входу (A, D, Е, F). На индикаторе 11 в этом случае индицируется нуль постоянно. При этом элемент И 3 закрыт, четвертый триггер 16 имеет логический нуль на первом выходе и индикатор 10 выключен.If the input of the probe receives a logic zero voltage that is less than or equal to the allowable value for the element NOT 2, then the outputs of the elements NOT 1 and 2 are in the state of a logical unit, and the second output of the third trigger 15 is also a logical unit. The AND element 4 produces a logical unit at the output, turns on the indicator 11 at the first input (B, C) and through the second input of the OR element 17 at the second input (A, D, E, F). On the indicator 11 in this case, zero is constantly displayed. In this case, the And 3 element is closed, the fourth trigger 16 has a logic zero at the first output and the indicator 10 is off.

Величины резисторов 8 и 9 подобраны так, что напряжение на выходе элемента НЕ 2 при напряжении на входе пробника, равном допустимому напряжению логического нуля, находится вблизи (но не превышает) уровня срабатывания элемента НЕ 2. В случае, превышения напряжением на входе пробника величины допустимого напряжения логического нуля в момент подачи уровня логической единицы с генератора 5 элемент НЕ 2 открывается, а в момент подачи уровня логического нуля с генератора 5 закрывается и управляет таким образом элементом И 4 по его второму входу, На первый вход элемента 14 4 поступает логическая единица с выхода элемента 1, а на третий вход элемента 4 - логическая единица с нулевого выхода третьего триггера 15. Индикатор 11 включается при этом прерывисто с частотой генератора 5, а индикатор 10 выключен.The values of resistors 8 and 9 are selected so that the voltage at the output of the element NOT 2 when the voltage at the input of the probe is equal to the allowable voltage of the logical zero, is close to (but does not exceed) the response level of the element NOT 2. In case the voltage at the input of the probe exceeds the permissible value voltage of logical zero at the moment of supplying the level of a logical unit from generator 5, the element NOT 2 opens, and at the moment of supplying a level of logical zero from generator 5 it closes and thus controls the element And 4 at its second input, On he first input member 14 enters the logic unit 4 from the output element 1, and a third input element 4 - a logical unit with the zero output of flip-flop 15. The third indicator 11 is activated when this intermittently with a frequency generator 5, and the indicator 10 is turned off.

В том случае, когда на вход пробника подается напряжение логической единицы, большее или равное допустимому для элемента 3 И, то на первом и втором входах элемента И 3 установлены логические единицы и элемент И 3 включает по первому входу индикатор 10. на котором постоянно индицируется единица, так как на второй вход индикатора 10 поступает логический нуль с первого выхода четвертого триггера 16. Индикатор 11 при этом выключен.In the event that a logic unit voltage greater than or equal to the permissible value for element 3 AND is supplied to the input of the probe, logical units are installed on the first and second inputs of element And 3 and element And 3 turns on indicator 10 on the first input, on which the unit is constantly displayed , since the second input of indicator 10 receives a logical zero from the first output of the fourth trigger 16. Indicator 11 is turned off.

Величины резисторов 6 и 7 подобраны так, что напряжение на втором входе элемента И 3 находится вблизи (но не менее) порога срабатывания элемента ИЗ. Поэтому в случае понижения напряжения на входе пробника ниже допустимого для логической единицы в момент подачи уровня логического нуля с генератора 5 элемент 3 И закрывается, а в момент подачи уровня логической единицы - открывается и управляет индикатором. 10 по первому входу.The values of the resistors 6 and 7 are selected so that the voltage at the second input of the element And 3 is close to (but not less) the threshold of operation of the element FROM. Therefore, if the voltage at the input of the probe drops below the permissible value for a logical unit at the moment of supplying a logic zero level from generator 5, element 3 And closes, and at the moment of supplying a level of a logical unit, it opens and controls the indicator. 10 on the first entrance.

На индикаторе 10 индицируется прерывисто единица, а индикатор 11 выключен.On the indicator 10 is displayed intermittently one, and the indicator 11 is off.

При обрыве или третьем состоянии на выходе проверяемой цепи генератор 5 задает уровни логических сигналов на'входы элементов 1-3, в результате чего сигналы с уровнем логической единицы попеременно появляются на выходах элементов И 3 и 4, в результате чего индикаторы 10 и 11 включаются попеременно (в противофазе).In case of a break or a third state at the output of the circuit under test, the generator 5 sets the levels of logical signals to the inputs of elements 1-3, as a result of which the signals with the level of a logical unit alternately appear at the outputs of the elements And 3 and 4, as a result of which the indicators 10 and 11 are turned on alternately (in antiphase).

При контроле импульсных сигналов пробник работает следующим образом.When monitoring pulse signals, the probe operates as follows.

При появлении на входе пробника одиночного импульса положительной полярности (момент ti, фиг. 2) его передний фронт устанавливает второй триггер 14 в единичное состояние, после чего на D-вход третьего триггера 15 и С-вход четвертого триггера 16 поступает логическая единица. При этом четвертый триггер 16 остается в нулевом состоянии, так как на его D-вход поступает логический нуль. По заднему фронту проинвертированного элементом НЕ 1 входного импульса (момент ΐ2, фиг. 2) первый триггер 13 устанавливается в единичное состояние, после чего в единичное состояние устанавливается третий триггер 15. Сигнал логического нуля с второго выхода третьего триггера 15 закрывает второй элемент И 4, после чего индикатор 11 отключается по первому входу. Однако по второму входу на индикатор 11 поступает сигнал логической единицы с первого выхода третьего триггера 15 через элемент ИЛИ 17.When a single pulse of positive polarity appears at the input of the probe (moment ti, Fig. 2), its leading edge sets the second trigger 14 into a single state, after which a logical unit arrives at the D-input of the third trigger 15 and the C-input of the fourth trigger 16. In this case, the fourth trigger 16 remains in the zero state, since a logical zero arrives at its D-input. On the trailing edge of the input pulse inverted by the element HE 1 (moment ΐ2, Fig. 2), the first trigger 13 is set to a single state, and then the third trigger 15 is set to a single state. A logic zero signal from the second output of the third trigger 15 closes the second element And 4, after which indicator 11 turns off at the first input. However, the second input to the indicator 11 receives a signal of a logical unit from the first output of the third trigger 15 through the OR element 17.

На индикаторе 11 индицируется единица, что свидетельствует о прохождении по контролируемым цепям одиночного положительного импульса. При этом индикатор 10 выключен.On the indicator 11, a unit is indicated, which indicates the passage of a single positive impulse along the controlled circuits. In this case, the indicator 10 is off.

После визуального контроля на шину Сброс кратковременно подается низкий потенциал, устанавливающий триггеры в исходное состояние (момент хз, фиг. 2).After visual inspection, a low potential is briefly applied to the Reset bus, which sets the triggers to the initial state (moment xs, Fig. 2).

При появлении в контролируемой цепи одиночного импульса отрицательной полярности (момент ti, фиг. 3) элемент НЕ 1 инвертирует его, передним фронтом первый триггер 13 устанавливается в единичное состояние, после чего логическая единица подается на D-вход четвертого триггера 16.. Задним фронтом входного импульса (момент t2, фиг. 3), в единичное состояние устанавливается второй триггер 14, положительным перепадом выходного сигнала с единичного выходадтйрого триггера 14 в единичное состояние устанавливается четвертый триггер 16 и чча индикатор 10 подаются сигналы логической единицы как по первому входу е первого элемента 3 И, так и по второму входу с первого выхода четвертого триггера 16.When a single pulse of negative polarity appears in the monitored circuit (moment ti, Fig. 3), the element NOT 1 inverts it, with the leading edge the first trigger 13 is set to a single state, after which the logical unit is fed to the D-input of the fourth trigger 16 .. The falling edge of the input pulse (time t2, Fig. 3), the second trigger 14 is set to a single state, the fourth trigger 16 is set to a single state by a positive differential of the output signal from a single output of the trigger 14 and the indicator 10 tsya signals of logic one as the first input e of the first member 3, and so on and a second input from the first output of the fourth flip-flop 16.

На индикаторе 10 индицируется нуль, что свидетельствует о прохождении по контролируемым цепям одиночного; импульса отрицательной полярности,· индикатор 11 при этом выключен. ..On indicator 10, zero is indicated, which indicates the passage through a controlled circuit of a single; pulse of negative polarity, · indicator 11 is turned off. ..

После визуального контроля .на шину Сброс кратковременно подается низкий потенциал, устанавливающий триггеры,, в исходное состояние (момент тз. фиг·. 3).After visual inspection. On the Reset bus briefly low potential is applied, which sets the triggers, in the initial state (moment tz. Fig. ·. 3).

Claims (1)

Форм у л а и з о б р e re н и я' ·Forms of l e and z about b e re n and I '· Пробник для проверки цепёй логических устройств по авТ.св. № 8923667о'тличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения индикации одиночных импульсных сигналов, в него введены первый, второй, третий и четвертый триггеры, элемент ИЛИ, пятый резистор, первый вывод которого соединен с шиной Питание, второй вывод пятого резистора соединен с D-входами первого и второго триггеров, С-входы первого и второго триггеров соединены соответственно с выходом первого элемента НЕ и входом пробника, первый выход первого триггера соединен с С-входом третьего триггера и с D-входом четвертого триггера, первый выход второго триггера соединен с D-ходом третьего триггера и с С-входом четвертого триггера, второй и первый выходы третьего триггера соединены соответственно с третьим входом второго элемента И и первым входом элемента ИЛИ. второй вход которого соединен с выходом второго элемента И, а выход - с вторым входом индикатора нуля, первый выход четвертого триггера соединен с вторым входом индикатора единицы, а R-входы первого, второго, третьего и четвертого триггеров соединены с шиной Сброс.A probe for checking the circuit of logical devices by auto-st. No. 8923667, characterized in that, in order to expand functionality by providing an indication of single pulse signals, the first, second, third and fourth triggers, an OR element, a fifth resistor, the first terminal of which is connected to the Power bus, the second terminal of the fifth the resistor is connected to the D inputs of the first and second triggers, the C inputs of the first and second triggers are connected respectively to the output of the first element NOT and the probe input, the first output of the first trigger is connected to the C input of the third trigger and to the D input the fourth trigger, the first output of the second trigger is connected to the D-stroke of the third trigger and the C-input of the fourth trigger, the second and first outputs of the third trigger are connected respectively to the third input of the second AND element and the first input of the OR element. whose second input is connected to the output of the second And element, and the output is to the second input of the zero indicator, the first output of the fourth trigger is connected to the second input of the unit indicator, and the R-inputs of the first, second, third and fourth triggers are connected to the Reset bus.
SU894733266A 1989-08-29 1989-08-29 Logic device circuit tester SU1700501A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894733266A SU1700501A2 (en) 1989-08-29 1989-08-29 Logic device circuit tester

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894733266A SU1700501A2 (en) 1989-08-29 1989-08-29 Logic device circuit tester

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU892366 Addition

Publications (1)

Publication Number Publication Date
SU1700501A2 true SU1700501A2 (en) 1991-12-23

Family

ID=21467794

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894733266A SU1700501A2 (en) 1989-08-29 1989-08-29 Logic device circuit tester

Country Status (1)

Country Link
SU (1) SU1700501A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 892366, кл. G 01 R 31/28. 1979. *

Similar Documents

Publication Publication Date Title
EP0241616A1 (en) Method and apparatus for triggering
JPH0441785B2 (en)
US4499419A (en) Methods and apparatus for assessing the quality of logic signals
SU1700501A2 (en) Logic device circuit tester
JPH10511470A (en) Testable circuit and test method
SU1705778A1 (en) Probe to check logic device circuits
KR100895138B1 (en) Delay circuit
SU917144A1 (en) Logic probe
SU1140066A1 (en) Logic circuit checking device
JPH0335170A (en) Detecting circuit for ac power supply failure
SU1164636A1 (en) Device for grading and rejecting semiconductor diodes
SU1032428A1 (en) Digital signal checking device
SU1191847A1 (en) Apparatus for checking logic circuits
SU1339459A1 (en) Device for checking variable reluctance pickups
SU920788A1 (en) Device for registering equipment operating time
RU2034334C1 (en) Emergency alarm
SU1003209A1 (en) Device for monitoring storage battery voltage
SU1108373A1 (en) Probe for checking logic devices in emitter-coupled integrated circuits
SU958988A1 (en) Probe for direct current source technical condition diagnostics
SU892364A1 (en) Device for checking logic circuits
SU1113756A1 (en) Device for checking logic state of digital circuits
SU734625A1 (en) Logic unit testing device
SU729533A1 (en) Logic probe
SU1504637A1 (en) Device for monitoring parameters of hall transducer
RU1777235C (en) Device for checking logic and time parameters of signals