SU1677662A1 - Устройство измерени сопротивлени изол ции электрических сетей - Google Patents

Устройство измерени сопротивлени изол ции электрических сетей Download PDF

Info

Publication number
SU1677662A1
SU1677662A1 SU884386004A SU4386004A SU1677662A1 SU 1677662 A1 SU1677662 A1 SU 1677662A1 SU 884386004 A SU884386004 A SU 884386004A SU 4386004 A SU4386004 A SU 4386004A SU 1677662 A1 SU1677662 A1 SU 1677662A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
code
input
converter
output
Prior art date
Application number
SU884386004A
Other languages
English (en)
Inventor
Игорь Васильевич Ганжа
Вячеслав Яковлевич Золотаревский
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU884386004A priority Critical patent/SU1677662A1/ru
Application granted granted Critical
Publication of SU1677662A1 publication Critical patent/SU1677662A1/ru

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Abstract

Изобретение относитс  к электроизмерительной технике и может быть использовано дл  расчета активной и емкостной составл ющих сопротивлени  изол ции двухпроводной сети посто нного тока. Цель изобретени  - расширение функциональных возможностей - достигаетс  путем дополнительного определени  емкости сети Устройство содержит шунтирующий резистор 1, первый конденсатор 2, первый преобразователь 3 напр жени  в код, первый электронный ключ 4, второй электронный ключ 5, второй конденсатор 6, ключ 7, второй резистор 8, второй преобразователь 9 напр жени  в код, блок управлени  10, вычислительный блок 11. 1 ил

Description

Изобретение относится к электроизмерительной технике и может быть использовано в автоматических системах измерения изоляции и емкости сетей постоянного тока на энергетических объектах различного назначения.
Цель изобретения -- расширение функциональных возможностей за счет измерения емкостной составляющей сопротивления сети.
На чертеже приведена блок-схема устройства.
Устройство содержит шунтирующий резистор 1, опорный конденсатор 2, первый преобразователь 3 напряжения в код, электронные ключи 4 и 5, второй конденсатор 6. ключ 7, второй резистор 8, второй преобразователь 9 напряжения в код, блок управления 10,. йычислительный блок 11. Шунтирующий резистор 1 и опорный конденсатор 2 соединяются последовательно и образуют измерительную цепь, одним концом соединенную с корпусом. Второй конец измерительной цепи коммутируется электронными ключами 4 и 5 на полюса измеряемой сети. Второй конденсатор 6 подключается ключом 7 между отрицательным полюсом и корпусом. Второй резистор 8, сопротивление которого равно сопротивлению шунтирующего резистора 1, включен между полюсами измеряемой сети.
Устройство работав! следующим образом.
Электронные ключи 4 и 5 поочередно коммутируют измерительную цепь на полюса измеряемой сети. При каждой коммутации преобразователь 3 напряжения в код измеряет значение тока, протекающего через измерительную цепь. По измеренным значениям токов вычислительный блок 11 определяет первую алгебраическую разность токов. Преобразователь 3 напряжения в код измеряет ток 10. Затем производится замыкание ключа 7, подключающего конденсатор 6, и повторяется процесс поочередной коммутации на полюса измеряемой сети, измерение токов, проте кающих через измерительную цепь и определение второй разности токов, после чего вычислительный блок 11 реализует соотношения, приведенные в формулах R =_AMLlzJ2L_ ( Io + Iz) (Ιο + И) с = (L°_- 'ύ(’ο +12) г ' 2 Ιο (Ιι -Ι2) °' где Ίο - абсолютное значение тока, равное отношению напряжения измеряемой сети к сопротивлению шунтирующего резистора;
h -- первая алгебраическая разность токов;
1г - вторая алгебраическая разность токов;
Ro - сопротивление шунтирующего резистора:
Со - емкость первого опорного конденсатора. *
Затем схема возвращается к режиму из10 мерения первой алгебраической разности токов. Для реализации такого режима работы на выходах устройства должны формироваться следующие сигналы:
- длительность импульса должна быть 15 не менее суммы времени счета преобразователей 3 и 9 напряжения в код и времени, необходимого для считывания кода, соответствующего измеренному току с преобразователей 3 и 9 напряжения в код вычислительным блоком 11;
- отрицательный фронт должен формироваться раньше, чем положительный фронт (это необходимо для исключения состояния, когда оба ключа замкнуты и измеряемая сеть закорочена ими).
Импульсы управления должны формироваться преобразователями 3 и 9 напряжения в код, удовлетворяющие следующим требованиям: импульсы должны быть дли30 тельностью не менее 2 мкс; положительный фронт должен бытьсформирован ранее, чем отрицательный.
Таким образом, формируется режим измерения первой алгебраической разности 35' токов. Вычислительный блок 11 считывает информацию о измеренных токах с преобразователей 3 и 9 напряжения в код по выходному сигналу, формируемому с момента готовности данных. Для реализации режима 40 измерений второй алгебраической разности, по окончанию цикла измерения первой алгебраической разности на выходе блока управления должен быть сформирован низкий уровень, вызывающий замыкание ключа 45 7. Так как ключ 7 обладает быстродействием значительно меньшим, чем электронные ключи 4 и 5. до полного замыкания ключа 7 на выходах блока управления должен быть установлен низкий уровень. После замыка50 ния ключа 7 на этих выходах должны быть сформированы те же сигналы, что и для режима определения первой алгебраической разности, после чего на выходе блока управления 10 должен быть сформирован высо55 кий логический уровень, который вызывает размыкание ключа 7. До полного размыкания на выходах блока управления 10 поддерживается низкий уровень, после размыкания, схема должна повторять цикл измерений. Расчет искомых значений по формулам производится в вычислительном блоке 11. В устройстве, кроме того, реализован режим измерения только активной составляющей сопротивления изоляции, по 5 известной емкостной составляющей. Для этого необходимо реализовать определение только первой алгебраической разности токов, после чего вернуть схему в исходное состояние.

Claims (1)

  1. Формула изобретения
    Устройство измерения сопротивления изоляции электрических сетей, содержащее шунтирующий резистор, два электронных ключа, соединенные с соответствующими клеммами для подключения к контролируемой сети, блок управления, последовательно включенные преобразователь напряжения в код и вычислительный блок, 20 общий вход ключей подключен к входу преобразователя напряжения в код, управляющие входы ключей, преобразователя напряжения в код и вычислительного блока присоединены к выходу блока управления, отличающееся тем, что, с целью расширения функциональных возможностей, оно снабжено первым и вторым конденсаторами, вторым преобразователем напряжения в код, вторым резистором, третьим ключом, первый вывод которого подсоединен последовательно через второй конденсатор к заземленному выводу 10 шунтирующего резистора, другой вывод которого через опорный конденсатор соединен с вторыми выводами электронных ключей, второй резистор соединен с соответствующими клеммами для подключения 15 к контролируемой сети, а третьим выводом - к первому входу второго преобразователя напряжения в код, причем первый преобразователь напряжения в код подсоединен первым входом к третьему выводу шунтирующего резистора, выход второго преобразователя напряжения в код соединен с вторым входом вычислительного блока, а вход - с соответствующим выходом блока управления,
SU884386004A 1988-01-22 1988-01-22 Устройство измерени сопротивлени изол ции электрических сетей SU1677662A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884386004A SU1677662A1 (ru) 1988-01-22 1988-01-22 Устройство измерени сопротивлени изол ции электрических сетей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884386004A SU1677662A1 (ru) 1988-01-22 1988-01-22 Устройство измерени сопротивлени изол ции электрических сетей

Publications (1)

Publication Number Publication Date
SU1677662A1 true SU1677662A1 (ru) 1991-09-15

Family

ID=21358699

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884386004A SU1677662A1 (ru) 1988-01-22 1988-01-22 Устройство измерени сопротивлени изол ции электрических сетей

Country Status (1)

Country Link
SU (1) SU1677662A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Ne 840766, кл. G 01 R 27/18,1979. Авторское свидетельство СССР № 1074829,кл. G 01 R 27/18, 1984, *

Similar Documents

Publication Publication Date Title
KR870001709A (ko) D/a 변환기
SU1677662A1 (ru) Устройство измерени сопротивлени изол ции электрических сетей
SU1019625A1 (ru) Преобразователь напр жени в интервал времени
SU1689860A1 (ru) Нереверсивный счетчик электрической энергии
SU1756834A1 (ru) Универсальный измеритель параметров двухэлементных двухполюсников
SU1117656A2 (ru) Элемент с управл емой проводимостью
SU817843A1 (ru) Устройство дл сравнени фаз несколькихСигНАлОВ
SU1183919A1 (ru) Устройство дл измерени @ , @ , @ параметров
SU1451611A1 (ru) Пороговый датчик активного тока
SU1580283A1 (ru) Цифровой омметр
SU1370730A1 (ru) Счетный триггер
SU1201852A1 (ru) Элемент с управл емой проводимостью
SU1432420A1 (ru) Устройство дл контрол сопротивлени изол ции
SU1541533A1 (ru) Устройство дл измерени сопротивлени изол ции электрических сетей переменного тока
SU1365223A1 (ru) Устройство дл релейной защиты
SU423242A1 (ru) Ключ
SU1120362A1 (ru) Врем -импульсное устройство дл возведени в дробную степень
SU1167735A1 (ru) Преобразователь напр жени в частоту импульсов
SU1176265A1 (ru) Устройство контрол сопротивлени изол ции электрической сети
SU1651221A1 (ru) Измерительный преобразователь активной мощности
SU1411927A1 (ru) Генератор импульсов
SU1415208A1 (ru) Способ испытани индукционных аппаратов на стойкость при коротком замыкании и устройство дл его осуществлени
SU1705778A1 (ru) Пробник дл проверки цепей логических устройств
SU1201853A1 (ru) Устройство дл интегрировани сигнала
SU1525707A1 (ru) Устройство дл моделировани диода