SU1670774A1 - Устройство дл разр да конденсатора - Google Patents
Устройство дл разр да конденсатора Download PDFInfo
- Publication number
- SU1670774A1 SU1670774A1 SU884610409A SU4610409A SU1670774A1 SU 1670774 A1 SU1670774 A1 SU 1670774A1 SU 884610409 A SU884610409 A SU 884610409A SU 4610409 A SU4610409 A SU 4610409A SU 1670774 A1 SU1670774 A1 SU 1670774A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- capacitor
- source
- bus
- operational amplifier
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относитс к импульсной технике, к устройствам автоматики, и может быть использовано в цеп х разр да конденсаторов. Целью изобретени вл етс увеличение скорости и линейности разр да конденсаторов. Устройство содержит операционный усилитель 1, источник 2 зар дного тока, конденсатор 3, транзисторы 4, 9 и 10, резисторы 5 и 11, источник 8 питани , источник 12 посто нного напр жени . При этом в устройстве начальные услови зар да конденсатора 3 всегда одинаковы и стабильны при любых временных интервалах между тактовыми импульсами. Это обеспечивает получение более точного соответстви амплитуды напр жени на конденсаторе от величины интервалов между тактовыми импульсами. 1 ил.
Description
ел
С
ш
11
о
4 О
4Ьь
Изобретение относитс к импульсной технике и устройствам автоматики и предназначено дл разр да конденсатора.
Целью изобретени вл етс увеличение скорости и линейности разр да.
На чертеже изображена электрическа принципиальна схема предлагаемого устройства .
Устройство содержит операционный усилитель 1, источник 2 зар дного тока, конденсатор 3, перва обкладка которого соединена с источником 2 зар дного тока, инвертирующим входом операционного усилител 1 и первым электродом первого транзистора 4, первый резистор 5, шину 6 сброса, выходную шину 7, подключенную к выходу операционного усилител 1, источник 8 питани , второй транзистор 9 того же типа проводимости, что и первый транзистор 4. третий транзистор 10 противоположного типа проводимости, второй резистор 11, источник 12 посто нного напр жени , а первым электродом первого транзистора 1 вл етс эмиттер, шина 6 сброса через первый резистор 5 соединена с эмиттером второго транзистора 9, база которого подключена к общей шине источника 8 питани , а коллектор через второй резистор 11 соединен с базой третьего транзистора 10, эмиттер которого подключен к выходу операционного усилител 10, а коллектор - к базе первого транзистора 4, коллектор которого соединен с источником 12 посто нного напр жени , втора обкладка конденсатора 3 подключена к общей шине источника 8 питани , а неинвертирующий вход операционного усилител 1 соединен с шиной 13 установки начального уровн .
Устройство работает следующим образом .
Происходит нарастание напр жени на конденсаторе 3 из-за его зар да током с источника 2. При этом на инвертирующем входе операционного усилител 1 напр жение положительной пол рности, на его выходе напр жение отрицательной пол рности, транзисторы 10 и 9 закрыты. В следующий момент времени на шину 6 пришел передний фронт тактового импульса, транзисторы 9 и 4 вошли в режим насыщени и конденсатор 3 начал разр жатьс большим током коллектора транзистора 4. Достоинством данной схемы вл етс то, что параметры используемых транзисторов практически никакого вли ни на уровень разр да конденсатора 3 не вли ют. Когда напр жение на конденсаторе 3 достигло начального уровн , даваемого величиной напр жени на шине 13, например равного - нулю, на выходе операционного усилител
1 будет сформировано положительное напр жение , которое смещает переход транзистора 4 в обратном направлении, транзистор 4 призакрываетс настолько,
что ток через его коллектор оказываетс равным тику IDX с источника 2, т.е. на инвертирующем входе операционного усилител 1 образуетс виртуальный ноль, отличный от нул на неинвертирующем входе только на
0 величину смещени операционного усилител 1. В св зи с тем, что современные операционные усилители в интегральном исполнении имеют очень большие коэффициенты усилени (106 и более), то за счет
5 глубокой обратной св зи, изменение параметров транзисторов, например увеличение падени напр жени на переходе, не вызовут изменени величины виртуального нул . Начина с этого момента времени на0 пр жение на конденсаторе будет равным величине напр жени виртуального нул .
В следующий момент времени на шину 6 пришел задний фронт тактового импульса, транзисторы 12 и 4 заперлись и конденса5 тор 3 вновь начнет зар жатьс .
Далее процессы аналогичны рассмотренным .
Чем меньше времени между тактовыми импульсами, тем меньше максимальна ам0 плитуда зар да конденсатора 3. В предлагаемом устройстве начальные услови зар да конденсатора 3 всегда одинаковы и стабильны при любых временах между тактовыми импульсами, а это означает получение
Claims (1)
- 5 более точного соответстви амплитуды напр жени на конденсаторе от величины времени между тактовыми импульсами. Формула изобретени Устройство разр да конденсатора, со0 держащее операционный усилитель, источник зар дного тока, конденсатор, перва обкладка которого соединена с источником зар дного тока, инвертирующим входом операционного усилител и первым элект5 родом первого транзистора, первый резистор , шину сброса, выходную шину, подключенную к выходу операционного усилител , источник питани , отличающеес тем, что, с целью увеличени0 скорости и линейности разр да, в него введены второй транзистор того же типа проводимости , что и первый транзистор, третий транзистор противоположного типа проводимое ги, второй резистор, источник посто5 нного напр жени , а первым электродом первого транзистора вл етс эмиттер, шина сброса через первый резистор соединена с эмиттером второго транзистора, база которого подключена к обыей шине источника питань л, а коллектор через второй резистор51670774бсоединен с базой третьего транзистора,жени , втора обкладка конденсатора под- эмиттер которого подключен к выходу one-ключена к общей шине источника питани , рационного усилител , в коллектор - к базеа неинвертирующий вход операционного первого транзистора, коллектор которогоусилител соединен с шиной установки на- соединен с источником посто нного напр -5 чального уровн .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884610409A SU1670774A1 (ru) | 1988-11-28 | 1988-11-28 | Устройство дл разр да конденсатора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884610409A SU1670774A1 (ru) | 1988-11-28 | 1988-11-28 | Устройство дл разр да конденсатора |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1670774A1 true SU1670774A1 (ru) | 1991-08-15 |
Family
ID=21411591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884610409A SU1670774A1 (ru) | 1988-11-28 | 1988-11-28 | Устройство дл разр да конденсатора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1670774A1 (ru) |
-
1988
- 1988-11-28 SU SU884610409A patent/SU1670774A1/ru active
Non-Patent Citations (1)
Title |
---|
Гольденберг Л.М. Импульсные и цифровые устройства. М.: Св зь, 1973, с. 364, рис. 8.3. Алексенко А.Г. Применение прецизионных аналоговых МС. М.: Радио и св зь, 1981, с.80, рис.3.4. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1127807A (en) | Time delay circuit | |
US3691405A (en) | Thermocouple response time compensation circuit arrangement | |
US4384251A (en) | Pulse-duty-cycle-type evaluation circuit for a variable inductance | |
US3694748A (en) | Peak-to-peak detector | |
SU1670774A1 (ru) | Устройство дл разр да конденсатора | |
US2956241A (en) | Complementary transistor multivibrator | |
US3622883A (en) | Pulsed current transistor beta tester having feedback to maintain emitter to collector current constant | |
SU1192119A1 (ru) | Одновибратор | |
SU1608788A1 (ru) | Формирователь линейно измен ющегос напр жени | |
SU834840A1 (ru) | Генератор импульсов | |
KR900005306Y1 (ko) | 부품의 전압, 전류 특성 검사회로 | |
SU1734027A1 (ru) | Устройство дл измерени напр жени | |
JPS6412891A (en) | Control device of dc motor | |
SU577627A1 (ru) | Транзисторный инвертор | |
KR880002864Y1 (ko) | 시간 지연회로 | |
SU410535A1 (ru) | ||
SU577645A1 (ru) | Импульсный генератор | |
SU661737A1 (ru) | Генератор управл емой частоты | |
SU603960A1 (ru) | Стабилизатор напр жени посто нного тока | |
SU500510A1 (ru) | Импульсный измеритель остаточного напр жени транзисторов | |
SU1170362A1 (ru) | Пиковый детектор | |
KR950006744B1 (ko) | 전압 스위치 | |
GB1002776A (en) | Voltage integrator circuit | |
SU400014A1 (ru) | Интегратор | |
KR870003013Y1 (ko) | 바이어스 전압이 필요없는 단안정 멀티 바이브레이터 |