SU1608795A1 - Analog register - Google Patents

Analog register Download PDF

Info

Publication number
SU1608795A1
SU1608795A1 SU864016662A SU4016662A SU1608795A1 SU 1608795 A1 SU1608795 A1 SU 1608795A1 SU 864016662 A SU864016662 A SU 864016662A SU 4016662 A SU4016662 A SU 4016662A SU 1608795 A1 SU1608795 A1 SU 1608795A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
elements
Prior art date
Application number
SU864016662A
Other languages
Russian (ru)
Inventor
Марк Яковлевич Фенстер
Original Assignee
Особое конструкторско-технологическое бюро Физико-технического института низких температур АН УССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Особое конструкторско-технологическое бюро Физико-технического института низких температур АН УССР filed Critical Особое конструкторско-технологическое бюро Физико-технического института низких температур АН УССР
Priority to SU864016662A priority Critical patent/SU1608795A1/en
Application granted granted Critical
Publication of SU1608795A1 publication Critical patent/SU1608795A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к электроизмерительной технике и предназначено дл  аналоговой регистрации цифровых сигналов. Целью изобретени   вл етс  повышение точности регистратора. Регистратор регистрирует абсолютное значение сигнала в цифровом виде и приращение относительно начального кода в аналоговом виде. Регистратор содержит выходной 1 и входной 2 блоки, счетчики 3, 12, 14, блоки 4, 22 задержки, блок 5 сравнени , блок 6 анализа, задатчик 7 кода, блок 8 уставки, цифровой индикатор 9, генератор 10 тактовых импульсов, элемент И 11, переключатели 13, 16, триггер 15, коммутатор 17, формирователь 18 импульсов, регистр 19, цифроаналоговый преобразователь 20, инвертор, операционный усилитель 23 и резисторы 24 - 26. 2 з.п. ф-лы. 4 ил.The invention relates to electrical measuring equipment and is intended for analog recording of digital signals. The aim of the invention is to improve the accuracy of the recorder. The recorder registers the absolute value of the signal in digital form and an increment relative to the initial code in analog form. The recorder contains output 1 and input 2 blocks, counters 3, 12, 14, delay blocks 4, 22, comparison block 5, analysis block 6, code setpoint 7, setpoint block 8, digital indicator 9, clock generator 10, AND 11 , switches 13, 16, trigger 15, switch 17, driver 18 pulses, register 19, digital-to-analog converter 20, inverter, operational amplifier 23, and resistors 24 - 26. 2 Cp f-ly. 4 il.

Description

ОABOUT

оabout

0000

VI ю елVI you ate

Изобретение относитс  к электроизмерительной технике.This invention relates to electrical measuring technology.

Целью изобретени   вл етс  повышение точности регистратора.The aim of the invention is to improve the accuracy of the recorder.

На фиг, 1 представлена структурна  схема регистратора; на фиг.2 - функциональна  схема блока уставки; на -фиг.З - функциональна  схема блока анализа; на фиг.4 - временные диаграммы по сн ющие работу регистратора.Fig, 1 shows a block diagram of the recorder; figure 2 is a functional block setpoint diagram; on -fig.Z - functional block analysis; Fig. 4 shows timing diagrams for the job of the recorder.

Регистратор содержит (фиг. 1) выходной блок 1, входной блок 2, реверсивный счетчик 3 импульсов, первый блок 4 задержки, блок 5 сравнени , блок 6 анализа, задатчик 7 кода, блок 8 уставки, цифровой индикатор 9, генератор 10 тактовых импульсов, элемент 11 И, первый счетчик 12 импульсов,, первый переключатель 13 чувствительности , второй счетчик 14 импульсов, триггер 15, второй переключатель 16 шкалы, коммутатор 17, формирователь 18 импульсов, регистр19 ,цифроаналоговый преобразователь 20, (аналоговый) инвертор 21, второй блок 22 задержки, операционный усилитель 23 и резисторы 24-26.The recorder contains (Fig. 1) output block 1, input block 2, reversible counter of 3 pulses, first block 4 of delay, block 5 of comparison, block 6 of analysis, unit setter 7 of code, block 8 of setting, digital indicator 9, generator of 10 clock pulses, element 11 And, the first pulse counter 12, the first sensitivity switch 13, the second pulse counter 14, trigger 15, the second scale switch 16, switch 17, pulse driver 18, register 19, digital-to-analog converter 20, (analog) inverter 21, second block 22 delays, operational amplifier 23 and p Ezistory 24-26.

Блок уставки содержит (фиг.2) первый мультиплексор 27, реверсивный счетчик 28 импульсов, второй мультиплексор 29, регистр 30, первый триггер 31, первый элемент И 32, первый элемент ИЛ И 33, элемент 34 задержки, второй 35, четвертый 36 элементы И, второй элемент ИЛИ 37, второй триггер 38, третий, п тый-седьмой элементы И 39-42 соответственно..The setting block contains (Fig.2) the first multiplexer 27, the reversible pulse counter 28, the second multiplexer 29, the register 30, the first trigger 31, the first element AND 32, the first element IL 33, the delay element 34, the second 35, the fourth 36 elements And , the second element OR 37, the second trigger 38, the third, fifth-seventh elements AND 39-42, respectively ..

Блок анализа содержит (фиг.З) п тнадцатый 43, восьмой 44 элементы И, первый 45, второй 46 элементы ИЛИ, шестнадцатый элемент И 47, первый элемент НЕ 48, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 49, первый 50, второй 51 триггеры, первый, дев тый, дес тый , второй-п тый элементы И 52-58 соот- ветственно, второй элемент НЕ 59, одиннадцатый, двенадцатый, шестой элементы И 60-62 соответственно, третий, четвертый , шестой, п тый элементы. ИЛИ 63-66 соответственно, тринадцатый 67, четырнадцатый 68, седьмой 69 элементы И, третий 70, четвертый 71 триггеры и восьмой 72, седьмой 73 элементы ИЛИ.The analysis block contains (fig.Z) 15th 43, eighth 44 elements AND, first 45, second 46 elements OR, sixteenth element AND 47, first element NOT 48, element EXCLUSIVE OR 49, first 50, second 51 triggers, first, nine The fifth, tenth, second-fifth elements AND 52-58 respectively, the second element NOT 59, the eleventh, twelfth, sixth elements And 60-62 respectively, the third, fourth, sixth, fifth elements. OR 63-66 respectively, thirteenth 67, fourteenth 68, seventh 69 elements AND, third 70, fourth 71 triggers and eighth 72, seventh 73 elements OR.

Регистратор работает в автоматическом и ручном режимах. The recorder works in automatic and manual modes.

В автоматическом режиме работа начинаетс  при подаче сигнала Пуск на вход триггера 31. При этом последний устанавливаетс  в 1 (фиг.4а). С цифрового прибора периодически, после окончани  цикла его работы, поступает сигнал Ки (фиг.4б) который производит сброс в нулевое состо ние триггера 15, счетчиков 12 и 14, триггера 38, занесение в счетуик 3 кода, прошедшегоIn the automatic mode, operation starts when a start signal is applied. To the trigger input 31, the latter is set to 1 (Fig. 4a). From a digital device, periodically, after the end of the cycle of its operation, a signal Ki (Fig. 4b) comes in, which triggers 15, counters 12 and 14, trigger 38, resets to code 3 the code passed

преобразование уровней во входном блоке 2. Первый из сигналов Ки, поступивший после установки триггера 31 в 1, проходит элемент И 32, элемент ИЛ И 33 и производитthe level conversion in the input block 2. The first of the signals Ki, received after the installation of the trigger 31 in 1, passes the element AND 32, the element IL IL 33 and produces

занесение кода в счетчик 28. После задержки на элементе 34 происходит сброс триггера 31 в нулевое состо ние и перезапись кода счетчика 28 через мультиплексор 29 в регистр 30, в котором хранитс  код началь0 ной уставки (он отражаетс  на цифровом индикаторе 9).Entering the code into the counter 28. After a delay on the element 34, the trigger 31 is reset to the zero state and the counter code 28 is overwritten via multiplexer 29 into the register 30, which stores the initial setpoint code (it is reflected on the digital indicator 9).

Блок 5 сравнени  осуществл ет сравнение кодов счетчика 3 и регистра 30. Проверка результата сравнени  производитс Comparison unit 5 compares the codes of counter 3 and register 30. Verification of the comparison result is performed

5 сигналом Ки после его задержки в блоке 4 (сигнал Ки , фиг.4в.) В первом цикле автоматического режима коды счетчика 3 и регистра 30 всегда равны, поэтому триггер 15 остаетс  в О и состо ние счетчика 3, 12, 145 by the signal Ki after its delay in block 4 (the signal Ki, figv.) In the first cycle of the automatic mode, the codes of the counter 3 and the register 30 are always equal, therefore the trigger 15 remains in O and the state of the counter 3, 12, 14

0 и 28 не измен етс . В дальнейшем работа определ етс  блоком 6 анализа. На фиг.4 рассмотрены четыре возможных варианта кодов (кода А) и регистра 30 блока В уставки (кода В) при равенстве знаков А В и А В0 and 28 is unchanged. Further, the work is determined by the analysis unit 6. 4, four possible variants of codes (code A) and register 30 of the set B of the setpoint (code B) are considered with equal signs A B and A B

5 и при неравенстве знаков А В и А В.5 and with the inequality of signs А В and А B.

При равенстве знаков и А В (фиг.4г) в блоке 6 триггер 70 устанавливаетс  в нулевое состо ние (фиг.4з), а триггер 71 - в единичное (фиг.4и), определ ющих {эежимWith equal signs and A B (fig.4g) in block 6, the trigger 70 is set to the zero state (fig.4z), and the trigger 71 is set to one (fig.4i), defining {eezhim

0 работы реверсивных счетчиков 3 - в режим вычитани  и счетчика 28 - в режиме сложени . Триггер 15 (фиг.4ж) по сигналу Ки устанавливаетс  в единичное состо ние и разрешает через элемент И 11 прохождение0 operation of the reversible counters 3 - in the subtraction mode and counter 28 - in the addition mode. The trigger 15 (Fig. 4g), by the signal C, is set to one state and enables passage through the element 11.

5 импульсов тактового генератора 10 на .счетные входы счетчиков 3 и 28. Одновременно эти импульсы поступают на вход счетчика 12 и после делени , определ емого положением переключател  13, поступают на счетчик5 pulses of the clock generator 10 to the counting inputs of counters 3 and 28. At the same time, these pulses arrive at the input of counter 12 and, after dividing, determined by the position of the switch 13, arrive at the counter

0 14. После достижени  равенства кодов (фиг.4е) триггер 15 сигналом от элемента ИЛИ 45 сбрасываетс  в О, прохождение импульсов генератора 10 прекращаетс  и код счетчика 14 переноситс  в регистр 19.0 14. After reaching the equality of the codes (Fig. 4e), the trigger 15 by the signal from the element OR 45 is reset to 0, the passage of the pulses of the generator 10 is stopped and the code of the counter 14 is transferred to the register 19.

5 Если А В (при равенстве знаков), то триггер 70 устанавливаетс  в единичное состо ние , а триггер 71 - в нулевое состо ние, что определ ет режим сложени  счетчика 3 и режим вычитани  счетчика 28 (фиг.4д). В5 If A B (with equal signs), then the trigger 70 is set to one state, and the trigger 71 is set to the zero state, which determines the addition mode of counter 3 and the subtraction mode of counter 28 (FIG. 4e). AT

0 остальном работа регистратора сохран етс . Если знаки входного кода и кода уставки различны, то счетчики 3 и 28 работают идентично: сначала оба в режиме вычитани , когда реверсивные счетчики 3 и 28 переход т в0 the rest of the work of the recorder is preserved. If the characters of the input code and the setpoint code are different, then the counters 3 and 28 work identically: first, both in the subtraction mode, when the reversible counters 3 and 28 go to

5 нулевое состо ние, на выходе Р каждого из них по вл ютс  сигналы Заем, которые устанавливают триггеры 50 и 51 в единичное состо ние (фиг.4 к, л), что определ ет работу счетчиков 3 и 28 в режиме сложени . При равенстве кодов процедура завершаетс .5, the zero state, at the output P of each of them, there appear Loan signals, which set the triggers 50 and 51 to one (Fig. 4, l), which determines the operation of counters 3 and 28 in the addition mode. If the codes are equal, the procedure ends.

ЧтобьTo make

приat

BbipafBbipaf

решаsolving

счегч1)каshchegch1) ka

исключить /50ХНЫЙ сброс триггера 15 р|авных кодах и разных знаках кодов ютка сигнала сброса триггера 15 раз зтс  только при режиме сложени  3 (условие неравенства кодов и 1 триггера 50 подаютс  на входы элемента И его выхода на первый вход элемента ia второй вход которого подаетс  сиг- В).exclude / 50XH reset trigger 15 p | avny codes and different signs of the signal of the flush trigger reset signal 15 times zts only in add mode 3 (the condition of codes inequality and 1 trigger 50 is fed to the inputs of the element AND its output to the first input of the element ia whose second input is fed sig-b).

э всех вар иантах после окончани  ра- (рчетчиков 3 и 28 триггер 15 сбрасыва- 3 нулевое состо ние, после чего в р 19 производитс  запись состо ни  ка 14 (фиг.4м). Регулировка чувстви- регистратора производитс  пе- реклю|чателем 13, в. этом случае в счетчик 14 поступает количество импульсов, равное ;ти текущего кода преобразовател  кфда уставки, уменьшенное в заданноеAll of the options after the end of the ra- row (racters 3 and 28, the trigger 15 is reset to the 3 zero state, after which a status 14 is recorded in p 19 (Fig. 4m). The sensitivity of the recorder is adjusted by the relay | In this case, the counter 14 receives the number of pulses equal to; the current code of the converter of the setpoint reduced to the specified

52, ас И 43, нал А В52, ace I 43, cash A B

боты етс  регис счетч1- тельностиbots counting regis

разно 20 и число. И; когда20 different and the number. AND; when

заранее: чинуadvance: rank

СЧ(MF (

1414

вырабvyrab

рыйry

иand

счетчиКcounter

вat

письwriting

(фиг.(FIG.

выйout

.4г) кед.4g) shoe

тора 11 знаков мутато ное и.The torus 11 characters are mutato and.

регистрregister

В черезIn through

дом ЦИ1 ДЛ5house TsI1 DL5

|бор ходных вает nf необхо, ментов В| Bob travels nf necessary, cops

1менение кода уставки происходит, разность между текущим значением входнфго кода и кодом уставки превышает заданную переключателем 16 вели- (1апример, 1024, 512 и т.д) емкости счетчика 14. В случае достижени  счетчиком 3af энного значени  формирователь 18 1тывает сигнал переполнени , кото- ус ганавливает в 1 триггер 38 (фиг.4н) прекращает подачу тактовых импульсов в 28 (фиг.4р), а по сигналу занесени  регистр 19 одновременно происходит за- содержимого счетчика 28 в регистр 30 т.е. в регистре 30 фиксируетс  но- уставки. При отсутствии сигнала перепЬлнени  в каждом цикле в счетчик 28 заноситс  код регистра 30, т.е. значение начального кода уставки (фиг.4о).A change of the setpoint code occurs, the difference between the current value of the input code and the setpoint code exceeds the value set by switch 16 (for example, 1024, 512, etc.) of counter capacity 14. In case of counter 3af reaching the value, shaper 18 1 Usage of 1 flip-flop 38 (fign) stops the supply of clock pulses at 28 (fig.4r), and the register 19 at the same time enters the content of the counter 28 into the register 30 i.e. Register 30 records the settings. In the absence of a transfer signal in each cycle, register code 30 is entered into counter 28, i.e. the value of the initial setpoint code (Fig.4o).

злоговы й выходной сигнал с преоб- разова|гел  20 поступает на входы компара- и инвертора 21. В зависимости от входного кода и уставки через ком- 3 17 на выход приходит положитель- 1И отрицательное напр жение преобр1азовател  20. С выхода коммутатора говый сигнал поступает на вход вы- ходногЛ блока 1, предназначенного дл  со- гласовфни  выхода устройства с входомThe negative output signal from transform | gel 20 is fed to the inputs of the comparator and inverter 21. Depending on the input code and the setpoint through the computer 3 17, the output of the inverter 20 is positive and the output voltage of the inverter 20 comes from the output. to the input of the output of block 1, designed to agree on the output of the device with the input

ирующего прибора, ручном режиме работы в регистр 30 м/льтиплексор 29 по сигналу Ки в каж- :ле заноситс  код задатчика 7.of the tweaking device, manual operation in the register 30 m / lplexer 29 by the signal Ki in each: the master setpoint code 7 is entered.

регистрации сигналов цифровых приборэв, имеющих различные уровни вы- сигналов, входной блок 2 обеспечи- еобразование уровней в сигналы, необходимые дл  работы логических зле/стройства .registration of signals of digital devices with different levels of signals, input unit 2 provides for the formation of levels into signals necessary for the operation of logical evil / devices.

случае подключени  предлагаемого регистр|атора к приборам с различной коди If the proposed register is connected to devices with different coding

10ten

2020

2525

4040

5five

00

5five

ровкой выходного кода (двоичный или двоично-дес тичный ) в регистраторе предусмотрено переключение режима счетчиков 3 и 28 в двоичный или двоично-дес тичный режим. Задатчик 7 начального кода имеет 15 позиций и шифратор 16x4, и им можно осуществл ть установку как двоичного (от О до 15), так и двоично-дес тичного кода.By output code (binary or binary-decimal) in the recorder, it is possible to switch the mode of counters 3 and 28 to binary or binary-decimal mode. The initial code setting device 7 has 15 positions and a 16x4 encoder, and it can be used to install both binary (from 0 to 15) and binary-decimal code.

Регистратор осуществл ет аналоговую регистрацию во всем диапазоне изменени  цифрового кода (при работе в автоматическом режиме). Чувствительность регистратора определ етс  коэффициентом делени  счетчика 12, емкостью преобразовател  20 15 и коэффициентом передачи усилител  23.The recorder performs analog registration in the entire range of change of the digital code (when operating in automatic mode). The sensitivity of the recorder is determined by the division ratio of the counter 12, the converter capacitance 20–15, and the transmission coefficient of the amplifier 23.

Индикатор 9 отражает текущее состо ние кода уставки.Indicator 9 shows the current status of the setpoint code.

Claims (3)

Регистратор позвол ет регистрировать абсолютное значение сигнала в цифровом виде и приращение относительно начального кода в аналоговом виде, точность аналоговой регистрации не измен етс  по абсолютной величине во всем динамическом диапазоне измерени , подключать любые приборы с цифровым выходом и сигналами, измен ющими знак в процессе измерений, а также позвол ет измен ть чувствительность аналоговой регистрации при неизменности шкалы цифровых приборов. Формула изобретени  1. Аналоговый регистратор, содержащий входной блок, входы которого  вл ютс  информационными входами регистратора, реверсивный счетчик, генератор тактовых импульсов, первый счетчик, триггер и формирователь импульсов, отличающий- с   тем, что, с целью повышени  точности регистратора, в него введены блоки задержки , блок сравнени , блок анализа, задат- чик кода, блок уставки, элемент И, второй счетчик, регистр, цифроаналоговый преобразователь , инвертор, коммутатор и выходной блок, первый выход входного блока соединен с первыми входами блока анализа и блока уставки, второй выход соединен с первым управл ющим входом реверсивного счетчика, вторым входом блока уставки, входами установки в О первого и второго счетчиков, первым входом установки в О триггера и через первый блок задержки с вторым входом блока анализа, третьи выходы входного блока соединены с соответствующими информационными входами реверсивного счетчика и третьими входами блока уставки, выходы задатчика кода соединены с соответствующими четвертыми входами блока уставки, первые выходы которого соединены соответственно с первыми входами блока сравнени  и  вл ютс  цифровыми выходами регистратора, пер30The recorder allows you to record the absolute value of the signal in digital form and increment relative to the initial code in analog form, the accuracy of analog recording does not change in absolute value over the entire dynamic measurement range, connect any devices with digital output and signals that change sign in the process of measurement, and also allows you to vary the sensitivity of the analog recording while the scale of the digital devices does not change. Claim 1. Analog recorder containing an input unit whose inputs are information inputs of the recorder, reversible counter, clock generator, first counter, trigger and pulse generator, characterized in that, in order to improve the accuracy of the recorder, delay blocks, comparison unit, analysis unit, code setpoint, setpoint unit, AND element, second counter, register, digital-to-analog converter, inverter, switch and output unit, the first output of the input unit is connected to the output inputs of the analysis unit and the setpoint unit, the second output is connected to the first control input of the reversible counter, the second input of the setpoint unit, the installation inputs to the first and second counters, the first input to the installation to the o trigger and through the first delay unit to the second input of the analysis unit, the third outputs of the input block are connected to the corresponding information inputs of the reversible counter and the third inputs of the setpoint block, the outputs of the code setter are connected to the corresponding fourth inputs of the setpoint block, the first outputs of which They are connected respectively to the first inputs of the comparison unit and are digital outputs of the recorder, per 30 3535 вые выходы реверсивного счетчика соединены с соответствующими вторыми входами блока сравнени , первый, второй и третий выходы которого соединены соответственно с третьим, четвертым и п тым входами блока анализа, первый выход и шестой вход блока анализа соединены соответственно с вторым управл ющим входом и вторым выходом реверсивного счетчика, второй выход блока анализа соединен с п тым входом блока уставки, шестой и седьмой входы которого  вл ютс  соответственно первым и вторым упрвл ю- щими входами регистратора, второй и третий выходы блока уставки соединены соответственно с седьмым и восьмым входами блока анализа, третий выход которого, соединен с вторым входом установки в О триггера и через второй блок задержки с восьмым входом блока уставки и тактовым входом регистра, выходы регистра соединены с соответствующими входами цифроана- логового преобразовател , выход которого соединен непосредственно с первым и через инвертор с вторым информационными входами коммутатора, выход коммутатора соединен через выходной блок с аналоговым выходом регистратора, четвертый, п тый и шестой выходы блока анализа соединены соответственно с входом установки в 1 триггера, первым и вторым управл ющими входами коммутатора, выходы триггера и генератора тактовых импульсов соединены соответственно с первым и вторым входами элемента И, выход которого соединен с тактовыми входами первого счетчика, реверсивного счетчика, дев тым входом блока уставки и первым входом первого переключател , выходы первого счетчика соединены с соответствующими вторыми входами первого переключател , выход которого соединен с тактовым входом второго счетчика, выходы которого, кроме выхода младшего разр да, соединены с соответствующими входами второго переключател  и первыми информационными входами регистра, выход младшего разр да второго счетчика соединен с вторым информационным входом регистра, выход второго переключател  соединен через формирователь импульсов с дес тым входом блока уставки , одиннадцатый и двенадцатый входы блока уставки и объединенные тринадцатый вход блока уставки и третий управл ющий вход реверсивного счетчика  вл ютс  соответственно третьим, четвертым и п тым управл ющими входами регистратора.the output outputs of the reversible counter are connected to the corresponding second inputs of the comparator unit, the first, second and third outputs of which are connected respectively to the third, fourth and fifth inputs of the analysis unit, the first output and the sixth input of the analysis unit are connected respectively to the second control input and the second output of the reverse counter, the second output of the analysis block is connected to the fifth input of the setpoint block, the sixth and seventh inputs of which are respectively the first and second controls of the recorder, the second and third the outputs of the setpoint unit are connected respectively to the seventh and eighth inputs of the analysis unit, the third output of which is connected to the second input of the Trigger O and through the second delay unit to the eighth input of the setting unit and the clock input of the register, the outputs of the register are connected to the corresponding inputs of the digital-to-analog converter whose output is connected directly to the first and through the inverter to the second information inputs of the switch, the switch output is connected via the output block to the analog output of the recorder, four the fifth, fifth and sixth outputs of the analysis unit are connected respectively to the installation of 1 trigger, the first and second control inputs of the switch, the outputs of the trigger and clock generator are connected respectively to the first and second inputs of the I element, the output of which is connected to the clock inputs of the first counter , reversible counter, ninth input of the setpoint unit and the first input of the first switch, the outputs of the first counter are connected to the corresponding second inputs of the first switch, the output of which is connected to the beat The secondary input of the second counter, whose outputs, besides the low-order output, are connected to the corresponding inputs of the second switch and the first information inputs of the register, the low-voltage output of the second counter is connected to the second information input of the register, the output of the second switch is connected through the pulse shaper to the tenth input the setpoint block, the eleventh and twelfth inputs of the setpoint block, and the combined thirteenth input of the setpoint block and the third control input of the reversible counter are respectively of the third, fourth and fifth inputs of the gate recorder. 2, Регистратор по п.1, о т л и ч а ю щ и й- с   тем, что, блок уставки содержит мультиплексоры , счетчиг, регистр, триггеры, элемент задержки, элементы И и элементы ИЛИ, выход первого элемента И соединен непосредственно с первым входом первого элемента ИЛИ и через элемент задержки с 5 первым входом второго элемента И и входом установки в О первого триггера, пр мой выход первого триггера соединен с первым входом первого элемента И и первым управл ющим входом первого мульти0 плексора, инверсный выход первого триггера соединен с вторым управл ющим входом первого мультиплексора, выходы которого соединены соответственно с информационными входами счетчика, выходы2, The registrar according to claim 1, so that the setting block contains multiplexers, counters, register, triggers, delay element, AND elements and OR elements, the output of the first AND element is connected directly with the first input of the first OR element and through the delay element with the 5 first input of the second element AND and the installation input of the first trigger O, the direct output of the first trigger is connected to the first input of the first AND element and the first control input of the first multi-plexer, the inverse output of the first trigger connected to the second control the input of the first multiplexer, the outputs of which are connected respectively to the information inputs of the counter, the outputs 5 которого соединены с соответствующими первыми информационными входами второго мультиплексора, выходы которого соединены с соответствующими информационными входами регистра, первые вы0 ходы регистра соединены с соответствующими первыми информационными входами первого мультиплексора, пр мой выход второго триггера соединен с первым входом третьего элемента И, выход которого соеди5 нен с первым входом четвертого элемента И, выходы второго, четвертого и п того элементов И соединены соответственно с первым , вторым и третьим входами второго элемента ИЛИ, выход которого соединен с5 of which are connected to the corresponding first information inputs of the second multiplexer, the outputs of which are connected to the corresponding information inputs of the register, the first outputs of the register are connected to the corresponding first information inputs of the first multiplexer, the direct output of the second flip-flop is connected to the first input of the third element I, the output of which is connected with the first input of the fourth element And, the outputs of the second, fourth and fifth elements And are connected respectively with the first, second and third inputs the second element OR, the output of which is connected to 0 тактовым входом регистра, инверсный выход второго триггера соединен с первыми входами шестого и седьмого элементов И, выходы которых соединены соответственно с вторым входом первого элемента ИЛИ и0 clock register input, the inverse output of the second trigger is connected to the first inputs of the sixth and seventh And elements, the outputs of which are connected respectively to the second input of the first element OR and 5 счетным входом счетчика, выход первого элемента ИЛИ соединен с пер вым управл ющим входом счетчика, второй информаци- онный вход второго мультиплексора  вл етс  первым входом блока уставки,5 by the counting input of the counter, the output of the first OR element is connected to the first control input of the counter, the second information input of the second multiplexer is the first input of the setpoint unit, 0 вход установки, в О второго триггера, второй вход первого элемента И и первый вход п того элемента И объединены и  вл ютс  вторым входом блока уставки, вторые информационные входы первого и второго0 the installation input, the second trigger O, the second input of the first element AND and the first input of the fifth element AND are combined and are the second input of the setpoint unit, the second information inputs of the first and second 5 мультиплексоров и второй управл ющий вход счетчика  вл ютс  соответственно третьими, четвертыми и п тым входами блока уставки, вторые входы второго и четвер- . того элементов И и первый управл ющийThe 5 multiplexers and the second control input of the counter are respectively the third, fourth, and fifth inputs of the setpoint unit, the second inputs of the second and fourth. In addition, the elements and the first manager 0 вход второго мультиплексора объединены и  вл ютс  шестым входом блока уставки, второй вход п того элемента И и второй управл ющий вход второго мультиплексора объединены и  вл ютс  седьмым входом0, the input of the second multiplexer is combined and is the sixth input of the setpoint block, the second input of the fifth And element and the second control input of the second multiplexer are combined and are the seventh input 5 блока уставки, вторые входь третьего и шестого элементов И объединены и  вл ютс  восьмым входом блока уставки, второй вход . седьмого элемента И, входы установки в 1 второго и первого триггеров, вход установки5 of the setting block, the second input of the third and sixth elements And are combined and are the eighth input of the setting block, the second input. the seventh element And, the installation inputs in 1 of the second and first triggers, the installation input Bj 0 первого триггера и третий управл ющи i вход счетчика  вл ютс  соответственно дев тым - тринадцатым входами блока уставки, первые выходы регистра, второй вы);од счетчика и второй выход регистра  вл ютс  соответственно первыми, вторым и третьим выходами блока уставки.Bj 0 of the first trigger and the third control i input of the counter are respectively the ninth to thirteenth inputs of the setpoint block, the first outputs of the register, the second you); one counter and the second output of the register are the first, second and third outputs of the setpoint block, respectively. 3. Регистратор по п.1,отличаю щи й- с   тем, что блок анализа содержит элементы А, элементы ИЛИ, элементы НЕ, триггеры /I элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, выход эле мента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен нег осредственно с первыми входами пер- вог э - седьмого элементов И и через первый элемент НЕ с первыми входами восьмого - чет зфнадцатого элементов И, пр мой выход nef вого триггера соединен с вторыми вхо- дa и первого и третьего элементов И, выход первого элемента И соединен с первым вхо- дo п тнадцатого элемента И, выходы п тнадцатого и восьмого элементов И соединены соответственно с первым и вторым входами первого элемента ИЛИ, инвер- сньй выход первого триггера, пр мой и инверсный выходы второго триггера соединены с вторыми входами соответственно ВТО юго, п того и четвертого элементов И, выходы второго.элемента ИЛИ и второго - п тзго элементов И соединены с первыми входами соответственно шестнадцатого эле иента И и третьего - шестого элементов 1, выход дев того элемента И соединен3. The registrar according to claim 1, distinguished by the fact that the analysis block contains elements A, elements OR, elements NOT, triggers / I element EXCLUSIVE OR, the output of the element EXCLUSIVE OR is connected not directly to the first inputs of the first - the seventh elements And through the first element NOT with the first inputs of the eighth - fourth of the eleventh elements And, the direct output of the nef trigger is connected to the second input and the first and third elements And, the output of the first element And is connected to the first input of the fifteenth the element And, the outputs of the fifteenth and eighth elements And Comm respectively, the first and second inputs of the first OR element, the inverse output of the first trigger, the direct and inverse outputs of the second trigger, respectively, are connected to the second inputs of the South, fifth and fourth WTO elements, respectively, and the outputs of the second OR element and the second one And elements are connected to the first inputs of the sixteenth eleventh And and the third - sixth elements 1, respectively, the output of the ninth And element is connected ИЛIL с вт|орыми входами третьего и шестого элементов ИЛИ, выход дес того элемента И соединен с вторыми входами четвертого и п того элементов ИЛИ, выход второго элемента НЕ соединен с вторыми входами шестою и двенадцатого элементов И, выходы, шестого, одиннадцатого и двенадцатого элементов И соединены соответственно с пер шм, вторым и третьим входами седьмого элемента ИЛИ, выходы седьмого, тринадцатого и четырнадцатого элементов И соединены соответственно с первым, вторым и третьим входами восьмого элемента ИЛИ, 5 выходы третьего и четвертого элементов ИЛИ соединены соответственно с входом установки в О и входом установки в 1 третьего триггера, выходы п того и шестого элементов ИЛИ соединены соответственно 10 с входом установки и входом установки в О четвертого триггера, вход второго элемента НЕ, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и вторые входы седьмого, одиннадцатого, тринадцатого и четырнад- 15 цатого элементов И объединены и  вл ютс  первым входом блока анализа, входы установки в О первого и второго триггеров и второй вход шестнадцатого элемента И объединены и  вл ютс  вторым входом блока 0 анализа, первый вход второго элемента ИЛИ, второй вход дев того элемента И и третие входы двенадцатого и тринадцатого элементов И объединены и  вл ютс  третьим входом блока анализа, вторые входы вто- 5 рого элемента ИЛИ, дес того элемента И и третие входы одиннадцатого и четырнадцатого элементов И объединены и  вл ютс  четвертым входом блока анализа, вторые входы восьмого и п тнадцатого элементов 0 И объединены и  вл ютс  п тым входом блока анализа, входы установки в 1 первого и второго триггеров и второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ  вл ютс  соответственно шестым - восьмым входами 5 блока анализа, выходы третьего и четвертого триггеров, первого элемента ИЛИ, шестнадцатого элемента И, восьмого и седьмого элементов ИЛИ  вл ютс  соответственно первым - шестым выходами блока анализа. 0with the input | inputs of the third and sixth elements OR, the output of the tenth element AND is connected to the second inputs of the fourth and fifth elements OR, the output of the second element is NOT connected to the second inputs of the sixth and twelfth elements AND, the outputs of the sixth, eleventh and twelfth elements AND connected respectively with the first, second and third inputs of the seventh element OR, outputs of the seventh, thirteenth and fourteenth elements And connected respectively with the first, second and third inputs of the eighth element OR, 5 outputs of the third and fourth The OR elements are connected respectively to the installation input to O and the installation input to 1 of the third trigger, the outputs of the fifth and sixth elements OR are connected respectively to the installation input and the installation input to O of the fourth trigger, the input of the second element is NOT, the first input of the EXCLUSIVE OR and the second inputs of the seventh, eleventh, thirteenth, and fourteenth fifteen elements AND are combined and are the first input of the analysis unit, the installation inputs in O of the first and second triggers and the second input of the sixteenth element AND are combined and the second input of the analysis unit 0, the first input of the second OR element, the second input of the ninth AND element and the third inputs of the twelfth and thirteenth AND elements are combined and are the third input of the analysis unit, the second inputs of the second OR element, the tenth AND element, and the third The inputs of the eleventh and fourteenth elements And are combined and are the fourth input of the analysis unit, the second inputs of the eighth and fifteenth elements 0 And are combined and are the fifth input of the analysis unit, the installation inputs in 1 of the first and second triggers and the second input of the element This EXCLUSIVE OR is the sixth to eighth inputs of the analysis block 5, the outputs of the third and fourth triggers, the first OR element, the sixteenth AND element, the eighth and seventh OR elements, respectively, are the first and sixth outputs of the analysis unit. 0 1 Ап Bt Вп1 Ap Bt Bp T- вT- in НH 2727 i1 /i1 / Д/D / СWITH СТST 2828 РС2PC2 5252 ОABOUT 3535 5454 3535 RR 5858 5959 4/ four/ Фиг. 2FIG. 2 МM 2929 ДоBefore ДпDp РГWg 5050 еe -- 3737 4/74/7 Фиг. 5FIG. five Знак ЦП -Знаку Уст. Sign of the CPU - Sign. 4242 I ИШI П11Ш1Ш1 I IShI П11Ш1Ш1 Фиг. 4FIG. four Знак ЦП CPU sign Знаку Уот. The sign of the Wat.
SU864016662A 1986-01-23 1986-01-23 Analog register SU1608795A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864016662A SU1608795A1 (en) 1986-01-23 1986-01-23 Analog register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864016662A SU1608795A1 (en) 1986-01-23 1986-01-23 Analog register

Publications (1)

Publication Number Publication Date
SU1608795A1 true SU1608795A1 (en) 1990-11-23

Family

ID=21219567

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864016662A SU1608795A1 (en) 1986-01-23 1986-01-23 Analog register

Country Status (1)

Country Link
SU (1) SU1608795A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
П №6. ( ги , т X температур АН УССР .Я.Фенстер 21.398(088.8) эиборы и техника эксперимента, 1983, :.74, рис. 1,2. Справочник по радиоэлектронным устройствам./Под ред. Д.П.Линде. М.: ЭнерПАП Ч-О 1П 7О At. f П r 2, 1978, С.41, рис.5-28. *

Similar Documents

Publication Publication Date Title
SU1608795A1 (en) Analog register
US5325049A (en) Frequency deviation measuring apparatus
SU1109672A1 (en) Device for measuring slope of function under measurement
SU918873A1 (en) Digital frequency meter
SU926604A1 (en) Digital phase meter
RU1800616C (en) Analog-to-digital converter
SU1364999A1 (en) Device for measuring parameters of sub x c sub x two-terminal networks incorporated in tri-pole closed electric circuit
SU985944A1 (en) Counter-timer
SU924859A1 (en) Frequency-to-code converter
SU1654981A2 (en) "1 from n" code controller
SU748271A1 (en) Digital frequency meter
SU911722A1 (en) Analogue-digital converter
SU1045155A1 (en) Digital phase meter
SU1504626A1 (en) Device for measuring time constant
SU1661998A1 (en) Servo analog-to-digital converter
SU978098A1 (en) Time interval converter
SU1142852A1 (en) Device for checking machine loads
RU2022231C1 (en) Device for measuring movements
SU1428953A1 (en) Device for measuring power on shaft
SU1652933A1 (en) Digital voltmeter for measuring ac effective values
SU1086392A1 (en) Stroboscopic digital meter
SU838602A1 (en) Digital frequency meter
SU836792A1 (en) Multichannel follow-up analogue-to-code converter
SU924614A1 (en) Infralow-frequency phase meter
SU1264100A1 (en) Phase meter