SU1562966A1 - Device for selection of asynchronous signals on basis of criterion "m out of n" - Google Patents

Device for selection of asynchronous signals on basis of criterion "m out of n" Download PDF

Info

Publication number
SU1562966A1
SU1562966A1 SU884478505A SU4478505A SU1562966A1 SU 1562966 A1 SU1562966 A1 SU 1562966A1 SU 884478505 A SU884478505 A SU 884478505A SU 4478505 A SU4478505 A SU 4478505A SU 1562966 A1 SU1562966 A1 SU 1562966A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
register
elements
Prior art date
Application number
SU884478505A
Other languages
Russian (ru)
Inventor
Василий Васильевич Соколов
Константин Иванович Шеметов
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU884478505A priority Critical patent/SU1562966A1/en
Application granted granted Critical
Publication of SU1562966A1 publication Critical patent/SU1562966A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в вычислительных устройствах повышенной надежности. Целью изобретени   вл етс  упрощение устройства. Поставленна  цель обеспечиваетс  записью асинхронных сигналов в соответствующие разр ды регистра 1 и их последовательным считыванием. Проверка критери  M из N осуществл етс  с использованием схемы сравнени  10. 1 ил.The invention relates to automation and computing and can be used in computing devices with increased reliability. The aim of the invention is to simplify the device. The goal is achieved by writing asynchronous signals to the corresponding bits of register 1 and sequentially reading them. The verification of criteria M of N is carried out using the comparison scheme 10. 1 Il.

Description

Изобретение относится к автоматике и вычислительной технике и предназначено для работы в резервированных устройствах.The invention relates to automation and computer technology and is intended to work in redundant devices.

Устройство осуществляет мажорирова-3 ние асинхронных сигналов по критерию М из N.The device majorizes 3 asynchronous signals according to the criterion M from N.

Цель изобретения - упрощение уст-м ройства. ΙθThe purpose of the invention is the simplification of the device. Ιθ

На чертеже приведена блок-схема Устройства,The drawing shows a block diagram of a device

Устройство для мажоритарного выбора асинхронных сигналов содержит первый N разрядный регистр 1 (по числу эд Η входов устройства'), группу входных вле?антов И 2, элементы И 3 и 4, элемент ИЛИ 5, элемент 6 задержки, элемент 7 задержки, одновибратор 8, рчетчик 9, схему 10 сравнения и вто-2Q рой регистр 11. На чертеже также приведены информационные входы 12, тактовый вход 13 и выход 14 устройства.The device for the majority choice of asynchronous signals contains the first N bit register 1 (by the number of ed устройства device inputs'), a group of input signals And 2, elements And 3 And 4, element OR 5, element 6 delay, element 7 delay, one-shot 8 , meter 9, comparison circuit 10 and second-2Q swarm register 11. The drawing also shows information inputs 12, clock input 13 and output 14 of the device.

Устройство работает следующим образом. 25The device operates as follows. 25

В исходном состоянии все триггеры регистра 1 сдвига установлены в состояние 0, одновибратор 8 находится в своем устойчивом нулевом состоянии, Счетчик 9 также установлен в нулевое состояние. В регистр 11 занесен код числа М. Устойчивое состояние одновибратора 8 формирует единичный сигнал на входы элементов И 2 и нулевой ' сигнал на входе элемента И 4« Поступающие на информационные входы 12 ^5 сигналы устанавливают соответствующие триггеры регистра 1 в состояние I”, одновременно эти сигналы поступают на входы элемента ИЛИ 5. Поступивший · на информационный вход 12 первый входной импульс, задержанный элементом 7· задержки на время, в течение которого осуществляется сбор асинхронных сигналов, поступает на вход одновибратора 8. Одновибратор 8 формирует импульс, закрывая входные элементы И 2 и разрешая прохождение тактовых импульсов через элемент И 4 на вход регистра 1 сдвига, осуществляя сдвиг информации,· записанной в регистр 1, Задержанный на время переходных процессов .в регистре сдвига элементом. 6 тактовый импульс поступает, на вход установки в состояние ”0 триггера первого разряда регистра 1 сдвига и на вход элемента И 3, В результате прохождения N тактовых импульсов на вход счетчика 9 поступит столько импульсов, сколько триггеров было установлено в состояние 1, Если количество суммируемых единиц в счетчике 9 не меньше записанного в регистр 11 кода, то на выходе схёмя 10 сравнения формируется единичный сигнал на выход устройства.In the initial state, all the triggers of the shift register 1 are set to state 0, the one-shot 8 is in its stable zero state, Counter 9 is also set to zero. The code of number M is entered in register 11. The stable state of the one-shot 8 forms a single signal at the inputs of the elements And 2 and a zero 'signal at the input of the element And 4 "The signals arriving at the information inputs 12 ^ 5 set the corresponding triggers of register 1 to state I", at the same time the signals are fed to the inputs of the OR element 5. The first input pulse received by the information input 12, delayed by the delay element 7 · by the time during which asynchronous signals are collected, is fed to the input of a single-shot 8. One-shot Atator 8 generates a pulse by closing the input elements And 2 and allowing the passage of clock pulses through the And 4 element to the input of the shift register 1, shifting the information recorded in the register 1, delayed by the transients in the shift register by the element. 6 clock pulse arrives at the input of the installation in the state ”0 of the trigger of the first category of the shift register 1 and at the input of the element And 3, As a result of the passage of N clock pulses to the input of the counter 9 will receive as many pulses as the number of triggers was set to state 1, If the number of summed units in the counter 9 is not less than the code recorded in the register 11, then at the output of the comparison circuit 10 a single signal is generated to the output of the device.

Claims (1)

Формула изобретенияClaim Устройство для выбора асинхронных сигналов по критерию М из Ν, содержащее группу входных элементов И, первый и второй регистры, первый и второй элементы И, элемент ИЛИ, первый элемент задержки, причем выходы входных элементов И группы соединены с информационными входами первого регистра, а выход элемента ИЛИ подключен к входу первого, элемента задержки, отличающееся тем, что, с целью упрощения устройства, в него введены второй элемент задержки, одновибратор, счетчик и схема сравнения,, причем первые входы входных элементов И группы соединены с информационными вхбдами устройства, а вторые входы элементов И группы соединены с инверсным выходом одновибратора, вход которого подключен к выходу первого элемента задержки,' прямой выход, одновибратора соединен с первым входом второго элемента И, второй вход которого соединен с тактовым входом устройства, выход второго элемента И подключен к входу сдвига первого регистра и через второй элемент задержки к входу установки в 0 младшего разряда первого регистра и первому входу первого элемента И, к Второму входу.которого подключен.информационный . выход старшего разряда первого регистра,, выход первого Элемента И соединен с суммирующим входом счетчика, информационный выходы которого подключены к первой группе входов схемы сравнения, к второй группе входов которой подключены выходы второго регистра, а выход схемы сравнения соединен с выходом устройства, выходы входных элементов И группы соединены' с входами элемента ИЛИ.A device for selecting asynchronous signals according to the criterion M from Ν, containing a group of input elements AND, first and second registers, first and second elements AND, an OR element, a first delay element, and the outputs of the input elements AND groups are connected to the information inputs of the first register, and the output The OR element is connected to the input of the first delay element, characterized in that, in order to simplify the device, a second delay element, a one-shot oscillator, a counter and a comparison circuit are introduced into it, and the first inputs of the input elements AND groups are connected s with information inputs of the device, and the second inputs of the elements AND groups are connected to the inverse output of the one-shot, the input of which is connected to the output of the first delay element, 'direct output, the one-shot is connected to the first input of the second element And, the second input of which is connected to the clock input of the device, output the second element And is connected to the shift input of the first register and through the second delay element to the installation input at 0 low order of the first register and the first input of the first element And, to the Second input of which is connected. information Rational. the high-order output of the first register, the output of the first AND element is connected to the summing input of the counter, the information outputs of which are connected to the first group of inputs of the comparison circuit, the outputs of the second register are connected to the second group of inputs, and the output of the comparison circuit is connected to the output of the device, the outputs of the input elements And the groups are connected to the inputs of the OR element.
SU884478505A 1988-08-18 1988-08-18 Device for selection of asynchronous signals on basis of criterion "m out of n" SU1562966A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884478505A SU1562966A1 (en) 1988-08-18 1988-08-18 Device for selection of asynchronous signals on basis of criterion "m out of n"

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884478505A SU1562966A1 (en) 1988-08-18 1988-08-18 Device for selection of asynchronous signals on basis of criterion "m out of n"

Publications (1)

Publication Number Publication Date
SU1562966A1 true SU1562966A1 (en) 1990-05-07

Family

ID=21397476

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884478505A SU1562966A1 (en) 1988-08-18 1988-08-18 Device for selection of asynchronous signals on basis of criterion "m out of n"

Country Status (1)

Country Link
SU (1) SU1562966A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1243165, кл. Н 05 К 10/00, 1985. Авторское свидетельство СССР № 1406780, кл. Н 03 К 19/23, Н 05 К 10/00, 1986, *

Similar Documents

Publication Publication Date Title
SU1562966A1 (en) Device for selection of asynchronous signals on basis of criterion "m out of n"
SU1633529A1 (en) Device for majority sampling of asynchronous signals
RU1807499C (en) Matrix multiplier
SU567208A2 (en) Multidigit decade counter
SU1504652A1 (en) Queue orering device
SU1107118A1 (en) Device for sorting numbers
SU1387004A2 (en) N-sensors-to-computer interface
SU1513440A1 (en) Tunable logic device
SU1429111A1 (en) Device for squaring numbers with arbitrary signs
SU1529221A1 (en) Multichannel signature analyzer
SU1606972A1 (en) Device for sorting data
SU1282118A1 (en) Random binary number generator
SU479109A1 (en) Device for comparing binary numbers
SU696442A1 (en) Local extremum determining device
SU1608637A1 (en) Data input device
SU1218386A1 (en) Device for checking comparison circuits
SU1300459A1 (en) Device for sorting numbers
SU767766A1 (en) Device for determining data parity
SU1103226A1 (en) Device for computing square root
SU1479954A1 (en) Buffer memory unit
SU656107A2 (en) Digital information shifting device
SU913359A1 (en) Interface
SU1195428A1 (en) Device for generating pulse trains
SU1462352A1 (en) Device for identifying paths in a graph
SU1325564A1 (en) Memory