SU1559379A1 - Buffer immediate-access memory device - Google Patents

Buffer immediate-access memory device Download PDF

Info

Publication number
SU1559379A1
SU1559379A1 SU884439451A SU4439451A SU1559379A1 SU 1559379 A1 SU1559379 A1 SU 1559379A1 SU 884439451 A SU884439451 A SU 884439451A SU 4439451 A SU4439451 A SU 4439451A SU 1559379 A1 SU1559379 A1 SU 1559379A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
information
outputs
Prior art date
Application number
SU884439451A
Other languages
Russian (ru)
Inventor
Александр Евгеньевич Горбель
Николай Федорович Сидоренко
Анна Григорьевна Гуз
Игорь Евгеньевич Авраменко
Василий Иванович Петренко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU884439451A priority Critical patent/SU1559379A1/en
Application granted granted Critical
Publication of SU1559379A1 publication Critical patent/SU1559379A1/en

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при приеме и обработке информации от оптоэлектронных датчиков, работающих по принципу приборов с зар довой св зью, в автоматических системах управлени  фокусированием изображени  в оптических устройствах. Целью изобретени   вл етс  повышение быстродействи  устройства, повышение достоверности принимаемой информации и обеспечени  обращени  к устройству асинхронных источника и приемника информации. Буферное оперативное запоминающее устройство содержит два накопител , мультиплексор, счетчик адреса и триггер. Введение в устройство четырех триггеров, генератора, п ти регистров, двух сумматоров, дешифратора адреса управлени , дешифратора адреса выдачи информации, дешифратора выбора информации, блока синхронизации записи, блока контрол  записи, блока контрол  чтени , блока синхронизации чтени , дес ти элементов И, четырех элементов ИЛИ, элемента НЕ и группы из N элементов НЕ позволит сократить объем передаваемой информации, увеличить объем последующей обработки информации, повысить достоверность принимаемой информации, обеспечить согласование асинхронных источника и приемника информации. 9 ил.The invention relates to automation and computing technology and can be used for receiving and processing information from optoelectronic sensors operating on the principle of charge-coupled devices in automatic image focusing control systems in optical devices. The aim of the invention is to increase the speed of the device, increase the reliability of the received information and provide access to the device by an asynchronous source and receiver of information. The buffer random access memory contains two accumulators, a multiplexer, an address counter and a trigger. Introduction to the device of four triggers, a generator, five registers, two adders, a decoder of a control address, a decoder of an information output address, an information select decoder, a write synchronization unit, a write control unit, a read control unit, a read synchronization unit, and ten four elements OR elements, the NOT element and a group of N elements will NOT reduce the amount of information transmitted, increase the amount of post-processing information, increase the reliability of received information, ensure e asynchronous source and receiver information. 9 il.

Description

1one

(21)Mi39 51/2k-2b(21) Mi39 51 / 2k-2b

(22)10.06.88(22) 06/10/88

() 23.0tt.90. Бюл. Г 15 (72) А.Е. Горбель, Н.Ф. Сидоренко, А.Г. Гуз, И.Е. Авраменко и В.Я. Петренко (53) 681.327.6(088.8)() 23.0tt.90. Bul G 15 (72) A.E. Gorbel, N.F. Sidorenko, A.G. Goose, I.E. Avramenko and V.Ya. Petrenko (53) 681.327.6 (088.8)

(56)Авторское свидетельство СССР № , кл. G 06 Р 12/00, 1986.(56) USSR Copyright Certificate No., cl. G 06 R 12/00, 1986.

Авторское свидетельство СССР № 1119077, кл. G 11 С 19/00, 198Д.USSR Author's Certificate No. 1119077, cl. G 11 C 19/00, 198D.

( ВУ6ЕРНОЕ ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(VUERNY OPERATIVE RECORDING DEVICE

(57)Изобретение относитс  к автоматике и вычислительной технике, и может быть использовано при приеме и обработке информации от оптоэлектронных датчиков, работающих по принципу приборов с зар довой св зью, в автоматических системах управлени  фокусированием изображени  в оптических устройствах . Целью изобретени   вл етс  повышение быстродействи  устройства,(57) The invention relates to automation and computing, and can be used for receiving and processing information from optoelectronic sensors operating on the principle of charge-coupled devices in automatic focus control systems for image in optical devices. The aim of the invention is to improve the speed of the device

повышение достоверности принимаемой информации и обеспечени  обращени  к устройству асинхронных источника и приемника информации. Буферное оперативное запоминающее устройство содержит два накопител , мультиплексор, счетчик адреса и триггер. Введение в устройство четырех триггеров, генератора , п ти регистров, двух сумматоров, дешифратора адреса управлени , дешифратора адреса выдачи информации, дешифратора выбора информации, блока синхронизации записи, блока контрол  записи, блока контрол  чтени , блока синхронизации чтени , дес ти элементов И, четырех элементов ИЛИ, элемента НЕ и группы из n-элементов НЕ позволит сократить объем передаваемой информации, увеличить объем последующей обработки информации, повысить достоверность принимаемой информации, обеспечить согласование асинхронных источника и приемника информации. 9 ил.increasing the reliability of the received information and providing access to the device for the asynchronous source and receiver of information. The buffer random access memory contains two accumulators, a multiplexer, an address counter and a trigger. Introduction to the device of four triggers, a generator, five registers, two adders, a decoder of a control address, a decoder of an information output address, an information select decoder, a write synchronization unit, a write control unit, a read control unit, a read synchronization unit, and ten four elements OR elements, the NOT element and the group of n-elements will NOT reduce the amount of information transmitted, increase the amount of post-processing information, increase the reliability of the received information, ensure compliance Contents asynchronous source and destination information. 9 il.

СП СПJV JV

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при приеме и обработке информации от оптоэлектронных датчиков , работающих по принципу приборов с зар довой св зью, в автоматических системах управлени  фокусированием изображени  в оптических устройствах.The invention relates to automation and computing technology and can be used for receiving and processing information from optoelectronic sensors operating on the principle of charge-coupled devices in automatic image focusing control systems in optical devices.

Цель изобретени  - повышение быстродействи  устройства, повышение достоверности принимаемой информации и обеспечени  обращени  к устройству асинхронных источника и приемника информации.The purpose of the invention is to increase the speed of the device, increase the reliability of the received information and provide access to the device by the asynchronous source and receiver of information.

На фиг. 1 представлена функциональна  схема буферного оперативного запоминающего устройства; на фиг. 2 - функциональна  схема дешифратора выбора информации; на фиг. 3 функцио нальна  схема блока синхронизации записи; на фиг. k - функциональна  схема блока контрол  записи; на фиг. 5 - функциональна  схема блока контрол  чтени ; на фиг. 6 - функциональна  схема блока синхронизации чтени ; на фиг. 7 - временна  диаграмма поступлени  входной информации на входы устройства; на фиг. 8 - временна  диЈЈFIG. 1 is a functional diagram of a buffer random access memory; in fig. 2 - functional diagram of the decoder information selection; in fig. 3 functional diagram of the recording synchronization unit; in fig. k is a functional block of the recording control block; in fig. 5 - functional block diagram of the reading control; in fig. 6 is a functional diagram of a read synchronization unit; in fig. 7 is a timing diagram of the input information input to the device; in fig. 8 - temporary

315315

аграмма работы блока синхронизации записи; на фиг, 9 - временна  диаграмма работы блока синхронизации чтени .The program of the work block synchronization record; FIG. 9 is a timing diagram of the operation of the read synchronization unit.

Буферное оперативное запоминающее устройство (фиг. 1) содержит первый 1 и второй 2 накопители, мультиплексор 3, счетчик 4 адреса, первый 5, второй 6, третий J, четвертый 8 и п тый 9 триггеры, генератор 10 тактовых импульсов, п ть параллельных регистров 11-15 первый 16 и второй 17 сумматоры, дешифратор 18 адреса управлени , дешифратор 19 адреса выда- ми информации, дешифратор 20 выбора информации, блок 21 синхронизации заThe buffer random access memory (Fig. 1) contains the first 1 and second 2 drives, multiplexer 3, the address counter 4, the first 5, the second 6, the third J, the fourth 8 and the fifth 9 triggers, a clock generator 10, five parallel registers 11-15, the first 16 and second 17 adders, the decoder 18 of the control address, the decoder 19 of the address, the information decoder 20, the synchronization block 21 for

2020

42.1-42.n - 43.1-43Л 42.1-42.n - 43.1-43Л

44 45 № 47 48 и 4944 45 № 47 48 and 49

50 5150 51

52 5352 53

30thirty

3535

иси, блок 22 контрол  записи,чблок 3 контрол  чтени , блок 24 синхроизации , чтени , дес ть элементов И , первый 35, второй 36, третий 7 и четвертый 38 элементы ИЛИ, элеент НЕ 39 и группу п элементов НЕ 0,1-40.п.isi, the recording control unit 22, the read control unit 3, the synchronization unit 24, the read, ten AND elements, the first 35, the second 36, the third 7 and the fourth 38 OR elements, the HE element 39 and the group n of elements NOT 0.1-40 .P.

На Лиг. 1 прин ты следующие услов- 25 ые обозначени :On league. 1 The following conventional notation is accepted: 25

.n - перва  группа информационных входов с пер- вого по n-й разр д соответственно; втора  группа информационных входов с первого по n-й разр д соответственно; входы адреса управлени  устройства с первого по 1-й разр д соответственно; вход синхронизации управлени  устройства; вход импульса начала кадра устройства; вход режима записи устройства ;.n is the first group of information inputs from the first to the nth bit, respectively; the second group of information inputs from the first to the n-th rank, respectively; the inputs of the control address of the device from the first to the 1st bit, respectively; device sync control input; the input pulse of the frame start device; device recording mode input;

вход режима чтени  устройства;device reading mode input;

входы включени  первого и второго накопителей соответственно;the enable inputs of the first and second drives, respectively;

-вход режима селекции устройства;-Input device selection mode;

1-51,п - входы с первого по1-51, p - inputs from the first to

n-й разр д соответственно кода порога селекции устройства;nth bit corresponding to the device selection threshold code;

-вход строчных импульсов устройства;-input lower case device pulses;

-вход сопровождающих импульсов устройства;- the entrance of the accompanying impulses of the device;

4040

4545

5050

5555

oo

5five

00

00

5five

5 five

4040

4545

5050

5555

входы адреса выдачи информации устройства с первого по 1-й разр д соответственно;the input addresses of the issuance of information devices from the first to the 1st bit, respectively;

55- вход синхронизации выдачи информации устройства;55- input synchronization issue information device;

56.1-56,k - информационные выходы устройства с первого по k-й разр д.56.1-56, k - information outputs of the device from the first to the k-th bit.

Третий дешифратор 20 выбора информации (фиг. 2) содержит первый 57 второй 58, третий 59 и четвертый 60 элементы ИЛИ, первый 61, второй 62, третий 63 и четвертый 6k элементы И и элемент НЕ 65, а также первый 66, второй 67, третий 68 и четвертый 69 входы и первый 70, второй 71, третий 72 и четвертый 73 выходы.The third decoder information selection 20 (Fig. 2) contains the first 57 second 58, third 59 and fourth 60 elements OR, first 61, second 62, third 63 and fourth 6k elements AND and element 65, as well as the first 66, second 67, the third 68 and fourth 69 inputs and the first 70, second 71, third 72 and fourth 73 outputs.

Блок 21 синхронизации записи (фиг. 3) содержит последовательный регистр 74, три триггера , дес ть элементов И 78-87, п ть элементов НЕ 88-92, а также п ть входов и четыре выходы 98-101,The write synchronization unit 21 (FIG. 3) contains a sequential register 74, three flip-flops, ten AND elements 78-87, five NE elements 88-92, as well as five inputs and four outputs 98-101,

Блок 22 контрол  записи (фиг. Ц) содержит первый 102 и второй 103 счетчики , шесть триггеров 104-109, блок 110 сравнени , первый 111 и второй 112 дешифраторы, три элемента И 113 115, первый 116 и второй 117 элементы ИЛИ и три элемента НЕ 118-120, а также восемь входов 121-128 и первый 129 и второй 130 выходы.The recording control block 22 (FIG. D) contains the first 102 and second 103 counters, six triggers 104-109, the comparison block 110, the first 111 and second 112 decoders, three AND 113 115 elements, the first 116 and second 117 OR elements, and three elements NOT 118-120, as well as eight inputs 121-128 and the first 129 and second 130 outputs.

Блок 23 контрол  чтени  (фиг. 5) содержит дешифратор 131, блок 132 сравнени , триггер 133 и элемент И 134, а также первый 135, второй 136 и третий 137 входы блока, группу из k адресных входов 138.1-138.-k блока и выход 139 блока.The read control block 23 (FIG. 5) contains a decoder 131, a compare block 132, a trigger 133 and an AND element 134, as well as the first 135, second 136 and third 137 block inputs, a group of k address inputs 138.1-138.-k block and output 139 block.

Блок 2k синхронизации чтени  i (фиг. 6) содержит последовательный регистр 140, счетчик 141, триггер 142, элементы И 143-146, первый 147 второй 148 и третий 149 элементы ИЛИ и элементы НЕ 150-155, а также входы 156-161 блока и выходы 162-166 блока .The read synchronization block 2k i (FIG. 6) contains a sequential register 140, a counter 141, a trigger 142, elements AND 143-146, a first 147 second 148 and a third 149 OR elements and NOT elements 150-155, as well as block inputs 156-161 and outputs 162-166 block.

Устройство работает следующим образом .The device works as follows.

При работе в режиме записи возможны три варианта работы устройства: запись информации, поступающей на первую группу информационных входов 41.1-41.П в накопитель 1; запись информации , поступающей на вторую группу информационных входов 42.1-42.ПWhen working in the recording mode, there are three possible options for the device to operate: recording information arriving at the first group of information inputs 41.1-41.P in drive 1; recording information received on the second group of information inputs 42.1-42.P

5151

в накопитель 2; одновременна  запись информации, поступающей на первую 41..п и вторую 2..п группы информационных входов в накопители 1 и 2 соответственно.to drive 2; simultaneous recording of information arriving at the first 41..n and second 2..n groups of informational inputs to drives 1 and 2, respectively.

При работе в режиме чтени  возмож ны два варианта работы устройства: одновременна  либо раздельна  выдача содержимого накопителей 1 и 2; выдача информации из накопителей 1 и 2 с предварительной обработкой (селекцией ) информации.When working in the reading mode, there are two possible ways for the device to operate: simultaneously or separately outputting the contents of drives 1 and 2; issuing information from drives 1 and 2 with preliminary processing (selection) of information.

Обработка информации заключаетс  в том, что к содержимому каждой  чей ки накопител  2 (ij,) прибавл етс  значение кода порога селекции Р, посто нного дл  данного цикла чтени , и затем указанна  сумма вычитаетс  из значени  соответствующей  чейки накопител  1 (1).The information processing consists in adding to the contents of each cell of accumulator 2 (ij,) the value of the selection threshold code P, which is constant for the given reading cycle, and then this sum is subtracted from the value of the corresponding cell of accumulator 1 (1).

В случае, если значение результата обработки информацииIn case the value of the result of processing information

iiii

- (1Г, + Р) } О,- (1G, + P)} Oh,

то указанный результат выдаетс  на выход устройства с указанием адреса  чеек накопителей 1 и 2, дл  которых он получен.This result is output to the device with the address of the drive cells 1 and 2 for which it was obtained.

Если же значение выражени If the value of the expression

и and

- (I г, + Р) 0,- (I g, + P) 0,

то результат не выдаетс , и устройство проводит считывание информации из  чеек со следующим адресом.that result is not output, and the device reads information from cells with the following address.

Рассмотрим работу устройства в ое- жиме записи информации в накопители 1 и 2 с первой А1.1-А1.П и второй А2.1-А2.П групп информационных входов соответственно.Consider the operation of the device in the form of recording information in drives 1 and 2 from the first A1.1-A1.P and the second A2.1-A2.P groups of information inputs, respectively.

После подачи напр жени  питани  на устройство начинает работать генератор 10 тактовых импульсов, а на входы устройства поступают сигналы в следующем пор дке.After the supply voltage is applied to the device, a generator of 10 clock pulses starts operating, and signals are received at the device inputs in the following order.

На входы A3.1-A3 Л адреса управлени  поступает код, соответствующий адресу данного устройства. При совпадении данного кода с кодом адреса устройства на выходе первого дешифратора 18 по вл етс  единичный си|- нал. Затем на входы А6-50, 51.1-51.п управлени  устройства одновременно поступают сигналы управл ющего слова: на вход А6 режима записи устройства, входы A3 и 9 включени  первого и второго накопителей поступают единичные сигналы; на вход А 7 режима чтени , вход 50 режима селекции устройства и входы 51.1-51.П кода порога селекции устройства поступают нулевые сигналы.The code corresponding to the address of this device enters the inputs A3.1-A3 of the control address. When this code coincides with the device address code, the unit | | - cash appears at the output of the first decoder 18. Then the inputs of the A6-50, 51.1-51.p control device simultaneously receive the control word signals: the input A6 of the recording mode of the device, the inputs A3 and 9 turn on the first and second drives receive single signals; To the A input 7 of the reading mode, the input 50 of the device selection mode and the inputs 51.1-51. The zero-selection code of the device selection threshold is received.

10ten

593796593796

После этого на вход АА синхрониза- ции управлени  устройства поступает импульсный сигнал, который через первый элемент И 25, открытый единичным сигналом с выхода дешифратора 18, поступает на С-вход первого параллельного регистра 11 и записывает управл ющее слово, поступившее на входы А6-50, 51..п управлени  устройства в соответствующие разр ды с пер- вого по n-й этого регистра. Этот же сигнал с выхода элемента И 25 поступает на установочные R-входы счетчика J5 Ц адреса, второго 6, третьего 7 и четвертого 8 триггеров и устанавливает их в исходное состо ние, а через третий элемент И 37 поступает на R-вход первого триггера 5 и также ус- 20 танавливает его в исходное состо ние. Кроме того, этот же сигнал поступает на третий вход 123 блока 22 контрол  записи, третий вход 137 блока 23 контрол  чтени  и шестой вход 161 бло- 25 ка 2k синхронизации чтени  и сбрасывает вход щие в состав этих блоков триггерные устройства.After that, a control signal arrives at the AA synchronization control of the device, which, through the first element 25, opened with a single signal from the output of the decoder 18, enters the C input of the first parallel register 11 and records the control word received at inputs A6-50 , 51..p control the device into the corresponding bits from the first to the nth register. The same signal from the output of the element And 25 enters the installation R-inputs of the counter J5 C address, the second 6, third 7 and fourth 8 flip-flops and sets them to the initial state, and through the third element And 37 enters the R-input of the first trigger 5 and also sets it back to its original state. In addition, the same signal arrives at the third input 123 of the recording control unit 22, the third input 137 of the reading control unit 23 and the sixth input 161 of the read synchronization block 2k 25 and resets the trigger devices included in these blocks.

Блок 21 синхронизации записи приводитс  в исходное состо ние нулевым 3Q сигналом с выхода третьего триггера 7, поступающим на второй вход 9А этого блока, а п тый триггер 9 сбрасыва- етс  сигналом с второго выхода 1бЗ блока 2 синхронизации чтени  Нулевым сигналом с выхода третьего тригге 35 ра 7, поступающим на восьмой вход 128 блока 22 контрол  записи, сбрасываютс  четвертый 107, п тый 108 и шестой 109 триггеры этого блока.The write synchronization unit 21 is reset to zero 3Q by the output signal of the third flip-flop 7 arriving at the second input 9A of this block, and the fifth flip-flop 9 is reset by the signal from the second output 1bW of the read synchronization unit 2 by the zero output of the third flip-flop 35 On the 7th, the fourth 107, the fifth 108 and the sixth 109 triggers of this block are reset to the eighth input 128 of the recording control block 22.

Состо ние второго 12, третьего 13, четвертого 1А и п того 15 параллельных регистров в момент включени  на работу устройства не вли ет. Кроме того, одновременно с подачей питани  на устройство на его вход 53 сопровождающих тактовых импульсов начинают поступать импульсы. После записи управл ющего слова в регистр 11 единичный сигнал с выхода первого разр да регистра поступает на D-вход втооого триггера 6, седьмой вход 127 блока 22 контрол  записи, первый 66 вход третьего дешифратора выбора информации и входы записи первого 1 и второго 2 накопителей и подготавливает их к работе в режиме записи.The state of the second 12, third 13, fourth 1A, and fifth parallel registers at the moment of switching on does not affect the operation of the device. In addition, simultaneously with the supply of power to the device, pulses begin to arrive at its input 53 of the accompanying clock pulses. After the control word is written to register 11, a single signal from the output of the first register bit goes to the D input of the second trigger 6, the seventh input 127 of the recording control unit 22, the first 66 input of the third information select decoder and the recording inputs of the first 1 and second 2 drives and prepares them to work in recording mode.

Единичные сигналы с выходов третьего и четвертого разр дов первого регистра 11 поступают на один из вхо40Single signals from the outputs of the third and fourth bits of the first register 11 are fed to one of the input 40

4545

5050

5555

дов второго 26, шестого 30, и третьего 27 и седьмого 31 элементов И соответственно . Нулевой сигнал с выхода второго разр да первого регистра 11 поступает на второй 136 вход блока 23 контрол  чтени  и четвертый 159 f вход блока 21 синхронизации чтени . Этим сигналом блокируетс  работа указанных блоков. Нулевой сигнал с выхода п того разр да первого регист- ра 11 поступает на четвертый вход 69 дешифратора выбора информации, а нулевые сигналы с остальных разр дов этого регистра поступают на первую группу входов первого сумматора 16. После записи командного слова в регистр 11 устройство готово к работе в режиме записи информации и нахо-ч дитс  в режиме ожидани  поступлени  импульса начала кадра. По заднему фронту этого импульса поступающего на вход 5 начала кадра устройства, триггер 6 устанавливаетс  в единицу и разрешает срабатывание триггера 7 по первому строчному импульсу, поступающему на вход 52 строчных импульсов устройства, который, в свою очередь, разрешает работу блока 21 синхронизации записи и блока 22 контрол  записи единичным сигналом, поступающим на второй 9 и восьмой 128 входы блоков соответственно.Dov second 26, sixth 30, and the third 27 and seventh 31 elements And, respectively. The zero signal from the output of the second bit of the first register 11 is fed to the second 136 input of the reading control unit 23 and the fourth 159 f input of the read synchronization unit 21. This signal blocks the operation of the indicated blocks. The zero signal from the output of the first bit of the first register 11 goes to the fourth input 69 of the information select decoder, and zero signals from the remaining bits of this register go to the first group of inputs of the first adder 16. After writing the control word to the register 11, the device is ready for work in the mode of recording information and is in the mode of waiting for the arrival of a pulse of the beginning of the frame. On the falling edge of this impulse arriving at input 5 of the device’s frame start, trigger 6 is set to one and enables triggering of trigger 7 on the first line impulse arriving at input 52 of device’s line pulses, which, in turn, enables the synchronization unit 21 to write and block 22 control recording a single signal to the second 9 and eighth 128 block inputs, respectively.

В блоке 22 контрол  записи по импульсу начала кадра, поступающему на шестой вход 126 блока в счетчик 102 записываетс  число N, определ ющее заданное количество строчных импульсов в кадре, а по каждому строчному импульсу содержимое этого счетчика уменьшаетс  на единицу. Первый сопровождающий импульс, совпадающий с первым строчным импульсом (см, временную диаграмму на фиг, 8), поступает на первый вход 93 блока 21 синхронизации чтени , и по его окончанию по вл етс  разрешение на работу блока с выхода триггера 7 по заднему фронту строчного импульса. В паузе между сопровождающими импульсами (фиг. 9) блок 21 синхронизации записи запускаетс  и отрабатывает один цикл формировани  выходных сигналов. По заднему фронту сигнала на первом выходе 98 блока 21 синхронизации записи триггер 8 установитс  в единицу и разрешит прохождение этих сигналов в последующих циклах записи через элемент И 32 на счетный С-вход счетIn the recording control unit 22, the pulse N of the frame start arriving at the sixth input 126 of the block 102 records the number N defining a predetermined number of horizontal pulses in a frame, and for each horizontal pulse the content of this counter is reduced by one. The first accompanying pulse, which coincides with the first line pulse (see, timing diagram in FIG. 8), arrives at the first input 93 of the read synchronization unit 21, and at its end a resolution to the block from the output of the trigger 7 appears on the trailing edge of the horizontal impulse . In the pause between the accompanying pulses (Fig. 9), the write synchronization unit 21 starts and runs one cycle of generating output signals. On the falling edge of the signal at the first output 98 of the block 21 of the synchronization of the recording, the trigger 8 will be set to one and allow these signals to pass through the subsequent recording cycles through the element 32 to the counting C-input account

00

5five

00

5five

00

5five

00

5five

чика k адреса дл  перевода адреса записи . Это необходимо дл  исключени  переключени  счетчика k адреса до записи информации в  чейку с нулевым адресом, так как перевод счетчика осуществл етс  после записи информации в накопители 1 и 7.Ch k address to translate the address of the entry. This is necessary to avoid switching the address counter k before writing information to a cell with a zero address, since the transfer of the counter takes place after the information has been written to drives 1 and 7.

Запись информации в накопители 1 и 2 осуществл етс  следующим образом.Information is stored in drives 1 and 2 as follows.

Импульсом с третьего выхода 100 блока 21 синхронизации записи, поступающим через открытые элементы И 26 и 27 на С-входы регистров 12 и 13 соответственно , информаци  первой группы П..п информационных входов записываетс  в регистр 12, ас второй группы k2.-k2,n - в регистр 13 а затем импульсом с второго выхода 99 этого же блока, поступающим через открытые элементы И 30 и 31 на С-входы накопителей 1 и 2, информаци  из регистров 12 и 23 переписываетс  в накопители 1 и 2.The impulse from the third output 100 of the recording synchronization block 21, coming through the open elements AND 26 and 27 to the C inputs of registers 12 and 13, respectively, the information of the first group P ... n of the information inputs is written into register 12, ac of the second group k2.-k2, n - into register 13 and then with a pulse from the second output 99 of the same block, coming through the open elements AND 30 and 31 to the C inputs of drives 1 and 2, the information from registers 12 and 23 is copied to drives 1 and 2.

Промежуточное запоминание информации в регистрах 12 и 13 используетс  дл  того, чтобы иметь возможность записывать информацию в накопители после ее сн ти  с входов устройства до поступлени  следующей информации, так как запись в регистры осуществл етс  быстрее, чем а накопители, требующие дл  организации записи в них информации строгого соблюдени  минимально- допустимых временных интервалов между подачей сигналов адреса, записи и стробирующего импульса. Наличие блока синхронизации записи позвол ет записывать информацию, поступающую в произвольном темпе. В дальнейшем по каждому сопровождающему импульсу блок 21 синхронизации формирует указанную последовательность сигналов, и в накопители 1 и 2 производитс  запись .информации в  чейки пам ти с адресами , формируемыми счетчиком k адреса.Intermediate storing of information in registers 12 and 13 is used to be able to write information to drives after it has been removed from the device’s inputs before the following information is received, since writing to registers is faster than drives that require for recording information on strict adherence to the minimum allowable time intervals between the feeding of address, write, and strobe signals. The presence of a write synchronization unit allows one to record information arriving at an arbitrary rate. Subsequently, for each accompanying pulse, the synchronization unit 21 generates the specified sequence of signals, and in drives 1 and 2 the information is recorded in memory cells with addresses generated by the address counter k.

При записи информации в накопители 1 и 2 блок 22 контрол  записи производит контроль формата кадра информации . По каждому строчному импульсу, поступающему на п тый вход 125 блока, содержимое счетчика 102 уменьшаетс  нэ единицу, а по каждому импульсу на четвертом входе 12, поступающему с четвертого выхода 10 блока 21 синхронизации записи, содержимое счетчика 103 увеличиваетс  на единицу, и к моменту поступлени  очередного строчного импульса содержимое счетчикаWhen recording information in the drives 1 and 2, the recording control unit 22 controls the format of the information frame. For each line pulse arriving at the fifth input 125 of the block, the contents of counter 102 decrease by one, and for each pulse at the fourth input 12 coming from the fourth output 10 of the write synchronization block 21, the contents of counter 103 increase by one, and by the time of arrival the next row pulse counter content

103 должно равн тьс  М - числу сопровождающих импульсов между двум  стройными импульсами (фиг. 8). Если к моменту поступлени  очередного строчного импульса содержимое счетчика 103 равно числу М на выходах дешифратора 112, то на выходе А В блока 110 сравнени  по вл етс  единичный сигнал , который в случае окончани  кадра , когда обнул етс  счетчик 102, разрешит прохождение очередного сопро вождащего импульса через элемент И 11 и по его переднему фронту сформируетс  сигнал об окончании записи на втором выходе 130 блока с выхода триггера 106.103 must be equal to M — the number of accompanying pulses between two slender pulses (Fig. 8). If by the time the next line pulse arrives, the contents of counter 103 are equal to the number M at the outputs of the decoder 112, then a single signal appears at the output A of the comparison block 110, which, in the case of a frame ending when the counter 102 is zeroed, will permit the passage of the next accompanying pulse through the element 11 and on its leading edge, a signal is generated about the end of the recording at the second output 130 of the block from the output of the trigger 106.

Если число в счетчике 103 к моменту прихода очередного строчного импульса меньше М, то на выходе блока 110 сравнени  по вл етс  единица , разрешающа  срабатывание по перед нему фронту строчного импульса триггера 107, и на первом выходе 129 блока по вл етс  сигнал сбо , сообщающий о нарушении формата кадра.If the number in the counter 103 at the time of arrival of the next row pulse is less than M, then the output of the comparison block 110 is followed by a unit allowing the edge of the row pulse of the trigger 107 to trigger on it, and the first output 129 of the block shows a fault signal indicating frame format violation.

Если число в счетчике 103 в любой момент работы в режиме записи становитс  больше М, то сигналом с выхода блока сравнени  триггер 108 ус- тан витс  в единицу и на выходе 129 блока также по витс  сигнал сбо . При приеме информации последней строки кадра после последнего строчного импульса единичный сигнал с выхода зае- ма счетчика 102 блокирует прохождение сигнала с выхода А В блока 110 сравнени  через элемент И 115, и сигнал сбо  не формируетс , так как сопровождающие импульсы продолжают поступать на вход устройства после окончани  кадра информации, и превышение их количества в последней строке не  вл етс  сбоем. Если число строчных импульсов в кадре информации больше N, то счетчик 02 по N-му импульсу обнулитс  и на его выходе заема по - ьи(с  единичный сигнал, по (К+1)-му импупьсу во все его разр ды запишутс  единицы, л на выходе заема вновь по витс  нулевой сигнал. По сн тии единичного сигнала по заднему фронту триггер 109 установитс  в единицу и «а выходе 129 блока также по витс  сигнал сбо . В случае, если число строчных импульсов в кадре будет меньше N, то сигнал сбо  сформируетс  на тригрере 108 за счет того, что содержимое счетчика 103 сопровождающихIf the number in the counter 103 at any moment in the recording mode becomes greater than M, then the trigger from the output of the comparison unit is set to one and the output signal 129 also shows a failure signal. When receiving the information of the last line of the frame after the last line pulse, a single signal from the output of the counter 102 meter blocks the passage of the signal from the output A of the comparison block 110 through the element 115, and the alarm signal is not generated, as the accompanying pulses continue to enter the device after the end of a frame of information, and exceeding their number in the last line is not a failure. If the number of line pulses in the information frame is greater than N, then the counter 02 by the Nth pulse will be zeroed and at its output of the loan there will be units (with a single signal, by (K + 1) th pulse in all its bits will be written units, l a zero signal at the exit of the loan again. Upon removal of a single signal at the falling edge, the trigger 109 is set to one and the output of the 129th block also receives a fault signal. In case the number of horizontal pulses in a frame is less than N, the fault signal formed on the trigger 108 due to the fact that the contents of the counter 103 accompanying

15593791559379

10ten

импульсов превысит число М, а сигнала г выхода заема счетчика 102 в н. чале последней строки кадра не будет.pulses will exceed the number M, and the signal g of the output of the loan counter 102 in n. the last row of the frame will not be.

По вление любого из сигналов конца записи или сбо  на выходах 130 и 129 блока 22 контрол  записи соответственно вызывает остановку блока 21 синхронизации записи, так как эти сигналы поступают на входы 97 и 96 этого блока. Кроме того, эти сигналы поступают на входы мультиплексора 3 Контроль прохождени  записи информации в устройстве производитс  опрашиванием информации на информационных выходах 56.1-56.k устройстваsThe occurrence of any of the recording end signals or failure at the outputs 130 and 129 of the recording control unit 22, respectively, causes the recording synchronization unit 21 to stop, since these signals arrive at inputs 97 and 96 of this block. In addition, these signals are fed to the multiplexer 3 inputs. The monitoring of the recording of information in the device is done by polling information at the information outputs 56.1-56.k of the device

Опрос информационных выходов устройства осуществл етс  в следующем пор дке. На входы 5. адресаThe polling of the information outputs of the device is carried out in the following order. The inputs 5. addresses

выдачи информации устройства подаетс  код, соответствующий первой кодовой комбинации адреса обращени  к устройству по чтению информации и на первом выходе дешифратора 19 по вл етс  сигнал, разрешающий прохождение сигнала с выхода 55 синхронизации выдачи информации через элемент И 28 на второй вход 67 дешифратора 20 выбора информации. Так как наissuing information from the device, a code corresponding to the first code combination of the address to the device reading the information is fed, and the first output of the decoder 19 contains a signal allowing the signal from the output 55 of the information output synchronization to pass through the element 28 to the second input 67 of the information decoder 20. Since on

первом об входе этого дешифратораfirst about entering this decoder

присутствует единичный сигнал с выхода первого разр да регистра 11, а на третьем 68 v четвертом 69 входах пр - сутствуют нулевые сигналы с в- -ода элемента И 29 и выхода п того разр да регистра 11, то на втором 71 треthere is a single signal from the output of the first bit of the register 11, and at the third 68 v fourth 69 inputs there are no zero signals from the V-th element of the AND 29 and the output of the n register bit 11, then the second 71 signals

00

тьем 72 и четвертом 73 выходах дешифратора 20 по в тс  единичные сигналы на врем  наличи  кодовой комбинации на входах 5.1-5.1 и сигнала на входе 55 устройства. Единичные сигналы с второго 71 и третьего 72 выходов дешифратора 20 поступают на первый и второй адресные входы мультиплексо- 5 Ра 3 и подготавливают открывание четвертых каналов всех разр дов мультиплексора , а поступление единичного сигнала с четвертого выхода 73 дешифратора 20 на вход запрета мультиплексора открывает его четвертые каналыA volume of 72 and a fourth 73 outputs of the decoder 20 are given in single signals for the duration of the code combination at the inputs 5.1-5.1 and the signal at the input 55 of the device. Single signals from the second 71 and third 72 outputs of the decoder 20 arrive at the first and second address inputs of multiplex-5 Pa 3 and prepare the opening of the fourth channels of all multiplexer bits, and the arrival of a single signal from the fourth output 73 of the decoder 20 to the input of the multiplexer prohibition opens its fourth channels

Сигналы сбо  и окончани  записи с выходов 129 и 130 блока 22 контрол  записи поступают на входы четвертого канала (п+1) и (п+2)-го разр дов мультиплексора 3 и при открывании четвертого канала мультиплексора на информационных входах 5&.1-56.k устройства по вл етс  код, значени  (п+1) и (п+2)-го разр дов которогоThe signals of the failure and end of the recording from the outputs 129 and 130 of the recording control block 22 are received at the inputs of the fourth channel (n + 1) and (n + 2) th bits of multiplexer 3 and when opening the fourth channel of the multiplexer at the information inputs 5 & 1- 56.k device appears code, the values of (n + 1) and (n + 2) -th bits of which

00

5five

равны нулю или единице в зависимости от отсутстви  или наличи  сигналов сбо  и окончани  записи. Опрос наличи  сигналов сбо  и окончани  записи производитс  в процессе записи информации в устройство, Период опроса про- извопьный. При получении сигнала сбо  информаци , записанна  в устройство, к работе не пригодна Работа устройства в режиме записи завершаетс  формированием сигнала окончани  записи. При записи поступающей информации только в накопитель 1 или накопитель 2 устройство работает аналогично за исключением того, что при записи в накопитель 1 в управл ющем слове на входе 48 включени  накопител  1 должна быть единица, а на входе 49 включени  накопител  2 - ноль, а при записи только в накопитель 2 - наоборот В первом случае информаци  будет записыватьс  только в регистр 12 и накопитель 1, а ао втором - только в регистр 13 и накопитель 2, причем возможно информацию в накопители 1 и 2 записывать поочередно, а считывать одновременно .equal to zero or one depending on the absence or presence of alarms and the end of the recording. The interrogation of the presence of signals of the failure and the end of the recording is carried out in the process of recording information into the device. Upon receipt of the signal, the information recorded in the device is not suitable for operation. The device in the recording mode ends with the formation of the recording end signal. When recording incoming information only in drive 1 or drive 2, the device works similarly, except that when writing to drive 1, the control word at input 48 of drive 1 must be one, and at input 49 of drive enable 2, zero write only to drive 2 - vice versa. In the first case, information will be recorded only in register 12 and drive 1, and in the second case only in register 13 and drive 2, and it is possible to write information to drives 1 and 2 alternately and read it simultaneously.

Устройство в режиме чтени  информации , записанной в накопители 1 и 2, без обработки при одновременном чтении информации- из обоих накопителей работает следующим образом.The device in the mode of reading information recorded in drives 1 and 2, without processing while reading information from both drives works as follows.

После окончани  режима записи на входы адреса управлени  43.1-43.1 устройства подаетс  код, соответствующий адресу устройства, на входы 47 режима чтени  устройства и входы 48 и 49 включени  накопителей 1 и 2 соответственно подаютс  единичные сигналы , а на остальные входы 46, 50, 51.1-51.П управл ющего слова - нулевые сигналы. Затем на вход 44 синхронизации устройства поступает импульсный сигналу по которому во второй, третий и четвертый разр ды регистра И записываютс  единицы, а все остальные разр ды зтого регистра принимают кулевое значение. По этому сигналу, поступающему через элемент Я 25, все триггерные элементы устройства устанавливаютс  в исходное состо ние аналогично установке в исходное состо ние в режиме записи После сн ти  сигнала на входе 44 синхронизации управлени  устройства оно начинает работать в режиме чтени . Единичный сигнал с выхода второго разр да регистра 11 поступает на входы режима чтени After the write mode is completed, the code corresponding to the device address is fed to the inputs of the control address 43.1-43.1 of the device, single signals are turned on to the inputs 47 of the device and inputs 48 and 49 of the drive 1 and 2, respectively, to single signals, and to the remaining inputs 46, 50, 51.1- 51.P control word - zero signals. Then, at the device sync input 44, a pulse signal is received, in which units are recorded in the second, third, and fourth bits of the register, and all other bits of the register are set to a zero value. By this signal, coming through element I 25, all trigger elements of the device are reset, similar to resetting in recording mode. After removing the signal at input 44 of the device control synchronization, it starts to work in reading mode. A single signal from the output of the second bit of register 11 is fed to the inputs of the reading mode

5five

00

накопителей 1 и 2 и разрешает их ра боту в режиме чтени . Кроме того, этот сигнал поступает на второй вход 136 блока 23 контрол  чтени  и четвертый вход 159 блока 24 синхронизации чтени .drives 1 and 2 and allows them to work in read mode. In addition, this signal is fed to the second input 136 of the reading control unit 23 and the fourth input 159 of the read synchronization unit 24.

При этом в блоке 23 контрол  чтени  по вление указанного сигнала вызывает по вление на выходе дешифратора 131 числа, равного наибольшему возможному адресу  чеек лам ти накопителей 1 и 2, а в блоке 24 синхронизации чтени  этот сигнал снимает запрет с работы блока. После сн ти  запрета с работы блока 24 синхронизации чтени  он начинает формировать сигналы на своих выходах в соответствии с временной диаграммой, приведенной на фиг о 10. Сигналом с п того выхода 166 блока подтверждаетс  исходное состо ние первого триггера 5. Этот же сигнал поступает через элемент ИЛИ 35 на С-вход четвертого триггераIn this case, in the reading control unit 23, the occurrence of the indicated signal causes the output at the output of the decoder 131 to have a number equal to the largest possible address of the cells of drives 1 and 2, and in the read synchronization unit 24, this signal removes the prohibition from the operation of the block. After the ban on the read synchronization block 24 is removed, it begins to generate signals at its outputs in accordance with the timing diagram shown in Fig. 10. The signal from the fifth output 166 of the block confirms the initial state of the first trigger 5. The same signal comes through the element OR 35 at the C-input of the fourth trigger

5 8, который устанавливаетс  в единицу по заднему фронту этого сигнала и разрешает прохождение сигналов с этого выхода блока через элемент И 32 на С-вход счетчика адреса 4, содержимое которого по каждому очередному импульсу будет увеличиватьс  на единицу. Запрет на срабатывание счетчика 4 адреса по первому импульсу на п том выходе 166 блока 24 синхронизации необходим дл  обеспечени  считывани  информации из  чейки накопителей с нулевым адресом. Затем на четвертом выходе 165 зтого блока по вл етс  сигнал, поступающий через элементы И 30 и 31, открытые единичными сигналами с выходов третьего и четвертого разр дов регистра 11, на С-входы накопителей 1 и 2 соответственно.5 8, which is set to one at the falling edge of this signal and allows the passage of signals from this output of the block through element 32 to the C input of the address counter 4, the contents of which by each successive pulse will increase by one. The prohibition of the operation of the address counter 4 on the first pulse at the fifth output 166 of the synchronization unit 24 is necessary to ensure the reading of information from the drive cell with the zero address. Then, at the fourth output 165 of the block, a signal arrives through the elements 30 and 31, opened with single signals from the outputs of the third and fourth bits of the register 11, to the C inputs of the accumulators 1 and 2, respectively.

На врем  наличи  этого сигнала наAt the time of the presence of this signal on

с выходах накопителей присутствует ич- формаци , котора  по импульсу на третьем выходе 164 блока 24 синхронизации чтени  записываетс  в регистры 14 и 15. Так как на D-входе п того триггера 9 присутствует единица, поступающа  через элемент ИЛИ 38 с выхода элемента НЕ 39, на вход которого поступает нулевой сигнал с выхода п того разр да регистра 11, то по импульсу на первом выходе 1б2 блока, разрешающему прохождение на С-вход триггера 9 через элемент И 33 одного импульса частоты генератора 10, триггер установитс  в единицу и сигналомThere is an ICh formation from the accumulator outputs, which is written to registers 14 and 15 by a pulse at the third output 164 of the read synchronization unit 24. Since there is a unit at the D input of the fifth trigger 9, coming through the OR element 38 from the output of the HE element 39, the input of which receives a zero signal from the output of the nth register bit 11, then the pulse at the first output 1b2 of the block, allowing passage to the C input of the trigger 9 through the element And 33 of a single pulse frequency generator 10, the trigger will be set to one and

00

5five

00

00

5five

со своего выхода, поступающим на второй вход 157 блока 2k синхронизации чтени , блокирует его работу и устанавливает первый триггер 5 в единицу. Сигнал 6 выхода триггера 5 поступает на вход второго канала (п+1)-го разр да мультиплексора 3. С этого момента устройство находитс  в ожидании запроса на выдачу информации считанной из накопителей 1 и 2 и хран щейс  в регистрах И и 15 соответственно. Запрос на выдачу информации в режиме чтени  без обработки информации должен поступать на устройство с задержкой относительно окончани  импульса на входе kk синхронизации управлени  устройства, равнойfrom its output, arriving at the second input 157 of the read synchronization unit 2k, blocks its operation and sets the first trigger 5 to one. Signal 6 of the output of the trigger 5 is fed to the input of the second channel (n + 1) -th bit of the multiplexer 3. From this point on, the device waits for a request to issue information read from drives 1 and 2 and stored in registers 11 and 15, respectively. The request for the release of information in the read mode without processing the information should arrive at the device with a delay relative to the end of the pulse at the input kk of the device control synchronization equal to

t-i«-m t-i "-m

12Т,12T

(1)(one)

10ten

где то период частоты генератора устройства.where is the frequency period of the device generator.

Запрос на выдачу информации в режиме чтени  без обработки информации поступает на устройство следующим образом . На входы 5.1-5.1 адреса выдачи информации поступает код, соответствующий кодовой комбинации обращени  к устройству по чтению информации , и на первом выходе дешифратора 19 по вл етс  сигнал, разрешающий прохождение сигнала с выхода 55 синхронизации выдачи информации через элемент М 28 на второй вход 67 дешифратора 20, на третьем входе 68 которого присутствует нулевой сигнал с выхода элемента И 29, а на первом 65 и четвертом 69 входе - нулевые сигнала с выходов первого и п того разр дов регистра 11 соответственно. В результате на первом 70 и четвертом 73 выходах дешифратора 20 по в тс  единичные сигналы на врем  наличи  сигнала на входе 55 синхронизации выдачи информации, а на втором 71 и третьем 72 выходах останутс  нулевые сигналы, которые подтверд т готовност мультиплексора 3 к открыванию первого канала.The request for the release of information in the read mode without processing the information is sent to the device as follows. The inputs 5.1–5.1 of the address of information output receive a code corresponding to the code combination of accessing the device by reading information, and the first output of the decoder 19 contains a signal allowing the signal from the output 55 of the information output synchronization to pass through the element M 28 to the second input 67 of the decoder 20, at the third input 68 of which there is a zero signal from the output of the And 29 element, and at the first 65 and fourth 69 inputs there are zero signals from the outputs of the first and fifth bits of register 11, respectively. As a result, at the first 70 and fourth 73 outputs of the decoder 20, single signals are available for the duration of the signal at the information output synchronization input 55, and at the second 71 and third 72 outputs, zero signals remain that confirm that multiplexer 3 is ready to open the first channel.

Сигнал с четвертого выхода 73 дешифратора 20 поступает на вход запрета мультиплексора 3, и на врем  его наличи  открываетс  первый канал мультиплексора , в результате чего сигналы с выходов регистров k и 15 поступающие на входы первого канала разр дов с первого по n-й и с (п+1)-го по и-й (т 2п) мультиплексора 3 соответственно , пройдут на выход соответствующих разр дов 5б.1-5б.т инфор . The signal from the fourth output 73 of the decoder 20 is fed to the inhibit input of multiplexer 3, and for the time of its presence the first channel of the multiplexer is opened, resulting in signals from the outputs of the registers k and 15 arriving at the inputs of the first channel of bits 1 through n-th and c ( n + 1) -th of the ith (t 2n) multiplexer 3, respectively, will pass to the output of the corresponding bits of 5b.1-5b.t infor.

ь 10l 10

мационного выхода устройства, а в ос тальных разр дах будут нули, так как входы оставшихс  разр дов первого ка нала мультиплексора соединены с шиной нулевого потенциала устройства. Сигнал с первого выхода 70 дешифратора 20 поступает на п тый вход 160 блока 2k синхронизации чтени , приводит его триггерные элементы в исходное состо  ние, и после его окончани  блок начинает новый цикл формировани  сигналов считывани  информации из накопителей 1 и 2.device output, and in the remaining bits there will be zeros, since the inputs of the remaining bits of the first channel of the multiplexer are connected to the device zero potential bus. The signal from the first output 70 of the decoder 20 arrives at the fifth input 160 of the read synchronization unit 2k, returns its trigger elements to the initial state, and after it ends, the block starts a new cycle of generating information reading signals from accumulators 1 and 2.

Таким образом, после каждого очередного считывани  информации из устройства оно готово к выдаче информации из следующей  чейки пам ти накопителей через врем  12T0 и нахо- 20 дитс  в режиме ожидани  запроса информации , что позвол ет считывать информацию с произвольным темпом обращени  к устройству.Thus, after each next reading of information from the device, it is ready to release information from the next storage location of the drives in time 12T0 and is in the mode of waiting for a request for information, which allows reading information at an arbitrary rate of access to the device.

Выходы счетчика k адресов, кроме адресных входов накопителей 1 и 2, соединены с группой адресных входов 138.1-138.k блока 23 контрол  чтени . В процессеThe outputs of the k-address counter, in addition to the address inputs of drives 1 and 2, are connected to the group of address inputs 138.1-138.k of the reading control unit 23. In the process

1515

2525

30thirty

отработки режима чтени  сигналы с адоесных входов 138.1-138.k блока 23 контрол  чтени  поступают наtesting the reading mode, the signals from the access inputs 138.1-138.k of the reading control unit 23 are sent to

вторую группуsecond group

5five

00

5five

00

5five

входов блока 132 сравнени , на первую группу входов которой поступает число с выхода дешифратора 131 и при совпадении их на выкоде блока сравнени  А В по вл етс  единичный сигнал,; который разрешает срабатывание триггера 133 по сигналу на первом входе 135, который поступает из блока 2k синхронизации с первого выхода 162 после чтени  информации из очередной  чейки пам ти. После срабатывани  триггера 133 на выходе 139 блока 23 контрол  чтени  по вл етс  сигнал, поступающий на первый вход 156 блока 2k синхронизации чтени , который блокирует работу этого блока. На этом режим чтени  без обработки завершаетс the inputs of the comparison unit 132, to the first group of inputs of which the number from the output of the decoder 131 enters and, if they coincide, on the output of the comparison unit AB there appears a single signal; which enables triggering 133 on the signal at the first input 135, which comes from the synchronization block 2k from the first output 162 after reading the information from the next memory location. After triggering the trigger 133, the output 139 of the read control unit 23 results in a signal arriving at the first input 156 of the read synchronization unit 2k, which blocks the operation of this block. This completes the read mode without processing.

При чтении информации только из первого либо только из второго накопителей работа устройства аналогична описанной, за исключением того, что при этом.в управл ющем слое единичный сигнал подаетс  только на соответствующий вход kB либо 9 включени  первого либо второго накопител „ При этом информаци  будет считыватьс  только из соответствующего накопител  , а на выходе второго будут нулевые сигналы.When reading information only from the first or only from the second accumulators, the operation of the device is similar to that described, except that in this case, a single signal in the control layer is fed to the corresponding input kB or 9 switches on the first or second accumulator. In this case, the information will be read only from the corresponding drive, and the output of the second will be zero signals.

15151515

Таким образом, при чтении без обработки информации устройство последовательно выдает информацию, записанную в накопители, причем подготовка к выдаче информации из каждой последующей  чейки лам ти производитс  после поступлени  запроса на выдачу информации из предыдущей  чейки пам ти считывани  ее из устройства, После выдачи информации из предыдущей  чейки и подготовке информации из следующей  чейки пам ти дл  выдачи устройства находитс  в ожидании запроса, что позвол ет организовать выдачу информации из устройства с произвольным темпом обращени  к нему.Thus, when reading without processing information, the device sequentially issues information recorded in the drives, and preparation for issuing information from each subsequent cell is made after receiving a request for issuing information from the previous memory cell to read it from the device. After issuing information from the previous one cells and the preparation of information from the next memory cell for issuing a device is waiting for a request, which allows organizing the issuance of information from a device with arbitrary at the rate of appeal to him.

Рассмотрим работу устройства в режиме чтени  с селекцией выдаваемой информации. После окончани  режима записи, когда информаци , подлежаща  обработке, занесена в оба накопител , на входы 46-50, 51..п управлени  устройства подаетс  управл ющее слово со следующим значением управл ющих сигналов. Consider the operation of the device in the reading mode with the selection of the output information. After the end of the recording mode, when information to be processed is entered into both accumulators, a control word with the following value of control signals is sent to the inputs 46-50, 51..p of the device control.

На вход 47 режима чтени , входы 48 и 49 включени  первого и второго на-- копителей и вход 50 режима селекции устройства подаютс  единичные сигналы , на вход 46 режима записи - нулевой сигнал, а на входы 51.1-51-п. порога селекции устройства подаетс  требуемый код порога селекции. Аналогично описанному в режиме работы без обработки информации управл ющее слово записываетс  в регистр 11 при наличии соответствующих сигналов адресов управлени  на входах 4341-43.1 устройства и сигнала на входе 44 синхронизации управлени  устройства.Single input signals are supplied to input 47 of the read mode, inputs 48 and 49 of the first and second accumulators and device selection mode input 50, a zero signal to input 46 of the recording mode, and inputs 51.1-51-p to input 46. The device selection threshold is supplied with the required selection threshold code. Similarly to that described in the operation mode without information processing, the control word is written into the register 11 with the presence of the corresponding control address signals at the inputs 4341-43.1 of the device and the signal at the input 44 of the control synchronization of the device.

Работа функциональных узлов устройства в режиме чтени  с селекцией отличаетс  от работы в режиме чтени  без обработки тем, что после каждого считывани  информации из накопителей 1 и 2 и запоминани  ее в регистрах 14 и 15 соответственно происходитThe operation of the functional units of the device in the reading mode with selection differs from the operation in the reading mode without processing in that after each reading of information from drives 1 and 2 and storing it in registers 14 and 15 respectively

сложение информации , записанной в регистре 15 с кодом селекции Р на первом сумматоре 16, а затем полученна  сумма вычитаетс  на втором сумматоре 17 из значени  информации Гг в регистре 14. Вычитание выполн етс  по методу второго дополнени  за счет того, что на вторую группу входов второго сумматора 17 подаетс  обратный код с выхода первого сумматора 16 через группу элементов HFadding the information recorded in register 15 with the selection code P on the first adder 16, and then the resulting sum is subtracted on the second adder 17 from the value of the information Gg in register 14. The subtraction is performed by the method of the second addition due to the fact that the second group of inputs of the second adder 17 feeds the return code from the output of the first adder 16 through a group of HF elements

00

379379

5five

16sixteen

40,.n, увеличенный на единицу, так как на вход переноса сумматора 17 подаетс  посто нный уровень логической единицы.40, .n, incremented by one, since a constant level of a logical unit is applied to the transfer input of the adder 17.

Если полученна  разностьIf the resulting difference

Т1«- (I2,- + Р) f. 0, то на выходе перено- са второго сумматора 17 будет присутствовать нулевой сигнал, который запретит прохождение единичного сигнала с выхода п того разр да регистра 11 (сигнала режима селекции) через эле- мент И 34 на D-вход триггера 9 и триггер по сигналу с первого выхода r 162 блока 24 синхронизации чтени , поступившему на его С-вход через элемент И 33, останетс  в исходном состо нии . Это приведет к тому, что нулевой сигнал с выхода триггера 9, поступивший на второй вход 157 блока 2 синхронизации чтени , разрешит дальнейшую работу этого блока и он начнет формировать управл ющие сигнал ы дл  считывани  информации из  чейки накопителей со следующим адресом. Если полученна  разностьT1 «- (I2, - + P) f. 0, then the output of the transfer of the second adder 17 will contain a zero signal, which will prohibit the passage of a single signal from the output of the fifth bit of register 11 (signal of the selection mode) through the element AND 34 to the D input of the trigger 9 and the trigger on the signal From the first output r 162 of the read synchronization unit 24, received at its C input via the AND 33 element, will remain in the initial state. This will lead to the fact that the zero signal from the output of flip-flop 9, received at the second input 157 of the reading synchronization block 2, will allow further operation of this block and it will begin to generate control signals s for reading information from a storage cell with the following address. If the resulting difference

- (I- (I

гg

Р)/ О,R) / O,

Х1 ч ,-то на выходе переносаX1 h, at the output of the transfer

00

5five

00

5five

00

5five

второго сумматора 17 по витс  единица и триггер 9 установитс  в единицу по сигналу с первого выхода 162 блока 24 синхронизации чтени , поступающему через элемент И 33 на его С-вход, и блокирует дальнейшую работу блока 24 синхронизации чтени  подачей на его второй вход 157 единичного CHI- нала, и, кроме того, этот сигнал устанавливает триггер 5 в единицу. В результате, при наличии на выходе сумматора 17 информации т.. , О устройство , аналогично работе в режиме чтени  без обработки информации, переходит в режим ожидани  запроса на выдачу информации.the second adder 17 by Vits unit and the trigger 9 is installed in the unit by the signal from the first output 162 of the read synchronization unit 24, coming through the element And 33 to its C input, and blocks further operation of the read synchronization unit 24 by feeding to its second input 157 of the single CHI - Nala, and, in addition, this signal sets the trigger 5 to one. As a result, if there is information on the output of the adder 17, t. O, the device, similarly to operating in the reading mode without processing the information, goes into the waiting mode for a request for information.

Так как врем  по влени  информации I. / 0 заранее не определено, то дл  определени  готовности устройства к выдаче информации в режиме чтени  с селекцией на входы 54.1-54.1 адреса выдачи информации и вход 55 синхронизации выдачи информации с произвола-; ной периодичностью подаютс  сигналы аналогично описанному в режиме чтени  без обработки, и на втором входе 67 дешифратора 20 выбора информации по вл етс  единичный сигнал. Так как на четвертом входе 69 этого дешифратора присутствует единичный сигнал с выхода п того разр да регистра 11, а на первом 66 и третьем 68 входах Since the time of occurrence of information I. / 0 is not predetermined, then to determine the readiness of the device to issue information in reading mode with selection, the information output addresses 54.1-54.1 and the information output synchronization input 55 are arbitrary; Signals are periodically given as in the read mode without processing, and a single signal appears at the second input 67 of the information decoder 20. Since at the fourth input 69 of this decoder there is a single signal from the output of the nth register bit 11, and at the first 66 and third 68 inputs

1/one/

нулевые сигналы, то на втором 71 и четвертом 73 выходах дешифратора по в тс  единичные сигналы, а на первом 70 и третьем 72 - нулевые. Вследствие этого на первый и второй адресные входы мультиплексора 3 Поступают единичный и нулевой сигналы, а на вход запрета - единичный сигнал, и на выходы устройства через открытый второй канал мультиплексора пройдут сигналы с выходов сумматора 17 в разр дах с первого по п-й, в разр де (п+1) будет единичный сигнал с выхода первого триггера 5, наличие которого определ ет присутствие в разр дах с первого по n-й информации I- 0, а в разр де (тн-2) будет сигнал с выхода 139 блока 23 контрол  чтени . Значение остальных разр дов выходного слова информации в этом случае всегда будет равным нулю, так как соответствующие входы второго канала мультиплексора подключены к шине нулевого потенциала устройства. Отсутствие единицы в (п-И)-м разр де при опросе информации по первому адресу выбора информации говорит о том, что информаци  I- 3- О отсутствует.zero signals, then on the second 71 and fourth 73 outputs of the decoder, the single signals are in cs, and on the first 70 and third 72 ones there are zero signals. As a result, the first and second address inputs of the multiplexer 3 receive single and zero signals, and the prohibition input receives a single signal, and the device’s outputs through the open second channel of the multiplexer will pass signals from the outputs of the adder 17 in bits from the first to the fifth, bit (n + 1) will be a single signal from the output of the first trigger 5, whose presence determines the presence in bits from the first to the n-th information I-0, and in the bit (tn-2) there will be a signal from output 139 of the block 23 control reading. The value of the remaining bits of the output word of information in this case will always be zero, since the corresponding inputs of the second channel of the multiplexer are connected to the zero potential bus of the device. The absence of a unit in the (p-I) th mode when polling information at the first address of a choice of information indicates that there is no information I-3-O.

Если при опросе по первому адресу получена единица в (п+1)-м разр де, то дл  идентификации полученной с помощью селекции информации необходимо определить адрес  чеек накопителей 1 и 2, из которых была считана информаци  дл  селекции. Дл  этого после получени  единицы в (п+1)-м разр де на входы 5.1-5.1 адреса выдачи информации подаетс  кодова  комбинаци ,If a unit in the (n + 1) -th bit is obtained when polling at the first address, then in order to identify the information obtained by selection, it is necessary to determine the address of the cells of the accumulators 1 and 2, from which information for selection was read. To do this, after obtaining a unit in (n + 1) -th bit, the code combination is supplied to the inputs 5.1-5.1 of the address of information output,

соответствующа  второму адресу выдачи информации, и на втором выходе дешифратора 1Э по вл етс  единичный CHI- нал, разрешающий поступление импульсного сигнала с выхода 55 синхронизации выдачи информации устройства через элемент И 29 на третий вход 68 дешифратора 20, и, так как на его четвертом входе 69 также присутствует единица, единичные сигналы по в тс  на его первом 70, третьем 72 и четвер том 73 выходах. Это приведет к тому, что единичные сигналы с третьего 72 и четвертого 73 выходов дешифратора 20 откроют третий канал мультиплексора , входы соответствующих разр дов которого соединены с выходами разр дов счетчика 4 адреса, и на информационных выходах 56.1-56.k устройства по витс  код адреса, соответствующийcorresponding to the second address of information output, and on the second output of the 1E decoder, a single CHI appears, allowing the arrival of a pulse signal from the output 55 of the information output of the device through element I 29 to the third input 68 of the decoder 20, and, as its fourth input 69 there is also a unit, single signals for VC at its first 70, third 72, and fourth volume 73 outputs. This will lead to the fact that single signals from the third 72 and fourth 73 outputs of the decoder 20 will open the third channel of the multiplexer, the inputs of the corresponding bits of which are connected to the outputs of the counter bits 4 addresses, and on the information outputs 56.1-56.k of the device the address code is corresponding to

1515

10ten

1515

2525

-5д 5937913-5d 5937913

текущему состо нию счетчика b адреса, в котором была получена информаци  I, ъ 0, Одновременно с этим сигнал с первого выхода 73 дешифратора 20 5 поступает на п тый вход 160 блока 2 А синхронизации чтени , приводит его в исходное состо ние, а сигналом с его второго выхода 163 сбрасывает триггер 9, и после этого начинаетс  новый цикл считывани  информации из накопителей 1 и 2,the current state of the address b in which the information I was received, ъ 0, at the same time, the signal from the first output 73 of the decoder 20 5 is fed to the fifth input 160 of the read synchronization unit 2A, and returns it to its original state its second output 163 resets trigger 9, and after that a new cycle of reading information from drives 1 and 2 begins,

После считывани  информации из последнего .адреса накопителей 1 и 2 на выходе 139 блока 23 контрол  чтени  по вл етс  сигнал, который блокирует работу блока 2h синхронизации чтени  и поступает на вход второго канала (п+2)го разр да мультиплексора 3. 20 По вление единицы в (п+2)-м разр де информационного слова пp считывании сообщени  о наличии (или отсутствии) информации по первому адресу выдачи информации служит сообщением об окончании цикла чтени  с селекцией.After reading the information from the last address of the drives 1 and 2, the output 139 of the reading control unit 23 will receive a signal that blocks the operation of the read synchronization unit 2h and enters the input of the second channel (n + 2) bit multiplexer 3. 20 the units in the (n + 2) -th bit of the information word when reading a message about the presence (or absence) of information at the first address of information output serves as a message about the end of the reading cycle with selection.

Таким образом, устройство при работе в режиме чтени  информации с селекцией производит предварительную обработку выдаваемой информации, Вы дача информации производитс  только в случае, если результат обработкиThus, the device, when operating in the reading mode of information with a selection, makes a preliminary processing of the output information, you give the information only if the processing result

I- 11( - (1г, + Р)7, 0 (2)I- 11 (- (1g, + P) 7, 0 (2)

В этом случае устройство позвол ет считать в приемник информации адрес  чеек накопителей, при считывании из которых получено данное значение информации , необходимой дл  идентификации сообщени . Кроме того, устройство обеспечивает работу при обращении к нему в режиме чтени  с произвольным темпом за счет наличи  блока синхронизации чтени . Сокращение объема выдаваемой информации за счет селекции позвол ет сократить врем  передачи ее, а также уменьшить объем последующей обработки этой информации.In this case, the device allows you to read into the information receiver the address of the drive cells, when reading from which this value is obtained, the information necessary to identify the message. In addition, the device provides operation when accessing it in a read mode with an arbitrary rate due to the presence of a read synchronization unit. Reducing the amount of information produced through selection allows us to shorten the time for its transmission, as well as reduce the amount of subsequent processing of this information.

Буферное оперативное запоминающее устройство обеспечивает следующие варианты работы:Buffer random access memory provides the following options:

раздельна  запись информации в накопители 1 и 2;separate recording of information in drives 1 and 2;

одновременна  запись информации в накопители 1 и 2;simultaneous recording of information in drives 1 and 2;

раздельное чтение информации из накопителей 1 и 2;separate reading of information from drives 1 and 2;

одновременное чтение информации и из накопителей 1 и 2;simultaneous reading of information from drives 1 and 2;

одновременное чтение информации из накопителей 1 и 2 с обработкой (се30simultaneous reading of information from drives 1 and 2 with processing (ce30

3535

4040

4545

5555

19151915

лекцией) информации, обеспечивающей выбор и передачу только той информации из накопител  1, знамение которой равно либо больше значени  информации в соответствующей  чейке пам ти накопител  2, сложенного с заранее выбранным числом (порогом селекции ) .lecture) information that selects and transmits only that information from accumulator 1, the sign of which is equal to or greater than the value of information in the corresponding memory cell of accumulator 2, folded with a pre-selected number (selection threshold).

При использовании работы устройства в режиме чтени  с селекцией получаетс  значительный выигрыш в скорости передачи информации при чтении ее из устройства и в объеме последующей обработки, При использовании в качестве датчика при фокусировании оптической системы ПЗС-матрицы paccoi- ласование системы определ етс  по местоположению на матрице (котора  используетс  как система координат) энергетического центра светового п тна , причем дл  обеспечени  требуемой точности диаметр его должен быть значительно меньше геометрических размеров матрицы.When using the device in the reading mode with selection, there is a significant gain in the information transfer rate when reading it from the device and in the amount of post-processing. When using the CCD sensor as the sensor when focusing the optical system, the system is determined by its location on the matrix ( which is used as the coordinate system of the energy center of the light spot, and to ensure the required accuracy, its diameter must be significantly less than the geometric dimensions matrix.

Дл  определени  энергетического центра светового п тна необходимо вначале непосредственно перед съемом информации о световом п тне произвесTo determine the energy center of the light spot, it is necessary first, immediately before reading the information about the light spot,

ти съем информации I/, с ПЗС-матрицы дл  определени  фонового освещени , затем произвести съем информации I,, при наличии светового п тна и дл  исключени  вли ни  фонового освещени  из информации дл  каждого элемента матрицы вычесть информацию I,,. Кроме того, дл  исключени  вли ни  случайных факторов, из полученной разности необходимо вычесть величину пороговой информации Р, одинаковую дл  всех  чеек ПЗС-матрицы дл  данных условий измерени . После чего координаты энергетического центра определ ютс  при помощи математической обработки , сложность которой зависит от требуемой точности. Пусть имеетс  ПЗС-матрица размерности , где N - число строк, М - число элементов в строке.This information is taken from the CCD to determine the background illumination, then the information I to be removed if there is a light spot and to exclude the information from the information for each matrix element to subtract the information I ,,. In addition, in order to eliminate the influence of random factors, it is necessary to subtract from the difference obtained the value of the threshold information P, the same for all CCD cells for the given measurement conditions. The coordinates of the energy center are then determined using mathematical processing, the complexity of which depends on the accuracy required. Let there be a CCD matrix of dimension, where N is the number of rows, M is the number of elements in the row.

Тогда врем  дл  чтени  информации 14, хран щейс  в первом накопителе, и хран щейс  во втором накопителе , при передаче информации без обработки и параллельном считывании информации из обоих накопителей будет равноThen the time for reading information 14 stored in the first storage device and stored in the second storage device when transmitting information without processing and reading information in parallel from both storage devices will be equal to

.«. (з). ". (h)

T4m N-M tT4m NM t

где twhere t

8 И А8 AND A

врем  чтени  одного слова информации из устройства.read time for one word of information from the device.

2020

Если прин ть размеры матрицы 25б элементов, а диаметр п тна d 5 элементов, то получитс , что объем передаваемой информации составит 65536 слов, из которой полезна  информаци  будет составл ть только около двадцати слов, т. е. менее 0,05% всего объема. Если выбрать частоту тактового генератора, такой, чтобы из (1) выполн лось условиеIf we take the dimensions of the matrix of elements 25b, and the diameter of the spot is d 5 elements, then the volume of information transmitted will be 65536 words, of which only about twenty words will be useful information, i.e. less than 0.05% of the total . If we choose the frequency of the clock generator, such that the condition

Ч«т свщ гЛе Чч вРем  считывани  одного слова из накопителей 1 и 2 и записи его в регистры и 15,H "t Ssch GLe CHCH vRem reading one word from drives 1 and 2 and writing it into registers and 15,

5 то можно пренебречь временем обработки информации. Следовательно, врем  передачи обработанной предварительно информации составит менее 0,05 времени на передачу всего кадра. Таким5 then we can neglect the time of information processing. Consequently, the transfer time of the previously processed information will be less than 0.05 times the transfer of the entire frame. So

0 образом, выигрыш во времени только от сокращени  объема передаваемой информации составит более . Кроме того, необходимо учесть сокра- щение времени последующей математи5 ческой обработки информации по вычислению координат энергетического центра светового п тна, котора  зависит от быстродействи  примен емого вычислител . При обработке всего массиваThus, the gain in time only from reducing the amount of transmitted information will be more. In addition, it is necessary to take into account the reduction of the time of subsequent mathematical processing of information on the calculation of the coordinates of the energy center of the light spot, which depends on the speed of the calculator used. When processing the entire array

Q информации по указанному алгоритму вычислителем необходимо выполнить 1310/2 операций сложени  (вычитани ). При быстродействии вычислител  1 100 тыс. оп./с это составит более 1,3 с.The Q information on the indicated calculator algorithm needs to perform 1310/2 addition (subtraction) operations. With the speed of the calculator 1 100 thousand op. / S it will be more than 1.3 seconds.

Введение контрол  формата принимав мого устройством информационного кадра повышает достоверность получаемой информации, так как сбой в количест . ве строчных импульсов или в количест- 0The introduction of the format control of the information frame received by the device increases the reliability of the information received, since it is a failure in quantity. ve line pulses or in number 0

ве сопровождающих импульсов, которыеthe accompanying pulses that

определ ют, по сути, координаты  чейки ПЗС-матрицы, из которой выдаетс  информаци , при передаче ее из источ .,. ника информации могут значительно повли ть на результаты вычислений.determine, in essence, the coordinates of the cell of the CCD array, from which information is output, when transmitting it from the source. nicknames can significantly affect the results of calculations.

Устройство обеспечивает запись принимаемой информации при ее поступлении в произвольном темпе и выдачу ееThe device provides recording of received information when it arrives at an arbitrary rate and issuing it

п в приемник информации по запросам, также поступающим в произвольном темпе . Возможность записи информации в произвольном темпе позвол ет снизить требовани  к стабильности периода формировани  сопровождающих и строчных импульсов источником информации. Снижение требований к источнику информации позвол ет упростить его и уменьшить его габаритные размеры,n to the receiver of information on requests also arriving at an arbitrary rate. The ability to record information at an arbitrary pace reduces the stability requirements for the formation of accompanying and small impulses by the source of information. Reducing the requirements for the source of information allows you to simplify it and reduce its overall dimensions,

5five

что приводит к улучшению характеристик всей оптической системы, поскольку источник информации конструктивно располагаетс  в зоне приема оптической информации, Возможность смитыва- ни  информации в произвольном темпе снижает требовани  к приемнику информации в части его быстродействи .which leads to an improvement in the characteristics of the entire optical system, since the source of information is structurally located in the zone of reception of optical information, the possibility of smithing information at an arbitrary rate reduces the requirements for the receiver of information in terms of its speed.

Таким образом, буферное оперативное запоминающее устройство обеспечивает более высокое быстродействие при выдаче информации, более высокую достоверность принимаемой информации и возможность асинхронного обращени  к нему при записи и чтении информации .Thus, the buffer random access memory provides higher speed when issuing information, higher reliability of the received information and the possibility of asynchronous access to it when writing and reading information.

Claims (1)

Формула изобретени Invention Formula Буферное оперативное запоминающее устройство, содержащее два накопител , мультиплексор, счетчик адреса и первый триггер, причем выходы счетчика адреса с первого по k-й соединены с входами соответствующих разр дов третьего канала мультиплексора, (где k - разр дность счетчика адреса), отличающеес  тем, что, с целью повышени  быстродействи  устройства , повышени  достоверности при нимаемой информации и обеспечени  обращени  к устройству асинхронных источника и приемника информации, устройство содержит триггеры с второго по п тый, генератор тактовых импульсов , регистры с первого по п тый, первый и второй сумматоры, дешифратор адреса управлени , дешифратор адреса выдачи информации и дешифратор выбора информации, блок синхронизации записи, блок контрол  записи, блок контрол  чтени , блок синхронизации чтени , элементы И с первого по дес тый , элементы ИЛИ с первого по четвертый , элемент НЕ и группу из п элементов НЕ, причем первый информационный вход первого регистра соединен с входом режима записи устройства, второй информационный вход первого регистра соединен с входом режима чтени  устройства„ третий и четвертый информационные входы первого регистра соединены с входами включени  первого и второго накопителей устройства соответственно, п тый вход первого регистра соединен с входом режима селекции устройства, информационные входы с шестого по (п+5)-й первого ре0A buffer random access memory containing two accumulators, a multiplexer, an address counter and a first trigger, the outputs of the first to kth address counter are connected to the inputs of the corresponding bits of the third multiplexer channel (where k is the address counter size), different that, in order to increase the speed of the device, increase the reliability of the received information and provide access to the device by an asynchronous source and receiver of information, the device contains the second to fifth triggers, p clock pulses, first to fifth registers, first and second adders, control address decoder, information output address decoder and information select decoder, write synchronization unit, write control unit, read control unit, read synchronization unit, first-to-second elements the tenth, OR elements from the first to the fourth, the element is NOT and the group of n elements is NOT, the first information input of the first register is connected to the recording mode input of the device, the second information input of the first register is connected to the input The third and fourth information inputs of the first register are connected to the enable inputs of the first and second drives of the device, respectively; the fifth input of the first register is connected to the input of the device selection mode, the information inputs from the sixth to (n + 5) th first 5five 00 гистра соединены с входами кода порога селекции устройства с первого по n-й разр д соответственно, где п - число разр дов кода селекции порога, первый выход первого регистра подключен к D-входу второго триггера, седьмому входу блока контрол  записи, входам управлени  записью первого и второго накопителей и первому входу дешифратора выбора информации, второй выход первого регистра соединен с вторым входом блока контрол  чтени , четвертым входом блокировки блока синхронизации чтени  и входами управлени  чтением первого и второго накопителей , третий выход первого регистра соединен с первыми входами второго и шестого элементов И, четвертый выход первого регистра подключен к первым входам третьего и седьмого элементов И, п тый выход первого регистра соединен с четвертым входом дешифратора выбора информации, входом элемента НЕ и вторым входом дес того элемента И, с шестого по (п+5)-й выходы первого регистра соединены с первой группой входов первого сумматора , входы дешифратора адреса управлени   вл ютс  входами адреса управлени  устройства, выход дешифратора адреса управлени  подключен к первому входу первого элемента И, второй вход которого соединен с входом синхронизации управлени  устройства, вы- 5 ход первого элемента И подключен к установочным R-входам счетчика адреса и второго, третьего и четвертого триггеров, к третьим входам блока контрол  записи и блока контрол  мте5The gistors are connected to the inputs of the device selection threshold code from the first to the nth bit, respectively, where n is the number of bits of the threshold selection code, the first output of the first register is connected to the D input of the second trigger, the seventh input of the recording control unit, the recording control inputs of the first and the second accumulator and the first input of the information select decoder, the second output of the first register is connected to the second input of the read control block, the fourth lock input of the read synchronization block and the read control inputs of the first and second accumulate the third output of the first register is connected to the first inputs of the third and seventh elements AND, the fifth output of the first register is connected to the fourth input of the information select decoder, the input of the element is NOT and the second input is de From the sixth to (p + 5) -th outputs of the first register are connected to the first group of inputs of the first adder, the inputs of the control address decoder are the inputs of the control address of the device, the output of the decoder control address The aleni is connected to the first input of the first element I, the second input of which is connected to the control synchronization input of the device, the output of the first element I connected to the installation R-inputs of the address counter and the second, third and fourth triggers, to the third inputs of the recording control block and the block control mte5 00 00 ни , к шестому входу сброса блокаnor, to the sixth input of the reset block 5five синхронизации чтени , второму входу третьего элемента ИЛИ и к С-входу первого регистра, С-вход второго триггера соединен с шестым входом блока контрол  записи и входом начала кадра устройства, выход второго триггера подключен к D-входу третьего гера, С-вход которого соединен с п тым входом блока контрол  записи и  вл етс  входом строчных импульсов устройства, выход третьего триггера подключен к второму входу разрешени  работы блока синхронизации записи и восьмому входу блока контрол  записи, 5 первый вход которого и первый вход записи блока синхронизации записи объединены и  вл ютс  входом сопровождающих импульсов устройства, информацион0read synchronization, the second input of the third OR element and the C input of the first register, the C input of the second trigger is connected to the sixth input of the recording control unit and the device start input, the output of the second trigger is connected to the D input of the third gear, whose C input is connected The fifth input of the recording control unit is the input of the device's horizontal pulses, the output of the third trigger is connected to the second input of the enable operation of the write synchronization unit and the eighth input of the recording control unit, 5 the first input of which and the first recording input the synchronization block of the record are combined and are the input of the accompanying pulses of the device, the information ные входы второго и третьего регистров подключены соответственно к первой и второй n-разр дным группам информационных входов устройства, выходы второго и третьего регистров соединены соответственно с информационными входами первого и второго накопителей , выходы первого и второго накопителей соединены с информационными входами четвертого и п того регистров соответственно, выходы четвертого регистра подключены к первой группе входов второго сумматора и к входам соответствующих разр дов с первого по n-й первого канала мультиплексора (где п - разр дность слов каждого накопител ), выходы п того регистра соединены с второй группой входов первого сумматора и с входами соответствующих разр дов с (п+1)-го по m-й (га-2п) первого канала мультиплексора , выходы первого сумматора соединены с соответствующими элементами группы элементов НЕ, выходы которых подключены соответственно к второй группе входов второго сумматора, вход переноса которого соединен с шиной логической единицы устройства, выходы второго сумматора подключены к входам соответствующих с первого по n-й разр дов второго канала мультиплексора , выход переноса второго сумматора соединен с первым входом дес того элемента И, выход которого подключен к первому входу четвертого элемента ИЛИ, второй вход которого подключен к выходу элемента НЕ, выход четвертого элемента ИЛИ соединен с D-входом п того триггера, выход которого подключен к второму входу блокировки блока синхронизации чтени  и S-входу леового триггера, R-вход которого соединен с выходом третьего элемента ИЛИ, выход первого триггера подключен к входу (п+1)то разр да второго канала мультиплексора,входы (п-И)-го и (п+2) -го разр дов четвертого канала которого соединены соответственно с первым и вторым выходами блока контрол  записи, а вход (п4-2)-го разр да второго канала мультиплексора соединен с выходом блока контрол  чтени  и первым входом блокировки блока синхронизации чтени , входы с первого по n-й и с (п+3)го по k-й разр дов четвертого канала, входы с (пФЗ)-го по k-й разр дов второго канала, входы с ( н-1)-го по k-йThe inputs of the second and third registers are connected respectively to the first and second n-bit groups of information inputs of the device, the outputs of the second and third registers are connected to the information inputs of the first and second drives respectively, the outputs of the first and second drives are connected to information inputs of the fourth and fifth registers respectively, the outputs of the fourth register are connected to the first group of inputs of the second adder and to the inputs of the corresponding bits from the first to the n-th first channel of the multiplex xora (where n is the word width of each accumulator), the outputs of the nth register are connected to the second group of inputs of the first adder and to the inputs of the corresponding bits from (n + 1) -th to the m-th (ha-2p) of the first channel of the multiplexer, the outputs of the first adder are connected to the corresponding elements of the group of elements NOT, the outputs of which are connected respectively to the second group of inputs of the second adder, whose transfer input is connected to the bus of the logical unit of the device, the outputs of the second adder are connected to the inputs corresponding to the first to the nth the second multiplexer channel rows, the transfer output of the second adder is connected to the first input of the tenth element AND, the output of which is connected to the first input of the fourth element OR, the second input of which is connected to the output of the element NOT, the output of the fourth element OR is connected to the D input of the fifth trigger The output of which is connected to the second input of the synchronization block of the reading block and the S input of the Leo trigger, whose R input is connected to the output of the third OR element, the output of the first trigger is connected to the input (n + 1), then the bit of the second channel mu of the multiplexer, the inputs of (p-I) -th and (p + 2) -th bits of the fourth channel of which are connected respectively to the first and second outputs of the recording control unit, and the input of the (p4-2) -th bit of the second channel of the multiplexer is connected to the output of the read control unit and the first input of the synchronization block of the read block, the inputs from the first to the nth and from (n + 3) th to the k-th bits of the fourth channel, the inputs from (pFZ) -th to the k-th bits of the second channel inputs from (n-1) -th to k-th 5five 00 разр дов первого канала мультиплексора объединены 1 подключены к шине нулевого потенциала устройства, выход генератора тактовых импульсов подключен к второму входу блока контрол  записи, третьим входам блока синхронизации записи и блока синхронизации чтени  и первому входу дев того элемента И, выход которого подключен к С-входу п того триггера, R-вход которого соединен с вторым выходом блока синхронизации чтени , п тый вход установки исходного состо ни  которого подключен к первому выходу дешифратора выбора информации, второй и третий входы которого соединены с выходами четвертого и п того элементов И соответственно , вторые входы которых объединены и  вл ютс  входом синхронизации выдачи информации устройства, первые входы четвертого и п того элементов И подключены соответственно к первому и второму выходам дешифрато5 pa адреса выдачи информации, входы которого соединены с входами адреса выдачи информации устройства, четвертый и п тый входы блокировки блока синхронизации записи соединены с перQ вым и вторым выходами блока контрол  записи соответственно, первый выход блока синхронизации записи подключен к первому входу первого элемента ИЛИ, второй вход которого соединен с первым входом третьего элемента ИЛИ иthe bits of the first channel of the multiplexer are connected 1 connected to the zero potential bus of the device, the output of the clock generator is connected to the second input of the write control unit, the third inputs of the write synchronization unit and the read synchronization unit and the first input of the ninth And element whose output is connected to the C input the fifth trigger, the R-input of which is connected to the second output of the read synchronization unit, the fifth input of the initial state setting of which is connected to the first output of the information select decoder, the second and t These inputs are connected to the outputs of the fourth and fifth elements And, respectively, the second inputs of which are combined and are the synchronization input of the device information output, the first inputs of the fourth and fifth elements And, respectively, are connected to the first and second outputs of the decoder 5 pa information output address, whose inputs connected to the input address of the device information output, the fourth and fifth blocking inputs of the write synchronization block are connected to the first and second outputs of the write control block, respectively; vy output sync block recording is connected to the first input of the first OR gate, a second input coupled to a first input of the third OR member and 5 п тым выходом блока синхронизации чтени , выход первого элемента ИЛИ подключен к С-входу четвертого триггера и второму входу восьмого элемента и, первый вход которого подключен к выходу четвертого триггера, кои торого соединен с шиной логической единицы устройства, выход восьмого элемента И подключен к С-входу счетчика адреса, выходы которого подключены к адресным входам первого и второго накопителей, к адресным входам блока контрол  чтени , второй выход блока синхронизации записи соединен с первым входом второго элемента ИЛИ, вто0The 5th output of the read synchronization unit, the output of the first element OR is connected to the C input of the fourth trigger and the second input of the eighth element and whose first input is connected to the output of the fourth trigger that is connected to the bus of the logical unit of the device, the output of the eighth element AND is connected to From the input of the address counter, the outputs of which are connected to the address inputs of the first and second drives, to the address inputs of the reading control block, the second output of the write synchronization block is connected to the first input of the second element OR, second 5five 00 5five рои вход которого соединен с четвертым выходом блока синхронизации чтени , выход второго элемента ИЛИ подключен к вторым входам шестого и седьмого элементов И, выходы которых соединены с С-входами первого и второго накопителей соответственно, третий выход блока синхронизации записи соединен с вторыми входами второго и тре25€ 15593792whose input is connected to the fourth output of the read synchronization unit, the output of the second element OR is connected to the second inputs of the sixth and seventh And elements, the outputs of which are connected to the C inputs of the first and second drives, respectively, the third output of the write synchronization block is connected to the second inputs of the second and three € 1,559,3792 тьего элементов И, выходы которых под- выход блока синхронизации чтени  соеключены соответственно к С-входам второго и третьего регистров, четвертый выход блока синхронизации записи подключен к четвертому входу блока контрол  записи, первый выход блока синх- оонизации чтени  подключен к первому входу блока контрол  чтени  и второму входу дев того элемента И, третийAnd the elements, whose outputs of the read synchronization block output are connected respectively to the C-inputs of the second and third registers, the fourth output of the write synchronization block is connected to the fourth input of the write control block, the first output of the read synchronization block is connected to the first input of the read control block and the second input of the virgins of the element And, the third динен с С-зходзмп четвертого и п того регистров, второй, третий и четвертый выходы дешифратора выбора информации соединены с первым, вторым адресными входами и с входом запрета мультиплексора соответственно, выходы которого подключены к информационным выходам устройства.dinene with C-zhzdzmp fourth and p of the registers, the second, third and fourth outputs of the decoder information selection connected to the first, second address inputs and the input of the ban multiplexer, respectively, the outputs of which are connected to the information outputs of the device. -S6t-S6t 1-56Я1-56 фа&. 2F&. 2 фие.Зfie.Z фиа.4fia.4 П9П9 гг. Jyy J /Ф7/ F7 Щ 63Sch 63 Я I фие.5FI.5 тt в Qf f kin Qf f k %% тt  авюотavyuot тt UPUP /53/ 53 WW I MI m RR ШSh Физ.БF.B КTO SISI 5Ь W5 W фае. вfae. at
SU884439451A 1988-06-10 1988-06-10 Buffer immediate-access memory device SU1559379A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884439451A SU1559379A1 (en) 1988-06-10 1988-06-10 Buffer immediate-access memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884439451A SU1559379A1 (en) 1988-06-10 1988-06-10 Buffer immediate-access memory device

Publications (1)

Publication Number Publication Date
SU1559379A1 true SU1559379A1 (en) 1990-04-23

Family

ID=21380877

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884439451A SU1559379A1 (en) 1988-06-10 1988-06-10 Buffer immediate-access memory device

Country Status (1)

Country Link
SU (1) SU1559379A1 (en)

Similar Documents

Publication Publication Date Title
FR2546320A1 (en) DEVICE AND METHOD FOR DATA TRANSFER IN SERIES OF SEVERAL BYTES
SU1559379A1 (en) Buffer immediate-access memory device
EP0052863B1 (en) Addressing device for a register group of a switching exchange
SU858104A1 (en) Logic storage device
RU1805548C (en) Serial-to-parallel code converter
RU2070772C1 (en) Storage unit
SU857967A1 (en) Interface
RU1826081C (en) Device for generation of image bar chart
SU1679517A1 (en) Transmitter of adaptive telemetering system
SU1462336A1 (en) Device for interfacing electronic computer with shared bus
SU1727213A1 (en) Device for control over access to common communication channel
SU1418725A1 (en) Buffer data transmission device
SU1651244A1 (en) Device to define tentative pulse signal central position
SU1405060A1 (en) Test generator
SU1100723A1 (en) Device for delaying pulses
SU1509909A1 (en) Device for distributing on-line memory
SU1273936A2 (en) Multichannel information input device
SU1714612A1 (en) Data exchange device
SU1425653A1 (en) Number ranging device
SU911614A1 (en) Storage device
SU1405090A1 (en) Buffer memory
SU1037238A1 (en) Data input device
SU567174A1 (en) Datacompressor
SU1310827A1 (en) Interface for linking information source and receiver
SU1177856A1 (en) Storage