SU1552117A1 - Spectrum analyzer - Google Patents
Spectrum analyzer Download PDFInfo
- Publication number
- SU1552117A1 SU1552117A1 SU874233236A SU4233236A SU1552117A1 SU 1552117 A1 SU1552117 A1 SU 1552117A1 SU 874233236 A SU874233236 A SU 874233236A SU 4233236 A SU4233236 A SU 4233236A SU 1552117 A1 SU1552117 A1 SU 1552117A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- unit
- spectrum analyzer
- inputs
- Prior art date
Links
Landscapes
- Spectrometry And Color Measurement (AREA)
Abstract
Изобретение относитс к цифровой электроизмерительной технике. Цель изобретени - расширение частотного диапазона и повышение разрешающей способности спектрального анализа. Устройство содержит аналого-цифровой преобразователь АЦП 2, регистры 4, 30, блок 5 синхронизации, генератор 7 тактовых импульсов, делитель 11, вычитатель 13, блок 16 пам ти, сумматор 17, блок 18 дискретного преобразовател Фурье, блоки 19, 20 сравнени , счетчики 23, 24 и коммутатор 27. Анализатор спектра позвол ет выполнить параллельный спектральный анализ с малым числом арифметических операций и объемом оборудовани , что расшир ет частотный диапазон анализируемых сигналов и повышает спектральное решение. Высока избирательна способность синхронного накоплени позвол ет повысить соотношение сигнал/шум. 2 ил.This invention relates to a digital electrical measuring technique. The purpose of the invention is to expand the frequency range and increase the resolution of the spectral analysis. The device contains an A / D converter A / D converter 2, registers 4, 30, synchronization unit 5, clock generator 7, divider 11, subtractor 13, memory unit 16, adder 17, discrete Fourier converter unit 18, comparison units 19, 20, counters 23, 24 and switch 27. A spectrum analyzer allows parallel spectral analysis with a small number of arithmetic operations and equipment, which expands the frequency range of the analyzed signals and increases the spectral solution. The high selectivity of synchronous accumulation increases the signal-to-noise ratio. 2 Il.
Description
СП СПJV JV
юYu
33
Изобретение относитс к цифровой электроизмерительной технике и может быть использовано дл спектрального анализа сигналов на фоне случайных шумов.The invention relates to a digital electrical measuring technique and can be used for spectral analysis of signals against random noise.
Цель изобретени - расширение частотного диапазона и повышение разрешающей способности спектрального анализа.The purpose of the invention is to expand the frequency range and increase the resolution of the spectral analysis.
На фиг.1 приведена функциональна схема анализатора спектра; на фиг.2 временна диаграмма работы блока синронизации .Figure 1 shows the functional diagram of the spectrum analyzer; 2 a timing diagram of the operation of the synchronization unit.
Первый вход 1 анализатора спектра (фиг.1) подключен к аналого-цифровому преобразователю (АЦП) 2, выход 3 которого соединен с входом первого регистра 4, тактовый вход которого соединен с синхронизирующими входами АЦП 2, блока 5 синхронизации и выходом 6 генератора 7 тактовых импульсов , вход 8 которого подключен к внешнему генератору задающей частоты и вл етс вторым входом анализатора спектра, третьим и четвертым входами которого вл ютс входы 9 и 10, которые подключены соответственно к кодам объема выборки и масштабирующего коэффициента, вход 10 подключен к второму входу делител 11, первый вход 12 которого соединен с выходом вычитател 13, первый вход 14 которого соединен с выходом регистра 4, а второй вход соединен с выходом 15 блока пам ти 16, вторым входом Сумматора 17 и первым входом блока дискретного преобразовани Фурье () 18, третий вход которого соединен с входом 9 анализатора спектра, который соединен с вторыми входами первого 19 и второго 20 бдо- ков сравнени , выходы 21 и 22 которых соединены с входами начальной установки соответственно первого 23 и второго 24 счетчиков, выходы которых соединены с первыми входами блоков 19 и 20 сравнени и первым 25 и вторым 26 входами коммутатора 27,выход 28 которого соединен с адресным входом блока 1 6 пам ти, вход которого соединен с выходом 29 второ го регистра 30, вход которого соединен с выходом 31 сумматора 17, первый вход которого соединен с выходом 32 делител 11, тактовые входы счетчика 23 и регистра 30, управл ющие входы коммутатора 27 и блока 16 пам ти соединены с первым выходом 33The first input 1 of the spectrum analyzer (figure 1) is connected to an analog-to-digital converter (ADC) 2, the output 3 of which is connected to the input of the first register 4, the clock input of which is connected to the synchronizing inputs of the ADC 2, the synchronization unit 5 and the output 6 of the clock generator 7 pulses, input 8 of which is connected to an external master frequency generator and is the second input of the spectrum analyzer, the third and fourth inputs of which are inputs 9 and 10, which are connected respectively to the sample size and scaling factor codes, stroke 10 is connected to the second input of the divider 11, the first input 12 of which is connected to the output of the subtractor 13, the first input 14 of which is connected to the output of the register 4, and the second input is connected to the output 15 of memory 16, the second input of the Adder 17 and the first input of the discrete block Fourier transform () 18, the third input of which is connected to the input 9 of the spectrum analyzer, which is connected to the second inputs of the first 19 and second 20 comparison bdsks, the outputs 21 and 22 of which are connected to the inputs of the initial installation of the first 23 and second 24 counters, respectively to They are connected to the first inputs of the comparison units 19 and 20 and the first 25 and second 26 inputs of the switch 27, the output 28 of which is connected to the address input of the memory block 1 6, the input of which is connected to the output 29 of the second register 30, the input of which is connected to the output 31 an adder 17, the first input of which is connected to the output 32 of the divider 11, the clock inputs of the counter 23 and the register 30, the control inputs of the switch 27 and the memory block 16 are connected to the first output 33
00
5five
00
5five
521521
00
3535
4040
4545
5050
5555
174174
блока 5 синхронизации, второй выход 34 которого соединен с тактирующим входом счетчика 24 и вторым входом блока ДПФ 18, первый выход 35 которого соединен с вторым входом блока 5 синхронизации, второй выход 36 блока ДПФ 18 вл етс выходом анализатора спектра.synchronization unit 5, the second output 34 of which is connected to the clock input of the counter 24 and the second input of the DFT unit 18, the first output 35 of which is connected to the second input of the synchronization unit 5, the second output 36 of the DFT unit 18 is the output of the spectrum analyzer.
Анализатор спектра работает следующим образом.Spectrum analyzer works as follows.
На каждый период задающей частоты f, котора с выхода внешнего генератора подключена к входу 8 генератора 7 тактовых импульсов (ГТИ), генератор 7 формирует на выходе 6 импульс запуска АЦП 2, по фронту которого осуществл етс перезапись ранее оцифрованного сигнала x(l&t), который поступает на вход 1 АЦП 2, в регистр 4 (фиг.1 и 2} и инициируетс следующий цикл работы,АШ. Этот же импульс запускает блок 5 синхронизации, который генерирует сигналы синхронизации устройств анализатора спектра по выходу 33 в соответствии с временной диаграммой на фиг.2. При этом выполн етс чтение блока 16 пам ти по адресу, который определ етс состо нием счетчика 23 и передаетс с входа 25 коммутатора 27 на адресный вход 28 блока 16 пам ти. Считанное значение вычитаетс с помощью вычитател 13 из входного отсчета и результат через делитель 1I передаетс на вход 32 сумматора 17, который суммирует результат делени с отсчетом на выходе блока 16 пам ти, результат записываетс в регистр 30, а затем в блок 16 пам ти, после чего счетчик 23 увеличивает свое состо ние на единицу. Если состо ние счетчика 23 станет равным значению кода объема выборки N, который подключен к второму входу блока 19 сравнени , то на его выходе 21 по витс импульс, который Установит счетчик 23 в исходное состо ние. Блок ДПФ 18 в любой момент времени может запросить данные с блока 16 пам ти дл ввода накопленного массива. При этом он запрашивает цикл доступа к пам ти блока 16 по выходу 35, блок 5 синхронизации переключает коммутатор 27 дл передачи на адресный вход 28 блока 16 пам ти выход счетчика 24, который определ ет адрес считывани чейки пам ти. Блок 5 формирует сигнал чтени из блока 16 пам ти по вы5For each period of the master frequency f, which from the output of the external oscillator is connected to the input 8 of the generator 7 clock pulses (GTI), the generator 7 generates at output 6 a trigger pulse of the A / D converter 2, on the front of which the previously digitized signal x (l & t) is overwritten which enters input 1 of A / D converter 2, into register 4 (Figures 1 and 2} and initiates the next work cycle, AH. The same pulse triggers synchronization unit 5, which generates synchronization signals of devices of the spectrum analyzer at output 33 in accordance with the time diagram in figure 2. This will read the memory block 16 at an address that is determined by the state of the counter 23 and is transmitted from the input 25 of the switch 27 to the address input 28 of the memory block 16. The value read is subtracted by the subtractor 13 from the input reference and the result through the divisor 1I is transmitted to the input 32 of the adder 17, which summarizes the result of the division with the counting at the output of the memory block 16, the result is written to the register 30, and then to the memory block 16, after which the counter 23 increases its state by one. If the state of the counter 23 becomes equal to the value of the sample size code N, which is connected to the second input of the comparison unit 19, then its output 21 has a pulse that sets the counter 23 to the initial state. The DFT 18 block at any time can request data from the memory block 16 to enter the accumulated array. At the same time, it requests the memory access cycle of unit 16 via output 35, synchronization unit 5 switches switch 27 for transfer to output address 28 of memory unit 16, the output of counter 24, which determines the read address of the memory cell. Block 5 generates a read signal from memory block 16 according to your
ходу 15 в блок 18, а также сигнал записи считываемого отсчета по выходу 34, по заднему фронту которого счетчик 24 увеличивает свое состо ние на единицу. Если состо ние счетчика 24 станет равным значению кода N, то с помощью блока 20 сравнени он установитс в исходное состо ние. Код N также подключен к третьему входу блока 18, который с помощью этого кода контролирует объем обрабатываемого массива. Код N, код масштабирующего коэффициента М, который подключен к второму входу 10 делител 1), и задающа частота fs на входе 8 ГТИ 7 вл ютс определ ющими параметрами работы анализатора спектра. Анализатор спектра позвол ет выполнить параллельный спектральный (гармонический) анализ с мальм числом арифметических,.операций и объемом оборудовани , что позвол ет расширить частотный диапазон анализируемых сигналов, повысить спектральное разрешение. Высока избирательна способность синхронного накоплени позвол ет повысить соотношение сигнал/шум .a run 15 to a block 18, as well as a read write signal on output 34, on the falling edge of which counter 24 increases its state by one. If the state of the counter 24 becomes equal to the value of the N code, then using the comparison unit 20, it will be reset to the initial state. Code N is also connected to the third input of block 18, which with the help of this code controls the volume of the processed array. The code N, the code of the scaling factor M, which is connected to the second input 10 of the divider 1), and the reference frequency fs at the input 8 of the GTI 7 are the defining parameters of the spectrum analyzer. The spectrum analyzer allows you to perform a parallel spectral (harmonic) analysis with malm number of arithmetic operations and equipment, which allows you to expand the frequency range of the analyzed signals, to increase the spectral resolution. The high selectivity of synchronous accumulation increases the signal-to-noise ratio.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874233236A SU1552117A1 (en) | 1987-04-20 | 1987-04-20 | Spectrum analyzer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874233236A SU1552117A1 (en) | 1987-04-20 | 1987-04-20 | Spectrum analyzer |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1552117A1 true SU1552117A1 (en) | 1990-03-23 |
Family
ID=21299641
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874233236A SU1552117A1 (en) | 1987-04-20 | 1987-04-20 | Spectrum analyzer |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1552117A1 (en) |
-
1987
- 1987-04-20 SU SU874233236A patent/SU1552117A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 955086, кл. С/ 06 F 15/332, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1552117A1 (en) | Spectrum analyzer | |
US3947673A (en) | Apparatus for comparing two binary signals | |
SU1177907A1 (en) | Pulse repetition frequency divider | |
SU574732A1 (en) | Apparatus for digital correction of base line and selection of peaks of chromatograhic signal | |
SU1434430A1 (en) | Generator of uniformly distributed random numbers | |
SU1573432A1 (en) | Method and apparatus for analysis of spectrum of signals | |
SU1410014A1 (en) | Data input device | |
SU1509753A1 (en) | Apparatus for measuring the frequency of electric signal | |
SU1636800A1 (en) | Method for selective pulse process recording and device thereof | |
SU1550558A1 (en) | Device for compression of information | |
SU1111174A1 (en) | Device for detecting extremums | |
SU1267615A1 (en) | Stochastic analog-to-digital converter | |
SU1663565A1 (en) | Device for checking power consumption | |
SU959104A1 (en) | Device for determining expectation | |
SU1697086A1 (en) | Device for computing fast fourier transformation | |
RU2044405C1 (en) | Frequency multiplier | |
SU1264315A1 (en) | Polyphase clocking generator | |
RU1833894C (en) | Autocorrelator | |
SU1481798A1 (en) | Extremum analyser | |
SU1016791A1 (en) | Device for determination of mutual correlation functions | |
SU1320822A1 (en) | Device for measuring probability characteristics of random signal phase | |
SU1709310A1 (en) | Frequency multiplier | |
SU748271A1 (en) | Digital frequency meter | |
SU693538A1 (en) | Time interval-to-code converter | |
SU1265795A1 (en) | Device for executing walsh transform of signals with adamard ordering |