SU1513462A1 - Device for interfacing computer with peripheral apparatus - Google Patents

Device for interfacing computer with peripheral apparatus Download PDF

Info

Publication number
SU1513462A1
SU1513462A1 SU884357493A SU4357493A SU1513462A1 SU 1513462 A1 SU1513462 A1 SU 1513462A1 SU 884357493 A SU884357493 A SU 884357493A SU 4357493 A SU4357493 A SU 4357493A SU 1513462 A1 SU1513462 A1 SU 1513462A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
information
group
Prior art date
Application number
SU884357493A
Other languages
Russian (ru)
Inventor
Ираида Степановна Пырегова
Александр Витальевич Табашников
Original Assignee
Предприятие П/Я М-5687
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5687 filed Critical Предприятие П/Я М-5687
Priority to SU884357493A priority Critical patent/SU1513462A1/en
Application granted granted Critical
Publication of SU1513462A1 publication Critical patent/SU1513462A1/en

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при построении систем обмена информацией с каналом ввода-вывода ЭВМ. Целью изобретени   вл етс  повышение достоверности обмена информацией за счет обеспечени  контрол  последовательности команд обмена. Устройство содержит блок управлени  обменом информации, регистр команд, регистр признаков, регистр состо ни , дешифратор адреса, узел контрол  по четности, дешифратор, шифратор, элемент ИЛИ, счетчик, группу элементов И. 1 з.п. ф-лы, 3 ил.The invention relates to computing and can be used to build information exchange systems with a computer I / O channel. The aim of the invention is to increase the reliability of the exchange of information by ensuring control of the sequence of exchange commands. The device contains information exchange control block, command register, feature register, status register, address decoder, parity check node, decoder, encoder, OR element, counter, group of elements I. 1 zp f-ly, 3 ill.

Description

лl

сwith

елate

00 4i)00 4i)

ININ

(риг.(rig.

Zn6K2li23Zn6K2li23

Изобретение относитс  к вычислительной технике и может быть использовано при построении системы обмена информацией с каналом ввода-вывода ЭВМ..The invention relates to computing and can be used to build an information exchange system with a computer I / O channel.

Цель изобретени  - повьшение достоверности обмена информацией за счет обеспечени  контрол  последовательности команд обмена.The purpose of the invention is to increase the reliability of information exchange by controlling the sequence of exchange commands.

На фиг. 1 представлена бло к-схема устройства; на фиг.2 - функциональна  схема блока управлени ;на фиг.З - блок-схема дешифратора адреса.FIG. 1 shows a block c-diagram of the device; 2 is a functional block diagram of the control unit; and FIG. 3 is a block diagram of the address decoder.

Устройство (фиг.1) содержит регистр 1 команд, дешифратор. 2, регист 3 признаков, шифратор 4, группу элементов И 5, узел 6 контрол  по четкости , элемент ИЛИ 7, счетчик 8, регистр 9 состо ни , дешифратор 10 адреса, блок 11 управлени .обменом информацией, входы и выходы 12-28.The device (figure 1) contains a register of 1 commands, the decoder. 2, register 3 features, encoder 4, group of elements AND 5, definition control node 6, element OR 7, counter 8, status register 9, address decoder 10, information exchange control unit 11, inputs and outputs 12-28.

Входы 12-16 и выходы 23-27 устройства предназначены дл  обмена с ЭВМ следующими сигналами: вход 12 - дл  приема сигналов командной или адрес- ной информации и данных - Шины канала (ШИН-К); вход 13 - дл  сигнала идентификатора командной информации- Управление от канала (УПР-К); вход 14 - дл  приема сиг- нала по 1йине канала -.Контроль ШИН-КК); вход 15 - дл  сигнала идентификатора адресной информации - Адрес от канала (АДР-К); вход 16 - дп  сигнала идентификатора данных - Информаци  от канала (ИНФ- К); выход 23 - дл  сигнала идентификатора адресной информации - Адрес от абонента (АДР-Л); выход 24 - дл  сигнала идентификатора состо ни  - Управление от абонента (УПР-А) ; выход 25 -, дл  сигнала идентификатора данных - Информаци  от абонента (ИНФ-А); выход 26 - дл  сигнала, указывающего, что устройства наход тс  в св зи с каналом; выход 27 - дл  вьодачи сигналов адресной информации, данных и информации состо ни  абонента (ШИН-А) .Inputs 12–16 and outputs 23–27 of the device are intended for exchanging the following signals with a computer: input 12 - for receiving signals of the command or address information and data - Channel buses (SHIN-K); input 13 - for the signal of the identifier of the command information - Control from the channel (UPR-K); input 14 - to receive a signal on the 1st channel's channel (control of SIN-KK); input 15 - for the signal of the identifier of the address information - Address from the channel (ADR-K); input 16 - dp of the data identifier signal - Information from the channel (INF-K); output 23 - for the signal of the identifier of the address information - Address from the subscriber (ADR-L); output 24 is for a state identifier signal — Subscriber Control (UPR-A); output 25 -, for the data identifier signal - Information from the subscriber (INF-A); output 26 is for a signal indicating that devices are in communication with a channel; output 27 - for inputting signals of address information, data and subscriber state information (TIR-A).

Входы 17-20 и выходы 21, 22 и 28 предназначены дл  обмена с внеш- ним устройством (ВУ) следующими сигналами: вход 17 - дл  сигнала готов- ности ВУ к приему информации; вход 18 - дл  сигналов шин приема данных вход 19 - дл  сигнала, указывающего что на шинах наход тс  данные дл  передачи; вход 20 - дл  сигнала, указывающего, что передача данныхInputs 17–20 and outputs 21, 22, and 28 are designed to exchange the following signals with an external device (IU): input 17 for the I / O readiness signal to receive information; input 18 — for signals of data receiving buses; input 19 — for a signal indicating that there are data on the buses for transmission; input 20 - for a signal indicating that data transfer

закончена; выход 21 - дл  сигнала готовности данных дл  передачи; выход 22 - дл  сигналов шин выдачи данных; выход 28 - дл  сигналов кода команды,is finished; output 21 is for data ready signal for transmission; output 22 is for data bus signals; output 28 - for command code signals,

Блок 11 управлени  (фиг.2) содержит элементы НЕ 29-31, элементы И 32-40, элементы ИЛИ 41-43, триггеры 44-48, группу элементов И-ИЛИ 49, число их равно разр дности ШИН-А, элемент 50 задержки и регистры 51 и 52.The control block 11 (FIG. 2) contains the elements NOT 29-31, the elements AND 32-40, the elements OR 41-43, the triggers 44-48, the group of elements AND-OR 49, their number is equal to the TIR-A size, the element 50 delays and registers 51 and 52.

Дешифратор 10 адреса (фиг.З) предназначен дл  формировани  адреса устройства , сравнение прин того из ЭВМ адреса с собственным адресом и формировани  соответствующих сигналов в блок управлени . Дешифратор 10 адреса содержит регистр 53 адреса, элемент 54 сравнени  и элемент И 55.The address decoder 10 (FIG. 3) is intended to form the device address, compare the address received from the computer with its own address and form the corresponding signals in the control unit. The address decoder 10 contains the address register 53, the reference element 54 and the AND element 55.

Устройство работает следующим образом .The device works as follows.

На входы 12 и 14 из ЭВМ поступает код адреса устройства, сопровождаемый сигналом АДР-К на входе 15. Код адреса сравниваетс  элементом 54 сравнени  с адресом, установленным на регистре 53 адреса.At inputs 12 and 14 from a computer, the device address code is supplied, followed by an ADR-K signal at input 15. The address code is compared by comparison element 54 with the address set on address register 53.

Сигнал с элемента 54 сравнени  через элемент И 55 йоступает в блок 11 управлени , где устанавливает триггеры 44 и 47 в единичное состо ние , при этом на выходе 26 устройства формируетс  сигнал РАБ-А. В ответ на этот сигнал ЭВМ снимает сигнал АДР-К с входа 15. После сброса сигнала АДР-К - в блок 11 управлени  устанавливаетс  (через элементы НЕ 29 и И 34) триггер 45, формиру  сигнал АДР-А, поступающий на выход 23 устройства, при этом через элементы И-ИЛИ 49 на выход устройства 27 разрешаетс  выдача кода адреса устройства с формировател  53 адреса. ЭВМ, получив код адреса устройства, выдает код команды на входы 12 и 14 устройства, сопровожда  его сигналом УТГР-К на входе 13. По этому сигналу код команды заноситс  в регистр 1 команд , сбрасываетс  триггер 45 в блоке 11 управлени  и после сн ти  ЭВМ сигнала УПР-К с входа 13 через элементы НЕ 30, И 35, ИЛИ 42 устанавливаетс  в единичное состо ние триггер 46, формиру  сигнал 5TIP-A, поступающий через выход 24 устройства в ЭВМ, при этом через элементы И-ИЛИ 49 на выход устройства 27 разрешаетс  выдача содержимого регистра 9 состо ни .The signal from the comparison element 54 through the AND element 55 enters the control unit 11, where it sets the triggers 44 and 47 to be in one state, and the signal RAB-A is generated at the output 26 of the device. In response to this signal, the computer removes the ADR-K signal from input 15. After the ADR-K signal is reset, control unit 11 sets (via NOT 29 and AND 34 elements) trigger 45, forming an ADR-A signal arriving at device output 23 in this case, through the AND-OR 49 elements, the output of the device 27 is permitted to issue the device address code from the address generator 53. The computer, having received the device address code, issues a command code to the inputs 12 and 14 of the device, accompanied by an UTGR-K signal at input 13. By this signal, the command code is entered into the command register 1, trigger 45 is reset in the control unit 11 and after removing the computer the UPR-K signal from input 13 through the elements NOT 30, AND 35, OR 42 is set to one state the trigger 46, forming the signal 5TIP-A, coming through the output 24 of the device to the computer, and through the elements AND-OR 49 to the output of the device 27, it is permitted to issue the contents of the state register 9.

515515

При правильной четности кода команды и правильной последовательности команд содержимое регистра 9 состо ни  нулевое.With the correct parity of the command code and the correct sequence of commands, the contents of register 9 are zero.

Код команды дешифрируетс  дешифратором 2, и признак команды поступает в первый разр д регистра 3 признаков На третьем выходе дешифратора 2 форм руетс  признак команды управлени , например, Определить операцию, на втором и первом выходах признаки команд Запись или Чтение,The command code is decrypted by the decoder 2, and the command sign is received in the first register register of 3 signs. The third output of the decoder 2 forms the sign of the control command, for example, Define operation, on the second and first outputs the signs of the Write or Read command,

На шифраторе 4 определ етс  возможность выполнени  команды. Если дл  выполнени  команды (например, команды Холостой ход, Уточнить состо ние , Определить операцию) не нужно предварительно выполнить другую команду, то на выходе шифратора 4 формируетс  код 10, по которому производитс  выдача кода команды через группу элементов И 5 на выход 28 устройства и в регистр 9 состо ни  записываетс  О. При поступлении команды Определить операцию во второй разр д регистра 3 признаков заноситс  содержимое определенного разр да регистра 1 команд. Дл  разрешени  выполнени  команд Запись в этом разр де 1, дл  команд Чтение - О. При поступлении команды Определить операцию в счетчик 8 записываетс  код количества команд Чтение или Запись, которые выполн ютс  за этой командой. При поступлении команды Запись или Чтение , если ранее предварительно не была выполнена команда Определить операцию, в первом разр де регистра 3 признаков не записан ее признак, и на выходе шифратора 4 формируетс  код 01, по которому не разрешаетс  вьщача кода команды на выход 28 устройства через группу элементов И 5, а в регистр 9 состо ни  записываетс  1 (признак Сбой).Encoder 4 determines the ability to execute the command. If for executing a command (for example, a command Idle, Refine state, Define operation) you do not need to execute another command, then at the output of the encoder 4 a code 10 is formed, using which the command code is output via the group of elements And 5 to the output 28 of the device and O is written to the state register 9. When the Define operation command is received, the contents of the specified register bit 1 of the command are entered into the second register bit of the 3 signs register. To allow the execution of commands Write in this bit 1, for Read command - O. When a command to define an operation is received, counter 8 records the code for the number of commands read or written, which are executed by this command. When a Write or Read command is received, if the Define operation command has not previously been executed previously, the first digit of the 3 register of the signs does not contain its sign, and the output of the encoder 4 generates code 01, which does not allow the command code to be output to the device 28 via a group of elements And 5, and in the state register 9 is written 1 (sign Failure).

В этом случае в ЭВМ совместно с сигналом УПР-А с выхода 24 на выход 27 выдаетс  содержимое регистра 9 состо ни , отличающеес  от нулевого , что  вл етс  признаком отвержени  команды. Если поступают команды Запись или Чтение после команды Определить операцию, то выполнение этих команд разрешено столько раз, какой код. записан в счетчике 8. После каждого выполени  команды Запись или Чтение, в зависимости от того, кака  из них раз0In this case, the computer, together with the UPR-A signal from output 24 to output 27, outputs the contents of state register 9, which is different from zero, which is a sign that the command has been rejected. If the Write or Read commands are received after the Define operation command, the execution of these commands is allowed as many times as the code. recorded in the counter 8. After each execution of the command Write or Read, depending on what is the same

А626A626

решена, содержимое счетчика 8 уменьшаетс  на единицу и по нулевому значению счетчика 8 сбрасываетс  регистрresolved, the contents of counter 8 is reduced by one and the register is reset by zero value of counter 8

3 признаков, 53 signs, 5

Если приходит лишн   команда Запись или Чтение, то она будет также отвергнута, так как сброшен признак ранее вьшолненной команды управлени  (Определить операцию). После получени  сигнала УПР-А с выхода 24 устройства ЭВМ посылает сигнал ИНФ-К, поступающий на вход 16 устройства. По этому сигналу сбрасываютс  триггеры 47 и 46 и снимаетс  сигнал с выхода 24, после чего ЭВМ снимает сигнал ИНФ-К с входа 16. Далее работа устройства описываетс  при вьшолнении команды типа Запись. При отсутствии сигнала ИНФ-К на входе 16 устройства и при наличии сигнала готовности БУ к приему информации на входе 17 устройства через элементы НЕ 31, И 38, ИЛИ 43 устанавливаетс  триггер 48 и формируетс  сигнал ИНФ-А, поступающий на выход устройства 25. После этого ЭВМ посыпает данные на входы 12 и 14, сопровожда  их сигналом ИНФ-К наIf the Write or Read command comes too, it will also be rejected, since the sign of the previously executed control command is cleared (Define operation). After receiving the UPR-A signal from the output 24, the computer sends an INF-K signal to the input 16 of the device. Triggers 47 and 46 are reset by this signal and the signal from output 24 is removed, after which the computer removes the INF-K signal from input 16. Next, the operation of the device is described when executing a Record command. In the absence of an INF-K signal at the device input 16 and in the presence of a readiness signal from the CU to receive information at the device input 17, a trigger 48 is set through the NOT 31, AND 38, OR 43 elements, and an INF-A signal is output at the device 25 output. This computer sprinkles the data on the inputs 12 and 14, accompanying them with an INF-K signal on

5five

5five

00

входе 16. По этому сигналу на элементе И 40 формируетс  сигнал записи информации на регистр 51, сигнал готовности информации дл  вьщачи ее в ВУ через выход 22 и с задержкойinput 16. This signal on the element And 40 generates a signal to record information on the register 51, the signal readiness of information for transmitting it to the slave through the output 22 and with a delay

на элементе 50 задержки - сигнал сброса триггера 48. После сброса триггера 48 (сн ти  сигнала ИНФ-А) ЭВМ посылает очередную информацию на входы 12 и 14, сопровожда  сигналом ИНФ-К на вход 16, и цикл приема данных из ЭВМ повтор етс . С приходом из ВУ на вход 20 признака конца обмена в регистр 9 состо ни  через элемент И 36 блока 11 управлени  заноситс  признаки Канал кончил , Устройство кончило, при этом через элемент ИЛИ 42 устанавливаетс  в единичное состо ние триггер 46, тем самым формирует  сигнал УПР-А,on delay element 50, a trigger reset signal 48. After resetting trigger 48 (removing the INF-A signal), the computer sends the next information to inputs 12 and 14, accompanied by an INF-K signal to input 16, and the cycle of receiving data from the computer is repeated. With the end of the exchange from the VU at the input 20, the status register 9 is entered through the AND 36 element of the control block 11 and the signs have terminated. The device has terminated, the device has terminated, and the trigger 46 is set to one state through the OR 42 element. BUT,

поступающий на выход 24 и разрешающий выдачу содержимого регистра 9 сото ни  с признаками Канал кончил , Устройство кончило через элементы И-ИЛИ 49 на выходе 27 устройства . Сброс триггера 46 и сн тие сигнала УПР-А осуществл етс  сигналом ИНФ-К, поступающим на вход 16, прк этом через элемент И 33 сбрасываетс  триггер 44 и снимаетс  сигнал РАБ1513462arriving at output 24 and allowing the output of the contents of the register 9 soto with signs to have ended, the device ended through the elements AND-OR 49 at the output 27 of the device. The flip-flop 46 is reset and the UPR-A signal is removed by the INF-K signal received at the input 16, the flip-flop 44 is reset through the AND 33 and the RAB1513462 signal is removed

Л па выходе 26 устройства, цикл выполнени L pa output 26 of the device, the run cycle

На &ТОМAt that

команды завершаетс . . При вьшолнении команды Чтение ;данные, сопровождаемые сигналом на входе 19, поступают из ВУ по входу 18 и занос тс  в регистр 52 с после- ду101цей. выдачей на выход 27 устройства одновременно с сигналом ИНФ-А на выходе 25. Триггер А8, на кот ором формируетс  сигнал ИНФ-А, устанавливаетс  в этом случае в единичное состо ние через элементы И 37 и ИЛИ 43. В остальном работа устройства при выполнении команды Чтение идентична работе при выполнении команды Запись.the command is terminated. . When executing the Read command, the data, accompanied by a signal at input 19, comes from WU at input 18 and is entered into register 52 with subsequent 101. issuing the device output 27 at the same time as the INF-A signal at the output 25. Trigger A8, to which the INF-A signal is generated, is set in this case to a single state through the elements AND 37 and OR 43. Otherwise, the operation of the device when the command is executed Reading is identical to the work when writing command.

Claims (1)

1. Устройство дл  сопр жени  ЭВМ с внешним устройством, содержащее регистр команд, узел контрол  по четности , дешифратор адреса, регистр состо ни , блок управлени  обменом информации, причем группа информационных входов регистра команд соединена с группой информационных входов узла контрол  по четности, с группой информационных входов дешифратора адреса и образует группу входов устройства дл  подключени  КдГрудпе информационных выходов ЭВМ, при этом выходы узла Контрол  по четности и дешифратора адреса соединены соответственно.с первым и вторым входами логического услови  блока управлени  обменом информацией, первый выход которого соединен с первым информационным входом регистра состо ни , отличающеес  1. A device for interfacing a computer with an external device, comprising a command register, a parity check node, an address decoder, a status register, an information exchange control unit, wherein a group of information inputs of the command register is connected to a group of information inputs of a parity node, the information inputs of the address decoder and forms a group of device inputs for connecting to the CdHrudp computer information outputs, while the outputs of the Parity Control node and the address decoder are connected respectively. The first and second inputs of the logical condition of the information exchange control unit, the first output of which is connected to the first information input of the status register, characterized by верности обмена информацией за счет обеспечени  контрол  последовательности команд обмена, в устройство введены дешифратор, шифратор, регист признаков, счетчик, группа элементов И, элемент ИЛИ, причем вход записи регистра команд соединен с третьим входом логического услови  блока управлени  обменом информацией и  вл етс  входом устройства дл  подключени  к первому стробирующему выходу ЭВМ, информационньй вход узла контрол  по четности  вл етс  входом устройства дл  подключени  к информационному выходу ЭВМ, разрешающий вход дешифратора адреса соединен с четвертым входом логического услови  блока управлени  обменом информациейfidelity of information exchange by providing control of the sequence of exchange commands, a decoder, encoder, register of features, a counter, a group of elements AND, an OR element are entered into the device, the input of the record of the command register is connected to the third input of the logical condition of the exchange control unit and the device input for connecting to the first gating output of the computer, the information input of the parity check node is the device input for connecting to the information output of the computer, allowing the decryption input the address torus is connected to the fourth input of the logic condition of the information exchange control unit 00 5five 00 5five 00 45 45 5050 5555 8eight И  вл етс  входом устройства дл  подключени  к второму стробирующему выходу ЭВМ, п тый вход логического услови  блока управлени  обменом информацией  вл етс  входом устройства дл  подключени  к третьему стробирующему выходу ЭВМ, второй, третий, четвертый, п тый выходы и перва  группа информационных выходов блока управлени  обменом информацией образуют группу выходов устройства дл  подключени  соответственно к первому , второму, третьему стробирующему. входам, входу готовности и к группе информационных входов ЭВМ, шестой, седьмой, восьмой входы логического услови , шестой выход, перва  группа информационных входов и втора  группа информационных выходов блока управлени  обменом информацией образуют группы входов и выходов устройства дл  подключени  соответственно к выходу кон ца передачи, к выходу готовности передачи, к выходу готовности приема, к входу готовности передачи, к группе информационных выходов и к группе информационных входов внешнего устройства, выходы элементов И группы образуют группу выходов устройства дл  подключени  к группе,входов кода команды устройства, при этом грзшпа выходов дешифратора адреса соединена с второй группой информационных входов блока управлени  обменом информацией , треть  группа информахдаонных входов которого соединена с группой информационных входов счетчика и с группой информационных входов регистра команд, группа информационных выходов которого соединена с группой информационных входов дешифратора , с группой информационных входов регистра признаков, с первой . группой информационных входов шифратора , с первыми входами элементов И группы, вторые входы которых соединены с первым выходом шифратора, второй выход которого соединен с вторым информационным входом регистра состо ни , третий информационньй вход и группа информационных выходов которого соединены соответственно с седьмым выходом и с четвертой группой информационных входов блс1ка управлени  обменом информацией,дев тый вход логического услови  которого соединен с первым входом элемента ИЛИ и с первым выходом дешифратора ,второй выход которого соединен с дес тым входом логического услови  блока управлени  обменом информацией и с вторым входом элемента ИЛИ, выход которого соединен со счетным входом счетчика, выход которого соединен с установочным входом регистра признаков, информационный вход которого соединен с третьим выходом дешифратора и с входом записи счетчика, группа информационных выходов регистра признаков соединена с второй группой информационных входов шифратора.And is the device input for connecting to the second gate output of the computer; the fifth input of the logic condition of the communication control unit is the device input for connecting to the third gate output of the computer; the second, third, fourth, fifth outputs and the first group of information outputs of the control unit information exchange form a group of outputs of the device for connection respectively to the first, second, third gate. inputs, a ready input and a computer information input group, the sixth, seventh, eighth logical condition inputs, the sixth output, the first group of information inputs and the second group of information outputs of the communication control unit form groups of inputs and outputs of the device for connecting respectively to the output end of the transmission , to the transmission readiness output, to the reception readiness output, to the transmission readiness input, to the group of information outputs and to the group of information inputs of the external device, the outputs of elements And group They form a group of device outputs for connection to the group, inputs of the device command code, and the output of the address decoder is connected to the second group of information inputs of the information exchange control unit, the third group of information inputs of which is connected to the group of information inputs of the counter , the group of information outputs of which is connected with the group of information inputs of the decoder, with the group of information inputs of the register of attributes, with the first. a group of information inputs of the encoder, with the first inputs of elements AND groups, the second inputs of which are connected to the first output of the encoder, the second output of which is connected to the second information input of the status register, the third information input and the group of information outputs which are connected respectively to the seventh output and the fourth group information inputs of the information exchange control unit, the ninth input of the logical condition of which is connected to the first input of the OR element and to the first output of the decoder, the second the output of which is connected to the tenth input of the logic condition of the information exchange control unit and to the second input of the OR element, the output of which is connected to the counting input of the counter, the output of which is connected to the installation input of the register of attributes, the information input of which is connected to the third output of the decoder and to the write input of the counter , the group of information outputs of the register of attributes is connected to the second group of information inputs of the encoder. 2, Устройство ПОП.1, отличающеес  тем, что блок управлени  обменом информацией содержит два регистра, п ть триггеров, три элемента НЕ, дев ть элементов И,три элемента ИЛИ, элемент задержки, группу элементов И-ИЛИ,. причем первый i вход первого элемента И соединен с первым входом второго элемента И и  вл етс  первым входом логического услови  блока, второй вход первого элемента И  вл етс  вторым входом логического услови  блока, вход первого элемента НЕ соединен с первым входом первого .элемента ИЛИ, с нулевым входом первого триггера и  вл етс  третьим входом логического услови  блока, вход второго элемента НЕ  вл етс  четвертым входом логического услови  блока, вход третьего элемента НЕ соединен с первыми входами третьего, четвертого элементов И, с вторым входом первого элемента ИЛИ, с нулевыми входами второго, третьего триггеров, с входом элемента задержки и  вл етс  п тым входом логического услови  блока , первьй вход п того элемента И  вл етс  шестым входом логического услови  блока, вход записи первого регистра соединен с первым входом шестого элемента И и  вл етс  седьмым входом логического услови  блока, первый, второй входы седьмого элемента И и второй вход шестого элемента И  вл ютс  .соответственно восьмым, дев тым и дес тым входами логического услови  блока, группа информационных входов первого регистра, первые входы элементов И-ИЛИ группы, группа информационных входов второго регистра, вторые входы элементов И-ИЛИ группы образуют соответственно первую, вторую, третью и четвертую групп ы информационных входов блока.2, Device POP.1, characterized in that the information exchange control unit contains two registers, five triggers, three NOT elements, nine AND elements, three OR elements, a delay element, a group of AND-OR elements. the first i input of the first element AND is connected to the first input of the second element AND, and is the first input of the logical condition of the block, the second input of the first element AND is the second input of the logical condition of the block, the input of the first element is NOT connected to the first input of the first. the zero input of the first trigger is the third input of the logic condition of the block, the input of the second element is NOT the fourth input of the logic condition of the block, the input of the third element is NOT connected to the first inputs of the third, fourth elements , with the second input of the first element OR, with zero inputs of the second and third triggers, with the input of the delay element and is the fifth input of the logical condition of the block, the first input of the fifth element And is the sixth input of the logical condition of the block, the input of the first register is connected to the first input of the sixth element AND is the seventh input of the logic condition of the block; the first, second inputs of the seventh element AND and the second input of the sixth element of AND are respectively the eighth, ninth and tenth inputs of the logical condition of the block; information inputs of the first register, the first inputs of the elements of the AND-OR group, the group of information inputs of the second register, the second inputs of the elements of the AND-OR group form the first, second, third and fourth groups of information inputs of the block, respectively. 00 5five 00 5five 00 5five 00 5five 00 5five выход п того элемента И соединен с первым входом второго элемента ИЛИ и  вл етс  первым выходом блока, единичный выход первого триггера соединен с третьими входами элементов И-ИЛИ и  вл етс  вторым выходом блока , единичный выход второго триггера соединен с четвертым входом элементов И-ИЛИ группы и  вл етс  третьим выходом блока, единичный выход четвертого триггера соединен с п тыми входами элементов И-ИЛИ группы и  вл етс  четвертым выходом блока, единичный выход п того триггера соединен с первыми входами восьмого, дев того элементов И, с третьими входами шестого, седьмого элементов И и  вл етс  п тым выходом блока, выход четвертого элемента И соединен с входом записи второго регистра и  вл етс  шестым выходом блока, выход второго элемента И  вл етс  седьмым выходом блока, выходы элементов И-ШШ и группа информационных выходов второго регистра образуют соответственно первую и вторую группы информационных выходов блока,при этом в блоке управ,лени  обменом информацией выход элемента задержки соединен с нулевым входом четвертого триггера, синхровход которого соединен с выходом третьего элемента ИЛИ, первый вход которого соединен с выходом шестого элемента И, четвертый вход которого соединен с четвертым входом седьмого элемента И,с вторым входом п того элемента И и с выходом третьего элемента НЕ, второй вход третьего элемента РШИ соединен с выходом седьмого элемента И, п тый вход которого соединен с п тым входом шестого элемента И, с вторыми входами третьего, четвертого элемента И, с нулевым выходом третьего триггера, синхровход которого соединен с выходом первого элемента И и с входом п того триггера, нулевой вход которого соединен с выходом третьего элемента И, третий вход которого соединен со старшим разр дом вторых входов элементов И-РШИ группы, синхро- вход второго триггера соединен с вы- . ходом второго элемента ИЛИ, второй вход которого соединен с выходом дев того элемента И, второй вход кото- , рого соединен с выходом второго элемента НЕ и с вторым входом восьмого элемента И, выход которого соединен с синхровходом первого триггера, нулевой выход которого соединен с третьим входом дев того элемента И5чет- вертьш вход которого соединен с выходом первого элемента НЕ, выход первого элемента ИЛИ соединен с вторым входом второго элемента И, информационные входы первого,the output of the fifth element AND is connected to the first input of the second element OR and is the first output of the block, the single output of the first trigger is connected to the third inputs of the AND-OR elements and is the second output of the block, the single output of the second trigger is connected to the fourth input of the AND-OR elements group and is the third output of the block, the unit output of the fourth trigger is connected to the fifth inputs of the elements of the AND-OR group and is the fourth output of the block, the unit output of the fifth trigger is connected to the first inputs of the eighth, ninth element And with the third inputs of the sixth, seventh And elements and is the fifth output of the block, the output of the fourth element And is connected to the input of the second register and is the sixth output of the block, the output of the second element And is the seventh output of the block SH and group of information outputs of the second register respectively form the first and second groups of information outputs of the block, while in the control unit, by information exchange, the output of the delay element is connected to the zero input of the fourth trigger, the synchronous input of which is dinene with the output of the third element OR, the first input of which is connected to the output of the sixth element And, the fourth input of which is connected to the fourth input of the seventh element And, with the second input of the fifth element And, and with the output of the third element NOT, the second input of the third element of the RShI is connected to the output the seventh element And, the fifth input of which is connected to the fifth input of the sixth element And, with the second inputs of the third, fourth element And, with zero output of the third trigger, the synchronous input of which is connected to the output of the first element And and the fifth the trigger, the zero input of which is connected to the output of the third element I, the third input of which is connected to the highest bit of the second inputs of the elements of the I-RSHI group, the synchronous input of the second trigger is connected to you-. the second element OR, the second input of which is connected to the output of the ninth element AND, the second input of which is connected to the output of the second element NOT and to the second input of the eighth element AND, the output of which is connected to the synchronous input of the first trigger, the zero output of which is connected to the third the input of the ninth element I5chet- vert, whose input is connected to the output of the first element NOT, the output of the first element OR is connected to the second input of the second element AND, the information inputs of the first, второго, третьего, четвертого и п того триггеров подключены к шине единичного потенциала устройства , выход первого регистра соединен с шестыми входами элемента И-ИЛИ группы.the second, third, fourth, and fifth triggers are connected to the unit potential bus of the device, the output of the first register is connected to the sixth inputs of the AND-OR group element. fe2fe2 SS ;:::; ::: II ff
SU884357493A 1988-01-04 1988-01-04 Device for interfacing computer with peripheral apparatus SU1513462A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884357493A SU1513462A1 (en) 1988-01-04 1988-01-04 Device for interfacing computer with peripheral apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884357493A SU1513462A1 (en) 1988-01-04 1988-01-04 Device for interfacing computer with peripheral apparatus

Publications (1)

Publication Number Publication Date
SU1513462A1 true SU1513462A1 (en) 1989-10-07

Family

ID=21347205

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884357493A SU1513462A1 (en) 1988-01-04 1988-01-04 Device for interfacing computer with peripheral apparatus

Country Status (1)

Country Link
SU (1) SU1513462A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1113791, кл. G 06 F 13/00, 1984. Авторское свидетельство СССР № 595722, кл. G 06 F 13/00, 1978. :(54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭВМ С ВНЕШНЕМ УСТРОЙСТВОМ *

Similar Documents

Publication Publication Date Title
US4309755A (en) Computer input/output arrangement for enabling a simultaneous read/write data transfer
SU1513462A1 (en) Device for interfacing computer with peripheral apparatus
US3174135A (en) Program-controlled electronic data-processing system
SU1399751A1 (en) Device for interfacing two computers
CN113946524B (en) Read-write dual-port RAM system and method based on FPGA
SU1614016A1 (en) Data input device
SU1631549A1 (en) Data processor
SU1056201A1 (en) Device for checking microinstruction sequence
SU1259276A1 (en) Channel-to-channel adapter
SU1559351A1 (en) Device for interfacing two computers
SU1278866A1 (en) Interface for linking electronic computer with group of peripheral units
SU1182534A1 (en) Interface for linking processor with peripheral subscribers
SU1156080A1 (en) Port-to-port interface operating in computer system
SU1539787A1 (en) Multichannel processor-to-subscribers interface
SU1444787A1 (en) Device for interfacing data transmission channel with trunk line
SU851391A1 (en) Channel-to-channel adapter
SU868741A1 (en) Device for interfacing two computers
SU1251090A1 (en) Device for exchanging data in computer system
SU1515165A1 (en) Computer to peripherals interface
SU1037235A1 (en) Channel-to-channel adapter
SU1160426A1 (en) Interface for linking computer with peripheral input-output channels
SU955008A1 (en) Data input-output device
SU1633416A1 (en) Multichannel data input/output
SU966687A1 (en) Interface
RU2026608C1 (en) Device to test t codes