SU1497741A2 - Устройство управлени реверсивным счетчиком - Google Patents
Устройство управлени реверсивным счетчиком Download PDFInfo
- Publication number
- SU1497741A2 SU1497741A2 SU874323175A SU4323175A SU1497741A2 SU 1497741 A2 SU1497741 A2 SU 1497741A2 SU 874323175 A SU874323175 A SU 874323175A SU 4323175 A SU4323175 A SU 4323175A SU 1497741 A2 SU1497741 A2 SU 1497741A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- output
- elements
- inputs
- pulse
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в системах автоматического контрол и в измерительных системах, использующих реверсивные счетчики, и вл етс усовершенствованием устройства по авт.св. N1293837. Целью изобретени вл етс повышение достоверности функционировани . Дл достижени цели в устройство введены элементы И 16,17, триггер 18, элементы И 19,20, элементы ИЛИ 21,22. Устройство также содержит входные шины 1,2, элементы НЕ 3,4, триггеры 5-7, элемент 8 задержки, триггер 9, элемент 10 задержки, элемент ИЛИ 11, элемент НЕ 12 и выходные шины 13-15. Повышение достоверности функционировани обусловлено правильным функционированием и в случае поступлени на входные шины неравного количества взаимно перекрывающихс во времени импульсов. 1 ил.
Description
;D
4
Иаобретение относитс к импульсной технике и может быть использовано в системах автоматического контрол и измерительных системах, использующих реверсивные счетчики.
Цель изобретени - повышение достоверности функционировани - достигаетс за счет введени новых конструктивных элементов, обеспечивающих правильное функционирование и в случае поступлени на входные шины неравного количества взаимно перекрывающихс во времени импулнсов.
На фиг.1 приведена структурна схема описываемого устройства управлени реверсивным счетчиком; на фиг,2 - временные диаграммы, по сн ющие его работу.
Устройство содержит первую 1, вто- рую 2 входные шины, второй 3, третий 4 элементы НЕ, первый 5, второй 6 триггеры, триггер 7 и элемент 8 задержки, составл ющие первый формирователь импульсов; триггер 9 и эле- мент 10 задержки, составл ющие второй формирователь импульсов; элемент ИЛИ 11, первый элемент НЕ 12, первую вторую и третью выходные шины 13-15, первый 16, второй 17 элементы И, третий триггер 18, третий 19, четвертый 20 элементы И, первый 21, второй 22 дополнительные элементы ИЛИ.
Входные шины 1,2 соединены с тактовыми входами триггеров 5,6 соответственно , с входами установки нул триггеров 6,5 соответственно, с входами элементов НЕ 3,4 соответственно и с первым,вторым соответственно входами элемента И 17 выходна шина 13 соединена с выходом элемента ИЛИ 11, первый и второй входы которого соединены соответственно с выходами первого и второго формирователей импульсов; выходна шина 14 соединена с выходом элемента НЕ 12, вход которого соединен с выходной шиной 15 и с выходом второго формировател импульсов; выходы элементов НЕ 3,4 соединены соответственно с тактовы- ми входами первого и второго формирователей импульсов, входы разрешени которых соединены соответственно с выходами элементов ИЛИ 21,22, первые входы которых соединены соответ- ственно с выходами элементов И 20,19 первые входы которых соединены с выходами элементов НЕ 4,3 соответственно и с первым, вторым соответственно входами элемента И 16, выход которого соединен с входом установки нул триггера 18, тактовый вход которого соединен с выходом элемента И 17; инверсный выход триггера 18 соединен с информационным входом триггера 18 и с вторыми входами элементов И 19,20; пр мые выходы триггеров 5,6 соединены сдответственно с вторыми входами элементов ИЛИ 21,22, информационные входы триггеров 5,6 - с щиной единичного потенциала (не показано).
Информационные входы триггеров 7, соединены с входами разрешени первого , второго соответственно формирователей импульсов, тактовые входы которых соединены с тактовыми входами триггеров 7,9 соответственно, пр мые выходы которых соединены с выходами первого, второго соответственно формирователей импульсов,п с входами,элементов 8,10 задержки соответственно. Выходы которых соединены с входами установки в нуль триггеров 7,9 соответственно .
На фиг.2 приведены временные диаграммы сигналов на одноименньк шинах и выходах одноименных элементов.
Устройство управлени реверсивным счетчиком работает следующим образом
В исходном состо нии триггеры 5 и 6,7 и 9 и триггер 18 обнулены (дл упрощени цепи сброса триггеров на фиг.1 не показаны). Элемент И 17 закрыт нулевыми сигналами с входных шин 1,2, элемент И 16 открыт единичными сигналами с выходов элементов НЕ 3,4. Элементы И 19, 20 открыты единичными сигналами с вы}содом элементов НЕ 3,4 соответственно и с инверсного выхода триггера 18. На шине 1 3 - нулевой сигнал, на шинах 14 и 15 - единичный и нулевой сигналы соответственно .
По переднему положительному фронту импульса, поступившего по шине 1, переключаетс в единичное состо ние триггер 5. По заднему фронту этого же импульса информаци с выхода триггера 5 записываетс в триггер 7. При установке в единичное состо ние триггера 7 сигнал с его выхода поступает через элемент ИЛИ 1I на выходную шину 13 счета, при этом сохран етс прежнее направление счета, т.е. единичный сигнал на-выходной шин 14 и нулевой - на выходной шине 15. Через
интервал времени зпдержки сиг нлла на элементе 8 задержки на выходе последнего по вл етс сигнал, переключающий триггер 7 в исходное нулевое состо ние , и формироппние сигнала на шине 13 счета заканчиваетс (см.диаграмму на фиг.2),
С приходом импульса по шине 2 по переднему фронту импульса в единичное состо ние переключаетс триггер 6 и в нулевое - триггер 5,
По заднему фронту этого же импульса информаци с выхода триггера 6 записываетс в триггер 9. При установ ке в единичное состо ние триггера 9 сигнал с его выхода поступает через элемент ИЛИ 11 на шину 13 счета. При этом после установки триггера 9 происходит изменение счета, т.е. на шине IA по вл етс нулевой сигнал, а на шине 15 - единичный. Одновременно сигнал с выхода триггера 9 поступает на вход элемента 10 задержки. Через интервал времени задержки сигнала на элементе 10 задержки триггер 9 переключаетс в исходное нулевое состо ние , и формирование сигнала на ши- не 13 счета заканчиваетс . Направле
0
5
нулевые сигнплы, ггоэтому по окончании входных импульсов на шинах 1,2 триггеры 7,9 подтверждают свое исходное нулевое состо ние. Кроме того, по окончании входных импульсов открываетс элемент И 16, единичный сигнал с выхода которого переключает триггер 18 в исходное нулевое состо ние . При поступлении по шинам 1,2 следующих перекрьшающихс во времени (частично или полностью) парных импульсов устройство работает аналогичным образом.
Рассмотрим работу устройства при поступлении по входные шинам 1 и 2 неравного количества взаимно перекрывающихс во времени импульсов. Дл примера на диаграмме фиг.2 показан один импульс по шине 2, перекрывающийс во времени двум импульсами по шине 1.
С поступлением по щине I первого импульса лереключаетс в единичное 5 состо ние триггер 5 и подтверждаетс нулевое состо ние триггера 6, закрываютс элементы И 19, ИЛИ 22. С поступлением затем импульса по шине 2 переключаетс в нулевое состо ние
0
ние счета принимает исходное значение 30 триггер 5, остаетс в нулевом состо (см. диаграмму на.фиг.2).
При поступлении затем следующих импульсов по шинам 1 и 2 работа устройства осуществл етс аналогичным образом. При этом по окончании каждого из входных импульсов открьша- етс элемент И 16, единичный сигнал с выхода которого подтверлдаает исходное нулевое состо ние триггера 18.
С поступлением по шинам 1, 2 перекрывающихс во времени парных импульсов устройство работает следующим образом.
По переднему фронту импульса, поступившего по шине 1 (на диаграмме фиг,2 - опережающий), переключаетс в единичное состо ние триггер 5, По переднему фронту импульса по шине 2 триггер 5 возвращаетс в исходное состо ние , открьшаетс элемент И 17, единичный выходной сигнал которого переключает в един1гчное состо ние триггер 18, триггер 6 остаетс в исходном состо нии. Нулевой сигнал с инверсного выхода триггера 18 закрывает по вторым входам элементы И 19, 20. На выходах элементов ИЛИ 21, 22 и соответственно на информационных входах триггеров 7,9
НИИ триггер 6, закрьшаютс элементы И 20, ИЛИ 21, открываетс элемент И 17. По переднему фронту импульса с выхода элемента И 17 переключаетс в единичное состо ние триггер 18, при этом нулевой сигнал с его инверсного выхода поступает на вторые входы элементов И 19 и 20.
Так как на выходе элемента ИЛИ 21 нулевой сигнал, по окончании первого импульса по шине 1 триггер 7 подтверждает свое нулевое состо ние. Закрываетс элемент И 17.
С поступлением второго импульса
по щине I (см.диаграмму фиг.2) снова открываетс элемент И 17, выходной сигнал которого переключает в нулевое (исходное) состо ние триггер 18, при этом на вторые входы элементов
И 19 и 20 поступает единичньй сигнал с инверсного выхода триггера 18. По окончании импульса по шине 2 последовательно открываютс элементы И 20, ИЛИ 21, на информационный вход триггера 7 поступает единичный сигнал, поэтому по заднему фронту второго импульса на шине 1 переключаетс в единичное состо ние триггер 7, на выходе которого формируетс импульс, поступающий через элемент ИЛИ 1 на выходную шину 13 счета. При этом сохран етс прежнее направление счета, т.е. единичный сигнал на выходной шине 14 и нулевой - на шине 15. Кроме того, по окончании второго имнульса на шине 1 открываютс элементы И 19, ИЛИ 22, И 16 (выходной сигнал которого подтверждает нулевое состо ние триггера 18), устройство возвращаетс в исходное состо ние.
Таким образом, при поступлении по выходным шинам 1 и 2 неравного количества взаимно перекрывающихс во времени импульсов к моменту окончани последнего (во времени) входного импульса будет находитьс в нулевом состо нии триггер 18 и будут открыты соответственно элементы И 19, ИЛИ 22 или элементы И 20, ИЛИ 21, в результате чего по заднему фронту этого импульса на выходной шине 13 счета будет сформирован импульс. При этом направление счета будет соответ- ствовать той входной шине, на вход которой поступит на один импульс больше по сравнению с другой входной шиной,
При поступлении по входным шинам и 2 любого равного количества взаимно перекрывающихс во времени импульсов к моменту окончани последнего (во времени) входного импульса триг- гер 18 будет находитьс в единичном состо нии, элементы И 19 и 20, ИЛИ 21 и 22 будут закрыты, поэтому по заднему фронту этого импульса триггеры 7 и 9 подтверждают свое нулевое состо ние.
Таким образом, конструктивные особенности предложенного технического решени позвол ют расширить возмож
ности работы устройства, повысить достоверность его функционировани .
Claims (1)
- Формула изобретениУстройство управлени реверсивным счетчиком по авт.св. № 1293837, отличающеес тем, что, с целью повьш1ени достоверности функционировани , в него введены третий триггер, первый, второй, третий и четвертый элементы И, а в разрьгаы между пр мым выходом первого триггера и входом разрешени первого формировател импульсов и пр мьм выходом второго триггера и входом разрешени второго формировател импульсов введены соответственно первый и второй дополнительные элементы ИЛИ, первые входы которых соединены соответственно с выходами четвертого и третьего элементов И, первые входы которых соединены соответственно с выходами третьего и второго элементов НЕ и соединены соответственно с первым и вторым входами первого элемента И, выход которого соединен с входом установки нул третьего триггера , тактовый вход которого соединен с выходом второго элемента И, первый и второй входы которого соединены соответственно с первой и второй входньми шинами, инверсный выход третьего триггера соединен с информационным входом третьего триггера и вторыми входами третьего и четвертого элементов И, пр мые выходы первог и второго триггеров соединены соответственно с вторыми входами первого и второго дополнительных элементов ИЛИ, выходы которых соединены соотвественно с входами разрешени первого и второго формирователей импульсов.Редактор А.МаковскаСоставитель Ранов Техред А.КравчукЗаказ 4456/55Тираж 884.ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска наб., д. 4/5« togэ 3 ::э ::5fx С3 ::,Корректор И.ГорнаПодписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874323175A SU1497741A2 (ru) | 1987-11-02 | 1987-11-02 | Устройство управлени реверсивным счетчиком |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874323175A SU1497741A2 (ru) | 1987-11-02 | 1987-11-02 | Устройство управлени реверсивным счетчиком |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1293837A Addition SU269184A1 (ru) | Способ термической обраборки деталей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1497741A2 true SU1497741A2 (ru) | 1989-07-30 |
Family
ID=21334326
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874323175A SU1497741A2 (ru) | 1987-11-02 | 1987-11-02 | Устройство управлени реверсивным счетчиком |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1497741A2 (ru) |
-
1987
- 1987-11-02 SU SU874323175A patent/SU1497741A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1293837, кл. Н 03 К 21/02, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1497741A2 (ru) | Устройство управлени реверсивным счетчиком | |
SU855973A1 (ru) | Формирователь одиночного импульса | |
SU807491A1 (ru) | Устройство дл контрол счетчика | |
SU1213529A1 (ru) | Устройство синхронизации | |
SU1163466A1 (ru) | Формирователь импульсов | |
SU993463A1 (ru) | Устройство дл контрол последовательности чередовани асинхронных импульсных сигналов | |
SU1472908A1 (ru) | Устройство дл контрол распределител импульсов | |
SU527825A1 (ru) | Счетчик импульсов | |
SU1138944A1 (ru) | @ -Разр дный счетчик с контролем | |
SU746912A1 (ru) | Цифровой дифференциальный врем - импульсный модул тор | |
SU1293837A1 (ru) | Устройство управлени реверсивным счетчиком | |
SU1175021A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU744949A1 (ru) | Селектор пар импульсов заданной длительности | |
SU1706037A1 (ru) | Устройство корректировки фазы дл схем синхронизации | |
SU1555841A2 (ru) | Устройство дл контрол серий импульсов | |
SU834876A2 (ru) | Селектор пар импульсов | |
SU553735A1 (ru) | Формирователь импульсов | |
SU1157668A1 (ru) | Формирователь одиночных импульсов | |
SU1256175A1 (ru) | Устройство дл задержки импульсов | |
SU945989A1 (ru) | Коммутирующее устройство | |
SU1764155A1 (ru) | Устройство дл выделени синхронизированной пачки импульсов | |
SU1444939A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1714797A1 (ru) | Устройство дл контрол серий импульсов | |
SU1112570A1 (ru) | Реверсивное счетное устройство | |
SU1503069A1 (ru) | Устройство дл контрол последовательности импульсов |