SU1444965A1 - Устройство дл контрол данных, представленных в коде К из @ - Google Patents

Устройство дл контрол данных, представленных в коде К из @ Download PDF

Info

Publication number
SU1444965A1
SU1444965A1 SU874242803A SU4242803A SU1444965A1 SU 1444965 A1 SU1444965 A1 SU 1444965A1 SU 874242803 A SU874242803 A SU 874242803A SU 4242803 A SU4242803 A SU 4242803A SU 1444965 A1 SU1444965 A1 SU 1444965A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
inputs
groups
input
Prior art date
Application number
SU874242803A
Other languages
English (en)
Inventor
Юрий Алексеевич Курочкин
Original Assignee
Ленинградский Политехнический Институт Им.М.И.Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Политехнический Институт Им.М.И.Калинина filed Critical Ленинградский Политехнический Институт Им.М.И.Калинина
Priority to SU874242803A priority Critical patent/SU1444965A1/ru
Application granted granted Critical
Publication of SU1444965A1 publication Critical patent/SU1444965A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  кодов гх комбинаций К из п. Целью изобретени   вл етс  упрощение уст- рюйства. Устройство содержит элементы ИЛИ 1-6, элементы И 7-11, логические блоки 12-15. 1 з.п. ф-лы, 2 ил.

Description

J6.I 1б.г №.3 16.4- К.5 16.в 16.7 168
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  кодовых комбинаций К из п.
Цель изобретени  - упрощение устройства .
На фиг, 1 представлена функцио- нальна  схема устройства дл  случа  кодовой комбинации , на фиг. 2 - функциональна  схема логического блока.
Устройство (фиг. 1) содержит элементы ИЛИ 1-6, элементы И 7-11, логические блоки 12-15; на фиг. 2 показа ны также входы 16.1-16,8 и выходы 17.Ы7.4.
Логический блок (фиг.2) содержит инверторы 18, 19, элементы 20-22 ИЛИ элементы 23-26 И, на фиг. 2 показаны также входа 27.1-27.3 и выходы 28.1- 28.2.
Устройство работает следующим образом .
Логические блоки 12-15 обеспечивают повышение веса сигналов. Блоки 12-15 анализируют входные сигналы, если на вход одного из блоков поступает две единицы, то он формирует выходной сигнал веса два, если же поступает .одна единица, то формируетс  сигнал переноса в следующий блок, при поступлении трех единиц формируютс  оба вькодных сигнала. Пр четном числе единиц на входах устройства , на вькоде 17.1 формируетс  ну- левой сигнал, при нечетном - единичный . Если любой выход хот  бы одного блока 12-15 имеет единичное значение то выход 17.2 устанавливаетс  в со--г
сто ние единица, аналогично, при двух и трех единичных сигналах в единичное состо ние переход т выходы 17.3 и 17.4.
Коду 4 из 8 соответствуют единичные состо ни  выходов 17.3 и 17.2 и нулевые - выходов 17.1, 17.4, дл  получени  сигнала 4 из 8 надо выход 17.3 подключить к пр мому входу эле- IvieHTa И, а выходы 17.1и17.4-к инверсным входам этого элемента.
Дл  получени  сигнала 3 из 8 к .
пр мым входам элемента И подключают1 . Устройство дл  контрол  данных , представленных в коде К из п, содержащее группы элементов И и группы элементов ИЛИ, выход первого элемента И i-й (i 1,N) группы соединен с первыми входами первого элемента И и первого элемента ИЛИ (1+ +1)-х групп, выход j-ro (j 1,N) элемента ИЛИ i-й группы, кроме последнего элемента, соединен с первыми входами (з+1)-го элемента И и (j+l)-ro элемента ИЛИ i-x групп, выходы последних элементов ИЛИ каж- дой группы  вл ютс  2,...,1 (i 1,Nj выходами устройства, соответственно, выход 1-го (1 - 2,N) элемента И i-й группы соединен с вторыми входами (l-l)-ro .элемента И (i+l)-x групп, отличающеес  тем, что, с целью упрощени  устройства, в каждой из (К/2 + 1) и К/2 групп элементов ИЛИ и групп элементов И соответственно при четном К и (F.-1) /2+1 и (К-1)/2 групп элементов ИЛИ и групп элементов И соответственно при нечетном К, оно содержит по (n/2-i) элементов И и ИЛИ в него введены п/2 при четном и (п+1)/2 при нечетном п логических блоков, первые и вторые входы которых  вл ютс  входами устройства, первый выход каждого логического блока кроме последнего, соединен с третьим входом последующего логического блока, первый выход последнего логического блока  вл етс  первым выходом устройства, второй выход первого логического блока подключен к первым входам первого эле- мента ИЛИ и первого элемента И пер- вых групп, второй выход р-го (р 2,N) логического блока подключен к вторым
с  выходы 17.1 и 17.2, а к инверсному входу - выход 17.3. Пусть требует-55 °« (р-1)-то элемента И и (p-l)-ro с  получить пороговые-элементы К 4,элемента ИЛИ первых групп. тогда достаточно использовать-один 2. Устройство по п. 1, о т л и - выход 17. 3, на котором будет реали-чающеес  тем, что каждый лозована заданна  функци .
0
5
0
5
0
5
0
5
0
Устройство  вл етс  универсальным, позвол   анализировать любые коды с К .К. Дл  получени  устройства контрол  кода заданного веса необходимо выходы устройства, соответствующие этому весу, подать на пр мые входы элемента-И, а выходы, соответствующие коду с большим весом, - на инверсные- входы этого элемента И.

Claims (2)

1. Устройство дл  контрол  данных , представленных в коде К из п, содержащее группы элементов И и группы элементов ИЛИ, выход первого элемента И i-й (i 1,N) группы соединен с первыми входами первого элемента И и первого элемента ИЛИ (1+ +1)-х групп, выход j-ro (j 1,N) элемента ИЛИ i-й группы, кроме последнего элемента, соединен с первыми входами (з+1)-го элемента И и (j+l)-ro элемента ИЛИ i-x групп, выходы последних элементов ИЛИ каж- дой группы  вл ютс  2,...,1 (i 1,Nj выходами устройства, соответственно, выход 1-го (1 - 2,N) элемента И i-й группы соединен с вторыми входами (l-l)-ro .элемента И (i+l)-x групп, отличающеес  тем, что, с целью упрощени  устройства, в каждой из (К/2 + 1) и К/2 групп элементов ИЛИ и групп элементов И соответственно при четном К и (F.-1) /2+1 и (К-1)/2 групп элементов ИЛИ и групп элементов И соответственно при нечетном К, оно содержит по (n/2-i) элементов И и ИЛИ в него введены п/2 при четном и (п+1)/2 при нечетном п логических блоков, первые и вторые входы которых  вл ютс  входами устройства, первый выход каждого логического блока кроме последнего, соединен с третьим входом последующего логического блока, первый выход последнего логического блока  вл етс  первым выходом устройства, второй выход первого логического блока подключен к первым входам первого эле- мента ИЛИ и первого элемента И пер- вых групп, второй выход р-го (р 2,N) логического блока подключен к вторым
(р-1)-то элемента И и (p-l)-ro элемента ИЛИ первых групп.
2. Устройство по п. 1, о т л и - чающеес  тем, что каждый логический блок содержит инверторы.
элементы И и элементы ИЛИ, выход первого элемента ИЛИ соединен с первым входом первого элемента И, выход которого соединен с первыми входами вторых элементов И и ИЛИ, выход третьего элемента И соединен с первым входом третьего элемента ИЛИ и через первый инвертор - с вторым входом первого элемента И, выход второго элемента И соединен непосредственно с вторым входом третьего элемента Или и через второй инвертор - с первым входом четвертого элемента И,
выход второго элемента ИЛИ соединен с вторым входом четвертого элемента И, выход которого  вл етс  первым выходом логического блока, выход третьего элемента ИЛИ  вл етс  вторым выходом логического блока, первые и вторые входы первого элемента ИЛИ и третьего элемента И объединены соответственно и  вл ютс  первым и вторым входами логического блока, вторые входы вторых элементов И и ИЛИ объединены и  вл ютс  третьим входом логического блока.
0we2
SU874242803A 1987-05-11 1987-05-11 Устройство дл контрол данных, представленных в коде К из @ SU1444965A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874242803A SU1444965A1 (ru) 1987-05-11 1987-05-11 Устройство дл контрол данных, представленных в коде К из @

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874242803A SU1444965A1 (ru) 1987-05-11 1987-05-11 Устройство дл контрол данных, представленных в коде К из @

Publications (1)

Publication Number Publication Date
SU1444965A1 true SU1444965A1 (ru) 1988-12-15

Family

ID=21303411

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874242803A SU1444965A1 (ru) 1987-05-11 1987-05-11 Устройство дл контрол данных, представленных в коде К из @

Country Status (1)

Country Link
SU (1) SU1444965A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1121673, кл. Н 03 М 13/02, 1984. Авторское свидетельство СССР № 781815, кл. Н 03 М 13/02, 1980. *

Similar Documents

Publication Publication Date Title
SU1444965A1 (ru) Устройство дл контрол данных, представленных в коде К из @
EP0431570A2 (en) Logical circuit
SU1659998A1 (ru) Устройство дл сортировки чисел
SU1046932A1 (ru) Пороговый элемент
SU1575168A1 (ru) Устройство дл выделени медианы трех чисел
SU1438005A1 (ru) Преобразователь двоичного кода в позиционно-знаковый код
SU1741127A2 (ru) Устройство дл сортировки чисел
SU739522A1 (ru) Устройство дл преобразовани кодов
SU985758A1 (ru) Устройство обработки радиолокационных сигналов
SU1188729A2 (ru) Устройство дл сравнени чисел
SU1539767A1 (ru) Устройство дл сравнени двоичных чисел
SU1619252A1 (ru) Устройство дл обработки нечеткой информации
SU1552171A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU1037246A1 (ru) Устройство дл сортировки чисел
SU1378065A1 (ru) N-разр дный преобразователь кода Гре
SU441546A1 (ru) Управл ющее устройство дл автоколебательной системы
SU1571772A1 (ru) Устройство дл приведени кодов Фибоначчи к минимальной форме
SU1580555A1 (ru) След щий аналого-цифровой преобразователь
SU911510A1 (ru) Устройство дл определени максимального числа
SU1103239A1 (ru) Устройство дл контрол параллельного кода на четность
SU1707755A1 (ru) Пороговое устройство с порогом два
SU1762304A1 (ru) Устройство дл выделени экстремального числа
SU1264224A1 (ru) Преобразователь составных недвоичных равновесных сигналов
SU1667049A1 (ru) Устройство дл сравнени чисел
SU1571798A1 (ru) Многовыходное мажоритарное устройство дл исправлени арифметических ошибок