SU1444957A1 - Code converter - Google Patents

Code converter Download PDF

Info

Publication number
SU1444957A1
SU1444957A1 SU874174088A SU4174088A SU1444957A1 SU 1444957 A1 SU1444957 A1 SU 1444957A1 SU 874174088 A SU874174088 A SU 874174088A SU 4174088 A SU4174088 A SU 4174088A SU 1444957 A1 SU1444957 A1 SU 1444957A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
code
conversion
Prior art date
Application number
SU874174088A
Other languages
Russian (ru)
Inventor
Игорь Сергеевич Ковчин
Валерий Степанович Харитоненков
Original Assignee
Арктический И Антарктический Научно-Исследовательский Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Арктический И Антарктический Научно-Исследовательский Институт filed Critical Арктический И Антарктический Научно-Исследовательский Институт
Priority to SU874174088A priority Critical patent/SU1444957A1/en
Application granted granted Critical
Publication of SU1444957A1 publication Critical patent/SU1444957A1/en

Links

Landscapes

  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной и приемно-передающей технике и может использоватьс  в системах гидроакустических и радиотелеграфных каналов св зи. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  преобразовани  врем импульсного кода в выходной код с масштабированием и упрощение преобразовател . Поставленна  цель достигаетс  тем, что в-преобразователь кодов, содержащий триггер приема кода 1, триггер преобразо вани  21, счетчик входного кода 7, . счетчик преобразовани  10, счетчик выходного кода 13, первый генератор импульсов 8, схему сравнени  17, дополнительно введены второй генератор импульсов 9, счетчик декад 11,- делитель 12, элемент И 29,.,элемент ИЛИ 30, формирователь выходного кода 14, состо щий из счетчика распределител  22, дешифратора 23, мультиплекг сора 24, формировател  импульсов 28, 1 ил.The invention relates to computing and receiving-transmitting technology and can be used in systems of hydro-acoustic and radio telegraph communication channels. The aim of the invention is to extend the functionality by providing the conversion of the time of the pulse code to the output code with scaling and simplification of the converter. The goal is achieved by the fact that the code converter containing the trigger for receiving code 1, conversion trigger 21, the input code counter 7,. the conversion counter 10, the output code counter 13, the first pulse generator 8, the comparison circuit 17, the second pulse generator 9 are additionally introduced, the counter of the decades 11, divider 12, element 29, element OR 30, output code generator 14, consisting from the counter of the distributor 22, the decoder 23, multiplexer 24, the pulse former 28, 1 Il.

Description

i4i4

CD СПCD SP

ч1P1

Изобретение относитс  к цифровой вычислительной и приемно-передающей технике и может использоватьс  в системах сопр жени  гидроакустических и радиотелеграфных (телетайпньпс) каналов св зи, по которым передаетс  цифрова  телеизмерительна  информаци  от подводных средств измерени .The invention relates to digital computing and receiving-transmitting technology and can be used in interface systems for hydroacoustic and radio-telegraph (teletype) communication channels over which digital telemetric information is transmitted from underwater measuring instruments.

Цель изобретени  - расширение функциональных возможностей за счет обеспечени  преобразовани  врем им- пульсного кода в выходной код с масвг штабированием и упрощение преобразо вател .The purpose of the invention is to enhance the functionality by providing a time conversion of the pulse code to an output code with mash-packing and simplifying the converter.

На чертеже приведена функциональна  схема преобразовател .The drawing shows the functional diagram of the Converter.

Преобразователь кодов содержит триггер 1 приема кода, единичный - вход 2 и нулевой вход 3 триггера приема кода, входы Пуска 4 и Стоп The code converter contains a trigger for code reception 1, a single input 2 and a zero input 3 for a code reception trigger, Start 4 and Stop inputs

5преобразовател , управл ющий вход5converter control input

6счетчика 7 входного кода, генераторы импульсов 8 и 9, счетчик преобразовани  10, счетчик 11-декад, дели тель 12, счетчик выходного кода 13 (однодекадный двоично-дес тичный счетчик)5 формирователь 14 выходного кода, перва  и втора  группы входов 15 и 16 схемы 17 сравнени , нулевые входы 18-20 соответственно триггера 21 преобразовани  кода, счетчика преобразовани  10 и счетчика-распределител  22, вход щего в состав формировател  14 выходного кода, которьш включает в себ  шифратор 23 (двоично-дес тичного.6, input code counter 7, pulse generators 8 and 9, conversion counter 10, 11-decade counter, splitter 12, output code counter 13 (single decade binary-decimal counter) 5 output code generator 14, first and second groups of inputs 15 and 16 comparison circuits 17, zero inputs 18-20, respectively, of the code conversion trigger 21, the conversion counter 10 and the distribution counter 22, included in the output code generator 14, which includes an encoder 23 (binary-decimal).

кода в международный телеграфный код (МТК-2) и мультиплексор 24, информа- ционные входы 25 которого св заны с выходом дешифратора 23, а адресные входы 26 с разр дными выходами 27 счетчика-распределител  22, формирователь импульсов 28, элемент R 29, элемент ИЛИ 30, тактовый вход 31 и информационный выход 32 преобразовател .code into the international telegraph code (MTK-2) and multiplexer 24, information inputs 25 of which are connected to the output of the decoder 23, and address inputs 26 with discharge outputs 27 of the counter-distributor 22, pulse driver 28, element R 29, element OR 30, clock input 31 and information output 32 of the converter.

Генераторы импульсов 8 и 9  вл ют с  взаимносинхронизируемыми.Pulse generators 8 and 9 are mutually synchronized.

Работа предлагаемого преобразова- тел  осуществл етс  циклически с темпом поступлени  по гидроакустичес кому каналу св зи одного законченно го цифрового сообщеют . Каждый такой цикл работы рассматриваемого устрой- ства содержит два этапа, На первом . этапе осуществл етс  прием из канала св зи одного сообщени , закодирована ного временным интервалом Т между моментами по влени  импульсных сигналов на входах Пуск 4 и Стоп 5 преобразовател , и представление его п-разр дным двоичным кодом.The operation of the proposed converter is carried out cyclically with the rate of flow through the hydro-acoustic communication channel of one complete digital communication. Each such cycle of operation of the device under consideration consists of two stages, the first. At the stage, one message is received from the communication channel, encoded by the time interval T between the moments of occurrence of pulse signals at the Start 4 and Stop 5 inputs of the converter, and its presentation by an n-bit binary code.

При этом, с целью исключени  совпадени  по времени переходных процессов в счетчик 7 с моментами прихода сигналов пуск и стоп, последние дополнительно синхронизируютс  от генератора импульсов 8.In this case, in order to eliminate the coincidence of the transients in the counter 7 with the moments of arrival of the start and stop signals, the latter are additionally synchronized from the pulse generator 8.

На втором этапе происходит многократное преобразование с масштабированием ранее полученного п-разр дно- го двоичного кода в т-разр дный .. двоично-дес тичньй код с поочередным формированием декад этого выходного кода. На втором этапе также осущестэ л етс  представление цифр, получен ных в процессе такого преобразова . ни  и несущих информацию в дес тич- ной системе счислени  о сообщении поступившем из канала св зи, например в символах международного телеграфного кода (МТК-2) и их последовательна  передача в телетайпные и радиотелеграфные каналы св зи.At the second stage, a multiple conversion occurs with scaling of the previously obtained n-bit of the binary code into the t-bit .. binary-decimal code with alternate generation of the decades of this output code. At the second stage, the figures obtained in the process of such a transformation are also represented. They do not carry information in the ten number system about the message received from the communication channel, for example, in the symbols of the international telegraph code (MTK-2) and their serial transmission to the teletype and radio telegraph channels.

Перед началом цикла работы преобразователь находитс  в исходном сто нии, которое характеризуетс  ( нулевым значением кодов, записанных в счетчик преобразовани  10 и чик 13, состо нием инверсных выходов 1 триггеров 1 и 21, а также заблокированным состо нием счетчика- распределител  22, и наличием единичного сигнала на выход 27 счетчика-, распределител  22, блокирующего по управл ющему входу его работу. Пепи начальной установки на чертеже не приведены.Before the start of the operation cycle, the converter is in the initial state, which is characterized by (zero value of the codes recorded in the conversion counter 10 and chick 13, the state of the inverse outputs 1 of the flip-flops 1 and 21, as well as the blocked state of the distribution counter 22, and the presence of a single the signal to the output 27 of the counter-, the distributor 22, which blocks its operation on the control input. The initial settings are not shown in the drawing.

Первый этап работы преобразовател  кода начинаетс  с по влением импульсного сигнала на: входе Пуск 4, устанавливающего счетчик 7 входного кода в нулевое состо ние, а счетчик 11 декад в исходное состо ние, когда на всех его информационных выходах присутствует сигналы логического О а на управл ющем выходе сигнал логической Нулевое состо ние разр дных выходов счетчика 11 передаетс  на управл ющие входы программируемого делител  12, устанавлива  в нем коэффициент делени  К равный 10 . Тогда на выходе делител  12 из второго тактовой частоты f, поступающей на его тактовый вход с выхода гене- ратора 9, будет сформирована последеThe first stage of operation of the code converter begins with the appearance of a pulse signal at: Start 4 input, setting counter 7 of the input code to the zero state, and 11 decade counter to the initial state, when all its information outputs have logical O signals on the control the output signal is a logical Zero state of the bit outputs of the counter 11 is transmitted to the control inputs of the programmable divider 12, setting the division factor K equal to 10 in it. Then at the output of the divider 12 from the second clock frequency f, coming to its clock input from the output of the generator 9, the last

вательность импульсов частотой f pulse impulse frequency f

4 J-V - tn4 J-V - tn

«10 ."ten .

Счетчик 7 начинает счет импульсов поступающих на его тактовый вход от генератора 8 импульсов частоты f, . Счет продолжаетс  до окончани  временного интервала Т, кодирующего принимаемое из канала сообщение. В момент окончани  этого временного интервала Т на входе Стоп 5 из канала св зи по вл етс  импульсный сигнал , возвращающий по R-входу 3 триггер 1 в исходное состо ние Q 1, блокирующее по входу 6 дальнейшую работу счетчика 7. Таким образом в счетчик 7 окажетс  занесен двоичный код Kg Tfj , на этом первый этап цикла работы завершаетс ,The counter 7 starts counting the pulses arriving at its clock input from the generator 8 pulses of frequency f,. The counting continues until the end of the time interval T encoding the message received from the channel. At the moment when this time interval T ends, an impulse signal appears from the communication channel at the input of Stop 5, which returns the trigger 1 to the initial state Q 1 at R-input 3, blocking further operation of counter 7 at input 6. Thus, counter 7 The binary code Kg Tfj will appear, at this point the first stage of the work cycle is completed,

Одновременно с окончанием первого этапа после прохождени  импульсного сигнала с входа 5 через элемент ; ИЛИ 30 на S-вход триггера 21 с его установкой по инверсному выходу в состо ние Q О на:чинаетс  второй этап цикла работы преобразовател . При этом снимаетс  блокировка с управл ющих входов запрет счета соответственно счетчика преобразовани  10 и счетчика 13 выходного кода. В результате заранее обнуленные счетчики 10 и 13 одновременно начинают подсчет импульсов, поступающих на их тактовые входы. Счетчик 10 подсчитывает импульсы, следующие от генератора импульсов 8 с частотой f,a счетчик 13 импульсы, следующие с выхода делител  12 с частотой f j. . При этом, непрерывно в процессе изменени  значени  кода в счетчике 10 осуществл етс  сравнение текущего значени  этого кода с величиной кода занесенного на первом этапе работы преобразовател  в счетчик 7 входного кода, Simultaneously with the end of the first stage after the passage of a pulse signal from input 5 through the element; OR 30 to the S-input of the trigger 21 with its installation on the inverse output to the state Q O on: the second stage of the converter operation cycle begins. In this case, blocking is removed from the control inputs of the prohibition of counting, respectively, the conversion counter 10 and the output code counter 13. As a result, the pre-zeroed counters 10 and 13 simultaneously begin counting the pulses arriving at their clock inputs. The counter 10 counts the pulses following from the pulse generator 8 with a frequency f, a counter 13 pulses following from the output of the splitter 12 with a frequency f j. . At the same time, continuously in the process of changing the code value in the counter 10, the current value of this code is compared with the code value of the input code stored in the first stage of the converter to counter 7 operation,

Поразр дные сост зани , возникаюг щие в это врем  в схеме 17 сравнени  кодов, не вызывают по влени  на его выходе ложных импульсов, благодар  : их фильтрации в выходном каскаде схемы 17 сравнени . В момент равенства указанных кодов, присутствующих соответственно на группах входов 15 и 16 схемы 1.7 сравнени  кодов на .ее выход . формируетс  импульсный сигнал заданной фиксированной длительности, кото рый возвращает триггер 21 преобразог вани  кодов в исходное состо ние Q 1, запрещающее работу счетчиThe bitstrokes occurring at this time in the code comparison circuit 17 do not cause false impulses at its output, thanks to: filtering them in the output stage of the comparison circuit 17. At the moment of equality of the indicated codes present respectively on the groups of inputs 15 and 16 of the circuit 1.7 of the comparison of codes for its output. a pulsed signal of a given fixed duration is generated, which returns the flip-flop trigger 21 to the initial state Q 1, which prohibits the operation of the counter

ка - преобразовани  10 и счетчика 13. В результате в счетчик 13 оказываетс  занесен выходной код, значение которого К однозначно св зано с величиной входного кода К, так- товьми частотами f, и f, а также коэффициентом делени  К Ю, установленным в программируемом делителе 12, следующим соотношением:kak — conversions 10 and counter 13. As a result, the output code appears in counter 13, the value of which K is uniquely related to the value of the input code K, such frequencies f, and f, as well as the division factor K o, set in the programmable divider 12, as follows:

f2 1 f 7 ТО f2 1 f 7 TO

К.TO.

КTO

9k

1515

2020

30thirty

3535

где К ., - значение входного сообщеВ where K. is the value of the input message.

ни , поступившего на вход устройства, в дес тичной ..системе счислени . Таким образом, в счетчике 13 будет сформирована одна декада, несуща  информацию о том, старшем разр де выходного дес тичного кода, преобразованного с масштабным коэф- фициентом ,.nor, received at the input of the device, in the decimal number system. Thus, in the counter 13 one decade will be formed, carrying the information about the most significant bit of the output decimal code converted with the scale factor,.

25 Одновременно импульсный сигнал, вырабатываемый на выходе схемы 17 сравнени  в момент равенства состо ний счетчиков 7 и 10, поступает на R-вход 20 счетчика-распределител  22, который устанавливает на выходах 27,..,,27, счетчика-распределител  22 уровни сигналов логическогд О, а на выходе 27, - логической 1. Наличие логического О на выходе 27g снимает блокировку со счетчика-распределител  22 и, тем самым, запускает в работу формирователь 14 выходного кода (МТК-2), Тогда сигнал опорной частоты телеграфного канала св зи, поступа  со входа 31 на тактовый вход счетчика-распределител  22, приводит к поочередному по влению на его разр дных выходах 27,, 272,...,27а импульсных сигналов, , равных по длительности периоду этой частоты. Эти импульсы с выходов 27,, 27,..., 27g поступают на адресные входы 26, 262,..., 26g мультиплексора 24, осуществл   последова . тельное подключение его информационных входов 25,, 25 i, .,.,255 ход формировател  14. В результате мультиплексор- 24 производит преобразование параллельного кода, присутстт вующего на его информационных вхо- дах 251, 25,... ,25, в последовательный . При этом, на информационных входах 25 и 25 мультиплекеора 24 всегда присутствует сигнал логичес-25 At the same time, a pulse signal generated at the output of the comparison circuit 17 at the moment of equality of the states of the counters 7 and 10 is fed to the R input 20 of the distribution counter 22, which sets the output levels at outputs 27, .. ,, 27, of the distribution counter 22 logical signal O, and output 27, is logical 1. The presence of logical O at output 27g removes the lock from the distributor counter 22 and, thus, the output code generator 14 (MTK-2) starts up. Then the reference signal of the telegraph channel zi, entering from input 31 to the clock input Meters withstand-distributor 22, leads to the occurrence alternately at its discharge outlets 27 ,, 272, ..., 27a of the pulse signals of equal duration period of this frequency. These pulses from the outputs 27 ,, 27, ..., 27g arrive at the address inputs 26, 262, ..., 26g of the multiplexer 24, carried out sequentially. proper connection of its information inputs 25 ,, 25 i,.,., 255 the driver of the generator 14. As a result, the multiplexer-24 transforms the parallel code present on its information inputs 251, 25, ..., 25 into a serial one . At the same time, the information inputs 25 and 25 of multiplayer 24 always have a logical signal

4040

4545

5050

кой 1, а на входе 25j - сигнал логического О, обеспечива  формирование соответственно стоповой и стартовой посылок в сообщении, передаваемом в формате МТК-2 в радиотелеграфный канал св зи. В то же врем  на остальные п ть информационных входов 25i, 25,...,257 этого мультиплексора с выхода дешифратора 23 подана комбинаци  сигналов, кодирующа  в ITK-2 значение т-ого (страшего) дес тичного разр да выходного кода. Данна  кодова  комбинаци  получена путе комбинационного преобразовани  двоич но-дес тичного кода, сформированного в счетчике 13, в МТК-2, выполненного дешифратором 23. Таким образом, в радиотелеграфньй канал св зи, под- ключенньй к выходу формировател  14, осуществл етс  передача семи посылок несущих в формате МТК-2 информацию о га-ом дес тичном разр де (одной цифре ) выходного кода.This 1, and at the input 25j, is a logical O signal, ensuring the formation of a stop and a start signal in the message transmitted in the MTK-2 format to the radio-telephony channel, respectively. At the same time, the remaining five information inputs 25i, 25, ..., 257 of this multiplexer are supplied with a combination of signals from the output of the decoder 23, encoding in ITK-2 the value of the t-th (most severe) decimal bit of the output code. This code combination is obtained by combining a binary-decimal code, generated in counter 13, in MTK-2, performed by decoder 23. Thus, seven radio packets are transmitted in a wireless telephony link connected to the output of generator 14. carriers in the MTK-2 format information about the g-th decimal bit (one digit) of the output code.

Сост зани  на выходе мультиплексо ра 24, возникающие во врем  его переключени  из одного состо ни  в другое, не могут исказить информацию передаваемую в радиотелеграфиный канал, поскольку их продолжитель- ность существенно меньше порога длительности сигнала в канала, воспринимаемого приемником. Так, телетайп , в качестве приемника, имеет Соленоид, инерционность которого позвол ет игнорировать помехи в канале длительностью меньше 110 с, котора  во много раз превышает продолжительность сост заний мультиплек fcopa 24,A port at the output of multiplexer 24, which occurs during its switching from one state to another, cannot distort the information transmitted to the radiotelegraph channel, since their duration is significantly less than the threshold duration of the signal to the channel perceived by the receiver. Thus, the teletype, as a receiver, has a solenoid, the inertia of which allows ignoring interference in a channel with a duration of less than 110 s, which is many times longer than the duration of the multiplex fcopa 24,

После окончани  формировани  шестой посылки и в момент начала седьмой счетчик 22 блокируетс  единичным сигналом на выходе 27g. В то же врем  по перепаду уровн  сигнала ; из О в 1 на выходе 27gформирователем 28 вырабатываетс  и пульсный сигнал. Этот сигнал обнул ет счетчик 13 выходного .-кода и переключает счет чик 11 декад. В результате состо ние счетчика 11 измен етс  на единицу, что приводит к установке в делителе 12 нового значени  коэффициента деле ки  Kn,.j и по влению на тактовом входе счетчика 13 выходного кода импульсов, следующих с частотой . Одновременно импульсный . сигнал с вькода формировател  28, пройд  через элемент И 29, элементAfter the formation of the sixth burst is completed and at the moment of commencement, the seventh counter 22 is blocked by a single signal at the output 27g. At the same time, by the signal level difference; From O to 1 at output 27g, a pulse signal is generated by the shaper 28. This signal resets the counter 13 of the output.-Code and switches the counter for 11 decades. As a result, the state of the counter 11 is changed by one, which leads to the installation in the divider 12 of the new value of the coefficient Kn, .j and the appearance at the clock input of the counter 13 of the output code of pulses following the frequency. Simultaneously pulsed. The signal from the driver code 28, passed through the element And 29, the element

5 о 05 o 0

5 n 5 n

5five

5five

ИЛИ 30, устанавливает триггер 21 в нулевое состо ние. Вследствие этого снимаетс  блокировка со счетчиков 10 и 13. Затем аналогично вьшолн вт- с  формирование в счетчике 13 значени  - 1 дес тичного разр да выходного кода и его передача в символах МТК-2 в телеграфный канал св зи.OR 30, sets trigger 21 to the zero state. As a result, blocking is removed from the counters 10 and 13. Then, similarly, in the case of the generation of 13 values in the counter, 1 is the tenth digit of the output code and is transmitted in MTK-2 symbols to the telegraph channel.

Таким образом, осуществл етс  п- кратное преобразование с масштабированием накопленного в счетчике 7 входного-укода в дес тичный с последующим представлением каждой цифры выходного кода в символах телеграфного кода МТК-2. При этом, при каждом очередном повторении таких преобразований значение коэффициента делени  программируемого делител  12 уменьшаетс  в 10 раз вплоть до величины 10° 1, при котором происходит формирование последней декады вьгход ного кода. Во врем  этого последнего преобразовани  счетчика 11 декад достигает состо ни , при кбтором на его управл ющем выходе по вл етс  сигнал логического О. Он блокирует элемент И 29 и гем самым преп тствует дальнейшему прохождению через него импульсных сигналов с формировател  28 на вход триггера 21 преобразовани  кодов. Поэтому по окончании этого последнего преобразовани  кода последующий запуск триггера 21 не производитс  и на этом второй этап работы преобразовател  заканчиваетс . При этом, за врем  второго этапа общее количество таких преобразований составило число, равное разр дности выходного дес тичного кода и соответствует количеству цифр, переданных В радиотелеграфный канал св зи в символах МТК-2. Таким образом, на втором этапе работы устройства одновременно с представлением исходного входного кода К, хранимого в счетчике 7, в дес тичной системе счисле. ни  и в символах МТК-2 осуществл етс  его масштабирование с коэффициентом , равным отношению тактовых частот , , т.е. выходное значение кода К gy Kj св зи с возможч. ност ми относительно произвольного выбора этих частот, коэффициент мае штабировани  входного цифрового сообщени  может измен тьс  в широких пределах и  вл етс  дробным числом.Thus, a five-fold conversion is performed with scaling of the input-code accumulated in counter 7 to decimal, followed by the presentation of each digit of the output code in the telegraph code of the MTK-2. At the same time, with each successive repetition of such transformations, the value of the division factor of the programmable divider 12 decreases 10 times up to the value of 10 ° 1, at which the last decade of the entry code is formed. During this last conversion of the counter, 11 decade reaches a state, with a kbtor, a logical O signal appears at its control output. It blocks element 29 and the heme most of all prevents the pulse signals from passing through it from the driver 28 to the input of the conversion trigger 21 codes. Therefore, at the end of this last code conversion, the subsequent trigger 21 is not executed and at this point the second stage of the converter operation ends. In this case, during the second stage, the total number of such conversions amounted to a number equal to the size of the output decimal code and corresponds to the number of digits transmitted to the radio telegraph communication channel in the MTK-2 symbols. Thus, at the second stage of the device operation, simultaneously with the presentation of the initial input code K stored in counter 7, in the decimal number system. neither and in the MTK-2 symbols its scaling is carried out with a factor equal to the ratio of clock frequencies, i.e. the output value of the code K gy Kj communication with the possible. With respect to the arbitrary selection of these frequencies, the coefficient of stacking of the input digital message may vary widely and is a fractional number.

Последующий цикл работы данного устройства дл  преобразовани  кодовSubsequent cycle of operation of this device for code conversion

начнетс  после поступлени  очередного , сообщени  по каналу св зи, в момент по влени  следующего импульсного сигнале на входе Пуск 4 этого устройства. g После чего вьшеописанный цикл его работы повторитс .will begin after the next message arrives on the communication channel at the moment when the next pulse signal appears at the input Start 4 of this device. g Then the above cycle of his work will be repeated.

Claims (1)

Таким образом, функциональное построение: преобразовател  позвол ет осуществл ть представление теле- ю измерительной информации, поступают, щей в виде цифровых сообщений по гидроакустическому каналу св зи, в дес тичной системе счислени  в формате телеграфного кода МТК-2 и в едини- 15 цах измерени  гидрофизических параметров . Дл  этого в описанном схемном рещении использовано два взаим носинхронизированных генератора 8 и 9 импульсов, что дает возможность 20 одновременно с преобразованием входного кода вьшолн ть масщтабирование входных данных с требуемым коэффициентом , значение которого может быть выбрано практически произвольным 25 и нецелочисленным числом, Формула изобретен и  .Thus, the functional construction: the converter allows the presentation of measurement information to the television, is received, in the form of digital messages on the hydroacoustic communication channel, in the decimal number system in the telegraph code MTK-2 format and in units of measurement hydrophysical parameters. To do this, two mutually synchronized oscillators 8 and 9 pulses are used in the described circuit, which allows 20 simultaneously with the conversion of the input code to scale the input data with the required coefficient, the value of which can be chosen almost arbitrary 25 and non-integer number, the Formula invented and. Преобразователь кодов, содержащий триггер приема кода, триггер преобра- 30 :зовани , счетчик входного кода, счетчик выходного кода, счетчик пре- образовани , первый генератор импульсов , схему сравнени , перва  группа входов которой соединена с выходами счетчика преобразовани , нулевой вход триггера приема соединен с входом Стоп преобразовани , вход пуска которого соединен с единичным входом триггера приема и входом 40 сброса счетчика входного кода, отличающийс  тем, что, с целью расширени  класса решаемьк задач за счет обеспечени  преобразовани  врем импульсного кода в выход- 45 ной код с масштабированием и упрощени  преобразовател , в него введены счетчик декад-, делитель, второй генератор импульсов, элемент И, элемент ИЛИ, формирователь выходног- 50A code converter containing a code receive trigger, a conversion trigger: 30, an input code counter, an output code counter, a conversion counter, the first pulse generator, a comparison circuit, the first group of inputs of which is connected to the outputs of the conversion counter, a zero input of the trigger trigger is connected with an input Stop conversion, the start input of which is connected to a single input of the trigger trigger and input 40 of the counter reset of the input code, characterized in that, in order to expand the class of solvable tasks by providing mations time The output of pulse code 45 read hydrochloric simplifying scaling and transducer introduced into it dekad- counter, a divider, a second pulse generator, an AND, an OR, vyhodnog- shaper 50 3535 го кода, содержащий дещифратор, счетчик-распределитель, мультипле сор и формирователь импульсов, вы которого соединен с входами сброс счетчика преобразовани , тактовым входом счетчика декад и первым вх дом элемента И, второй вход котор го соединен с выходом переполнени счетчика декад, вход сброса котор го соединен с входом пуска преобр зовател , вход Стоп которого со динен с первьтм входом элемента iUM второй вход которого соединен с в ходом элемента И, а выход элемент ИЛИ соединен с единичным входом триггера преобразовани , нулевой вход которого соединен с выходом схемы сравнени  и с нулевыми вход счетчика-распределител , и счетчик преобразовани , синхровход которо соединен с выходом первого генера ра импульсов и с сиихровходом сче чика входного кода, выходы которо соединены с второй группой входов схемы сравнени , а управл кщий вх соединен с инверсным выходом триг ра приема кода, инверсньй выход т гера преобразовани  соединен с уп л ющими входами счетчика преобраз ни  и счетчика выходного кода, вы ход которого соединены с входам1{ д шифратора, выходы которого соедине с информационными входами мультипл сора, адресные входы которого соед нены с выходами счетчика-распредел тел , выход старшего разр да котор го соединен с входом фopмlipoвaтeл  импульсов и с управл  сщнм входом счетчика-распределител , тактовьй вход которого  вл етс  тактовым вх дом преобразовател , информационны выход-которого  вл етс  выходом ;y типлексора, разр дные выходы счетч ка декад соединены с информационны ми входами делител , тактовый вход которого соединен с выходом второг генератора импульсов, а выход дели л  соединен с -тактовым входом сче чика выходного кода.This code contains the decipher, counter-distributor, multiplexer and pulse shaper, which is connected to the inputs, reset the conversion counter, the clock input of the counter of decades, and the first input of the And element, the second input of which is connected to the overflow output of the counter of decades, the reset input of which This is connected to the start input of the converter, the input of which is connected to the first input of the element iUM whose second input is connected to the AND element and the output of the OR element is connected to the single input of the conversion trigger, zero input second is connected to the output of the comparison circuit and with zero input of the distributor counter, and a conversion counter, which is connected to the output of the first pulse generator and to the current input counter of the input code, whose outputs are connected to the second group of inputs of the comparison circuit, and the control input connects with the inverse output of the code reception trigger, the inversion output of the conversion transformer is connected to the control inputs of the conversion counter and the output code counter whose output is connected to the inputs1 {d of the encoder, the outputs of which are connected to by the formation inputs of the multiplex, whose address inputs are connected to the outputs of the counter-distribution of bodies, the output of the most significant bit is connected to the input of the pulse formatter and to the control input of the counter-distributor, the clock input of which is the clock input of the converter, the information output which is the output; y of the typelexer, the discharge outputs of the counter for decades are connected to the information inputs of the divider, the clock input of which is connected to the output of the second pulse generator, and the output of the split l is connected to the Odom sche chica output code. Редактор И.Сегл никEditor I. Segl Nick Составитель М.АршавскийCompiled by M.Arshavsky Техред Л.Сердюкова Корректор М.Максимнш нецTehred L.Serdyukova Proofreader M.Maksimnsh nets g g 5 0 5 5 0 5 0 0 5 0 0 5 5five го кода, содержащий дещифратор, счетчик-распределитель, мультиплексор и формирователь импульсов, выход которого соединен с входами сброса счетчика преобразовани , тактовым входом счетчика декад и первым входом элемента И, второй вход которого соединен с выходом переполнени  счетчика декад, вход сброса которого соединен с входом пуска преобразовател , вход Стоп которого соединен с первьтм входом элемента iUM, второй вход которого соединен с вы-г. ходом элемента И, а выход элемента ИЛИ соединен с единичным входом триггера преобразовани , нулевой вход которого соединен с выходом схемы сравнени  и с нулевыми входами счетчика-распределител , и счетчика преобразовани , синхровход которого соединен с выходом первого генератора импульсов и с сиихровходом счетчика входного кода, выходы которого соединены с второй группой входов . схемы сравнени , а управл кщий вход - соединен с инверсным выходом триггера приема кода, инверсньй выход триггера преобразовани  соединен с управл ющими входами счетчика преобразовани  и счетчика выходного кода, выход которого соединены с входам1{ дешифратора , выходы которого соединены с информационными входами мультиплексора , адресные входы которого соединены с выходами счетчика-распределител , выход старшего разр да которого соединен с входом фopмlipoвaтeл  импульсов и с управл  сщнм входом счетчика-распределител , тактовьй вход которого  вл етс  тактовым входом преобразовател , информационный выход-которого  вл етс  выходом ;yль- типлексора, разр дные выходы счетчика декад соединены с информационными входами делител , тактовый вход которого соединен с выходом второго генератора импульсов, а выход делите-: л  соединен с -тактовым входом счетчика выходного кода.code that contains a decipher, counter-distributor, multiplexer and pulse shaper, the output of which is connected to the reset inputs of the conversion counter, the clock input of the decade counter and the first input of the And element, the second input of which is connected to the overflow output of the decades counter, the reset input of which is connected to the input starting the converter, whose input Stop is connected to the first input of the element iUM, the second input of which is connected to you-g. the element's travel is And, and the output of the OR element is connected to the single input of the conversion trigger, the zero input of which is connected to the output of the comparison circuit and to the zero inputs of the distribution counter, and the conversion counter whose synchronous input is connected to the output of the first pulse generator and to the blue input of the input code counter, the outputs of which are connected to the second group of inputs. comparison circuits, and the control input is connected to the inverse output of the code receive trigger, the inverse output of the conversion trigger is connected to the control inputs of the conversion counter and the output code counter whose output is connected to the inputs1 {of the decoder, the outputs of which are connected to the multiplexer information inputs, address inputs which is connected to the outputs of the counter-distributor, the output of the higher bit of which is connected to the input of the pulse controller and to the control input of the counter-distributor, clock input to expensively is the clock input of the converter, the information output — of which is the output; Y-typelexer, the bit outputs of the decade counter are connected to the information inputs of the divider, the clock input of which is connected to the output of the second pulse generator, and the output of the divide- input counter output code.
SU874174088A 1987-01-04 1987-01-04 Code converter SU1444957A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874174088A SU1444957A1 (en) 1987-01-04 1987-01-04 Code converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874174088A SU1444957A1 (en) 1987-01-04 1987-01-04 Code converter

Publications (1)

Publication Number Publication Date
SU1444957A1 true SU1444957A1 (en) 1988-12-15

Family

ID=21277663

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874174088A SU1444957A1 (en) 1987-01-04 1987-01-04 Code converter

Country Status (1)

Country Link
SU (1) SU1444957A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 888105, кл. Н 03 М 7/12, 1982. Авторское свидетельство СССР № 968803, кл. Н 03 М 7/12, 1983. *

Similar Documents

Publication Publication Date Title
JPS5824983B2 (en) Angoujiyouhodensou Ookonautameno Houhou Oyobi Souchi
US3182127A (en) Measuring reference distortion of telegraph symbols in start-stop telegraph operation
US3748393A (en) Data transmission over pulse code modulation channels
SU1444957A1 (en) Code converter
CA1139887A (en) Device for dividing a recurrent input signal by a non-integer divisor f, notably by f=n-1/2
US3778557A (en) Encoder
RU2110897C1 (en) Stochastic compression device with channel time-share
SU1451719A1 (en) Codec for transmitting information with aid of imitation-proof signal sequences of complex shape
RU2030831C1 (en) Pulse train shaper
SU760430A1 (en) Pulse selector
US4322686A (en) Frequency comparator circuit
SU788423A1 (en) Start-stop receiving device
US3686445A (en) Timing signal generators
SU1053306A1 (en) Synchronization device
SU1022332A1 (en) Device for synchronizing one-frame image transmission apparatus
RU1833907C (en) Method for transmission and reception of digital information and system for its realization
SU1702409A1 (en) Transceiver
SU1698901A2 (en) Device for receive control signals
SU1598190A1 (en) Device for dividing signals in multichannel systems
SU1088052A1 (en) Device for transmitting and receiving telecontrol signals
SU563731A1 (en) Multi-channel device for transmission and reception of binary information
SU1251152A1 (en) System for transmission of chronometric information
RU1784110C (en) Device for commutation of pulse trains
SU370737A1 (en) ALL-UNION.
SU1533013A1 (en) Discrete information transmission system