SU1417038A1 - Устройство дл задержки аналоговых сигналов - Google Patents

Устройство дл задержки аналоговых сигналов Download PDF

Info

Publication number
SU1417038A1
SU1417038A1 SU864017436A SU4017436A SU1417038A1 SU 1417038 A1 SU1417038 A1 SU 1417038A1 SU 864017436 A SU864017436 A SU 864017436A SU 4017436 A SU4017436 A SU 4017436A SU 1417038 A1 SU1417038 A1 SU 1417038A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
discrete
analog
Prior art date
Application number
SU864017436A
Other languages
English (en)
Inventor
Игорь Николаевич Григорьев
Алексей Владимирович Кузнецов
Original Assignee
Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича filed Critical Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича
Priority to SU864017436A priority Critical patent/SU1417038A1/ru
Application granted granted Critical
Publication of SU1417038A1 publication Critical patent/SU1417038A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

Изобретение относитс  к.автоматике и может быть использовано в измерительной технике, в системах св - зи, в телевизионной технике дл  создани  устройств задержки аналоговых сигналов. Целью изобретени   вл етс  повышение точности устройства задержки за счет дискретного сжати  и последующего восстановлени  динамического диапазона аналогового сигнала. Дл  достижени  этой цели в устройство введены аналого-цифровой преобразователь и блок задержки дискретных сигналов. Входной и выходной усилители имеют взаимно обратные дискретно- измен емые коэффициенты усилени . Это позвол ет динамический диапазон .входного сигнала разделить на р д поддиапазонов , каждьй из которых не превышает динамического диапазона блока за-с .держки аналогового сигнала, реализованного , например, на ПЗС-регистре. 1 ил. (Л с

Description

о
00
эо
1
Изобретение относитс  к автомати и может быть использовано в измерительной техникеj в системах св зи, телевизионной технике дл  создани  устройств задержки аналоговых сигна лов.
Целью изобретени   вл етс  повышение точности устройства за счет дискретного сжати  и последующего восстановлени  динамического диапа зона аналогового сигнала.
На чертеже приведена схема устроства .
Устройство содержит блок 1 задерж-|г тел  2 поступает на вход блока 1 задерж20
25
30
35
:ки аналоговых сигналов, например, на ПЗС-регистре входной 2 и выходной 3 усилители с дискретно-измен емыми коэффициентами усилени , аналого-цифровой преобразователь (АЦП) 4, блок
5задержки дискретных сигналов, блок
6синхронизации. На чертеже показаны также вход 7 и выход 8 устройства.
I
Входной 2 и выходной 3 усилители
могут быть выполнены в виде цифро- аналоговых преобразователей, в которых вход подключени  опорного напр жени   вл етс  информационным входом усилител , а цифровые входы - входами управлени  коэффициентом усилени .
Устройство задержки аналоговых сигналов работает следующим образом.
Блок 6 синхронизации вырабатывает тактовые импульсы, необходимые дл  переноса зар да в блоке 1 задержки аналоговых сигналов, вьтолненном, на пример, на ПЗС-регистре, и дл  за- держки дискретного сигнала в блоке 5 задержки дискретных сигналов.
Блок 5 задержки дискретных сигналов может быть выполнен, например, ь виде многоразр дного сдвигового регистра . Весь динамический диапазон входных сигналов разбиваетс  на интервалы таким образом, чтобы динамический диапазон входного сигнала в калздом интервале не превьппал динами - ческого диапазона блока задержки аналоговых сигналов. Сигнал с входа устройства задержки аналоговых сигналов поступает на информационньш вход входного усилител  2 с дискретно-измен емым коэффициентом усилени  и на вход А1Ш 4. Последний вьфабатывает дискретный сигнал в форме двоичного кода, значение которого соответствует тому интервалу входных напр жениЙ5 в котором находитс  значение входного сигнала в данный момент времени. Этот
ки аналоговых сигналов, а соответству- рщий ему дискретный сигнал - на вход блока 5 задержки дискретных сигналов. Продвижение сигналов в блоках 1 и 5 осу1цеств.п етс  синхронно с помощью тактовых импульсов, вырабатываемьк блоком 6 синхронизации. Аналоговый сигнал с выхода блока 1 задержки аналоговых сигналов поступает на информационный вход выходного усилител  3 с дискретно-измен емым коэффициентом усилени , на шину управлени  которого одновременно поступает дискретный сигнал с выхода блока 5 задержки дискретных сигналов. При этом коэффициент усилени  усилител  3 измен етс  в соответствии с дискретным сигналом таким образом, чтобы выполн лось соотношение
K,(M)-K,(M)A const,
40
45
50
где К„(М),
К(М)
значени  коэффициентов усилени  усилителей 2 и 3j М - значение дискретного сигнала. Это соотношение должно сохран тьс 
при всех возможных М.
(
Таким образом, на информационном выходе выходного усилител  3 образуетс  аналоговый сигнал, величина которого пропорциональна значению входного сигнала, а динамический диапазон соответствует динамическому диапазону входного сигнала, т.е. не происходит искажени  сигнала. Общий коэффициент передачи устройства
К
К(М)
К (М)АК,
ощ)едел етс  только коэффициентом передачи К блока задержки аналоговьгх сигналов. Отсутствие блоков с нели
дискретный сигнал подаетс  на входы управлени  коэффициентом усилени  входного усилител  2, и его коэффициент усилени  измен етс . Зависимость коэффициента усилени  от дискретного сигнала вьйрана таким обра зом, чтобы величина сигнала на информационном выходе входного усшштел  2 находилась в пределах динамического диапазона блока 1 задержки аналоговых сигналов при любых возможных значени х входного сигнала. Сигнал с информационного выхода входного усили
ки аналоговых сигналов, а соответству- рщий ему дискретный сигнал - на вход блока 5 задержки дискретных сигналов. Продвижение сигналов в блоках 1 и 5 осу1цеств.п етс  синхронно с помощью тактовых импульсов, вырабатываемьк блоком 6 синхронизации. Аналоговый сигнал с выхода блока 1 задержки аналоговых сигналов поступает на информационный вход выходного усилител  3 с дискретно-измен емым коэффициентом усилени , на шину управлени  которого одновременно поступает дискретный сигнал с выхода блока 5 задержки дискретных сигналов. При этом коэффициент усилени  усилител  3 измен етс  в соответствии с дискретным сигналом таким образом, чтобы выполн лось соотношение
K,(M)-K,(M)A const,
0
5
0
где К„(М),
К(М)
значени  коэффициентов усилени  усилителей 2 и 3j М - значение дискретного сигнала. Это соотношение должно сохран тьс 
при всех возможных М.
(
Таким образом, на информационном выходе выходного усилител  3 образуетс  аналоговый сигнал, величина которого пропорциональна значению входного сигнала, а динамический диапазон соответствует динамическому диапазону входного сигнала, т.е. не происходит искажени  сигнала. Общий коэффициент передачи устройства
К
К(М)
К (М)АК,
ощ)едел етс  только коэффициентом передачи К блока задержки аналоговьгх сигналов. Отсутствие блоков с нели314
нейными характеристиками позвол ет увеличить точность работы устройства задержки аналоговых сигналов.

Claims (1)

  1. Формула изобретени 
    Устройство дл .задержки аналоговых сигналов, содержащее входной и выходной усилители со взаимно обратными характеристиками, блок задержки аналоговых сигналов и блок синхронизации , первый и второй выходы которого соединены с соответствующими тактовыми входами блока задержки аналоговых сигналов, информационный вход и выход которого соединены соответственно с выходом входного усилител  и информационным входом выходного усилител , выход которого  вл етс  выходом устройства, а информационный вход вход7038
    ного усилител   вл етс  входом устройства , отличающеес  тем, что, с целью повышени  точности устройства, в него введены аналого- цифровой преобразователь и блок задержки цифровых сигналов, а входной и выходной усилители выполнены в виде усилителей с дискретно-измен емым коэффициентом усилени , вход аналого- цифрового преобразовател  соединен с информационным входом входного усилител , а выходы - с входами управлени  коэффициентом усилени  входного с усилител  и с информационными входами блока задержки цифровых сигналов, выходы которого соединены с входами управлени  коэффициентом усилени  выходного усилител , а первый и второй гвходы - с соответствующими выходами
    10
    20
    блока синхронизации,
    8
SU864017436A 1986-02-04 1986-02-04 Устройство дл задержки аналоговых сигналов SU1417038A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864017436A SU1417038A1 (ru) 1986-02-04 1986-02-04 Устройство дл задержки аналоговых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864017436A SU1417038A1 (ru) 1986-02-04 1986-02-04 Устройство дл задержки аналоговых сигналов

Publications (1)

Publication Number Publication Date
SU1417038A1 true SU1417038A1 (ru) 1988-08-15

Family

ID=21219866

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864017436A SU1417038A1 (ru) 1986-02-04 1986-02-04 Устройство дл задержки аналоговых сигналов

Country Status (1)

Country Link
SU (1) SU1417038A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Приборы с зар довой св зью: Перевод с англ./ Под ред. М.Хоувза и Д.Моргана. - М.: Энергоиздат, 1981, с.157. Шило В.Л. Линейные интегральные схемы в радиоэлектронной аппарату- . ре. -М.: Сов.радио, 1979, с.171-178, *

Similar Documents

Publication Publication Date Title
US5159342A (en) Serial-parallel type analogue/digital converter
EP0021650A1 (en) Analog-to-digital converter
GB2190258B (en) A subranging analog-to-digital converter
ES2125961T3 (es) Convertidor de analogico a digital con una señal de activacion modulada.
EP0351788A3 (en) Analog-to-digital converting system
ES432201A1 (es) Un sistema de transmision de senales.
EP0361965A3 (en) Pulse width modulation type digital-to-analog converter
AU8980382A (en) A/d converter
EP0391522A3 (en) C.t. data acquisition system
SE9901233L (sv) Offsetkompensering i analog-digital-omvandlare
SU1417038A1 (ru) Устройство дл задержки аналоговых сигналов
AU756364B2 (en) Floating-point analog-to-digital converter
EP0399120A3 (en) D/a conversion circuit
AU581127B2 (en) Charge-coupled semiconductor device with dynamic control
EP0376554A3 (en) Signal conversion apparatus which reduces quantization errors for telecommunications applications
US4792794A (en) Differential pulse code modulation system with neutralization of direct current information
GB2186135A (en) Analogue to digital converters
SU1704142A1 (ru) Многофазный импульсный стабилизатор
SU1497762A1 (ru) Декодирующее устройство цифровой системы передачи телевизионного сигнала
SU1169160A1 (ru) Аналого-цифровой преобразователь
SU1547039A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU980276A1 (ru) Аналого-цифровой преобразователь
SU720715A1 (ru) Устройство дл кодировани звуковых сигналов
FI92123C (fi) Sisääntulosignaalin tason säätäminen ylinäytteistetyssä A/D-muuntimessa
SU1539706A1 (ru) Цифрова сейсмическа станци