SU1399891A1 - Delta-modulator approximator - Google Patents

Delta-modulator approximator Download PDF

Info

Publication number
SU1399891A1
SU1399891A1 SU864144461A SU4144461A SU1399891A1 SU 1399891 A1 SU1399891 A1 SU 1399891A1 SU 864144461 A SU864144461 A SU 864144461A SU 4144461 A SU4144461 A SU 4144461A SU 1399891 A1 SU1399891 A1 SU 1399891A1
Authority
SU
USSR - Soviet Union
Prior art keywords
approximator
input
groups
outputs
inputs
Prior art date
Application number
SU864144461A
Other languages
Russian (ru)
Inventor
Евгений Георгиевич Мариничев
Валерий Иванович Сапрыкин
Юлия Ивановна Гребнева
Original Assignee
Предприятие П/Я Р-6208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6208 filed Critical Предприятие П/Я Р-6208
Priority to SU864144461A priority Critical patent/SU1399891A1/en
Application granted granted Critical
Publication of SU1399891A1 publication Critical patent/SU1399891A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к вычислительной технике и технике св зи.Его использование в системах передачи информации с дельта-модул цией позвол ет повысить точность аппроксимации шага квантовани . Аппроксиматор дельта-модул тора содержит интегратор 1, группы элементов И , 5,-5п группы переключателей 6,-6, и 7,-7, и генератор 9 тактовых импульсов . Благодар  введению регистров 2, 3 сдвига и линии 8 задержки обеспечиваетс  более тонка  адаптаци  к помеховой обстановке. 1 ил.The invention relates to computing and communication technology. Its use in delta-modulation data transmission systems allows an increase in the accuracy of approximation of the quantization step. The delta modulator approximator contains integrator 1, groups of elements AND, 5, -5P groups of switches 6, -6, and 7, -7, and a generator of 9 clock pulses. By introducing the shift registers 2, 3 and the delay line 8, a more subtle adaptation to the disturbance environment is provided. 1 il.

Description

00 со00 with

(;о оо ;о(; ooo; o

Изобретение относитс  к вычислительной технике и технике св зи и может быть использовано в системах передачи информации с дельта-модул цией (ДМ).The invention relates to computing and communication technology and can be used in information transmission systems with delta modulation (DM).

Цель изобретени  - повышение точ- ности аппроксимации шага квантовани .The purpose of the invention is to improve the accuracy of the approximation of the quantization step.

На чертеже приведена функциональна  схема аппроксиматора дельта-модул тора .The drawing shows a functional diagram of the delta modulator approximator.

Аппроксиматор дельта-модул тора содержит интегратор 1, первый 2 и второй 3 регистры сдвига, первую вторую группы элементов И, первую вторую 7,-Т, группы переключателей, линию 8 задержки, генератор 9 тактовых импульсов, На чертеже обозначены первый 10 и второй 11 входы и выход 12.The delta modulator approximator contains integrator 1, first 2 and second 3 shift registers, first second groups of elements AND, first second 7, -T, groups of switches, delay line 8, clock generator 9, the first 10 and second 11 entrances and exits 12.

Отводы линии 8 задержки выполнены равномерно с шагом Т/п, где Т - период повторени  тактовых импульсов, п - число разр дов каждого из регистров 2 и 3 или число элементов И в каж дои группе 4,-4„ и .The taps of the delay line 8 are uniformly executed with a step T / n, where T is the period of repetition of clock pulses, n is the number of bits of each of the registers 2 and 3, or the number of elements AND in each group 4, -4 "and.

Аппроксиматор дельта-модул тора работает следующим образом.The delta modulator approximator works as follows.

Входной ДМ-сигнал поступает на входы 10 и 11, причем на первый вход The input DM signal is fed to the inputs 10 and 11, with the first input

10подаютс  сигналы, соответствующие логическим единицам, а на второй вход10 signals are presented corresponding to logical units, and the second input

11- логическим нул м в ДМ-сигнале.11 is a logical zero in the DM signal.

Импульс, записанный в регистр 2Pulse recorded in register 2

или 3, по тактовым импульсам с генератора 9 продвигаетс  по регистру 2 или 3. Каждый новый импульс на входе регистра 2 (3) обнул ет регистр 3 (2).or 3, the clock pulses from the oscillator 9 advance through register 2 or 3. Each new pulse at the input of register 2 (3) has wrapped the register 3 (2).

С выходов регистра 2 (3) сигналы через соответствующие элементы И группы 4 (5) по тактовым импульсам с выходов линии 8 задержки проход т на соответствующий вход интегратора 1. Чем. больше импульсов подр д поступает в регистр 2 (3), тем больше увеличиваетс  положительное (отрицательное) приращение шага квантовани  на выходе 12.From the outputs of register 2 (3), the signals through the corresponding AND elements of group 4 (5) by clock pulses from the outputs of delay line 8 are passed to the corresponding input of integrator 1. What is the. the more pulses the sequence enters in register 2 (3), the more the positive (negative) increment of the quantization step at output 12 increases.

Подключа  или отключа  элементы И с помощью переключателей соответствующих групп 6j-6р.,и 7,-7,, можно мен ть величину приращений и диапазон изменени  шага квантовани  в зависимости от уровн  помех.By connecting or disconnecting the AND elements with the help of the switches of the corresponding groups 6j-6p., And 7, -7, you can change the increment value and the range of variation of the quantization step depending on the level of interference.

Таким образом, обеспечиваетс  повышение точности аппроксимации шага квантовани , т.е. осуществл етс  более тонка  адаптаци  к помеховой обстановке.Thus, the accuracy of approximation of the quantization step, i.e. a more subtle adaptation to the disturbance environment.

Claims (1)

Формула изобретени Invention Formula Аппроксиматор дельта-модул тора, содержащий генератор тактовых импульсов , первую и вторую группы элементов И, первую и вторую группы переключателей и интегратор, выход первого элемента И и выходы всех переключателей каждой группы соответственно объединены и подключены к соответст- вующему входу интегратора, выход которого  вл етс  вьЕХодом аппроксиматора, выход каждого элемента И, кроме первого , в каждой группе соединен с входом соответствующего переключател , отличающийс  тем, что, с целью повьш1ени  точности аппроксимации шага квантовани , в аппроксиматор введены блок задержки, первый и второй регистры сдвига, информационный вход первого и вход сброса второго регистров сдвига и информационный вход второго и вход сброса первого регистров сдвига соответственно объединены и  вл ютс  первым и вторым входами аппроксиматора соответственно , выходы разр дов каждого регистра сдвига соединены с первыми входами соответствующих элементов И одноименной группы, первый и второй выходы генератора тактовых импульсов подключены соответственно к тактовым входам регистров сдвига и входу блока задержки , выходы которого соединены с вторыми входами соответствующих элементов И обеих групп.A delta modulator approximator containing a clock pulse generator, the first and second groups of elements AND, the first and second groups of switches and the integrator, the output of the first element AND and the outputs of all the switches of each group, respectively, are combined and connected to the corresponding input of the integrator, whose output is The output of the approximator, the output of each element AND, except the first, in each group is connected to the input of the corresponding switch, characterized in that, in order to increase the approximation accuracy of the step to wiring, a delay block, the first and second shift registers, the first information input and the reset input of the second shift registers and the second information input and the reset input of the first shift registers are respectively combined and are the first and second approximator inputs, respectively, and the bit outputs of each register the shift is connected to the first inputs of the corresponding elements of the group of the same name, the first and second outputs of the clock generator are connected respectively to the clock inputs of the register in the shift and the input of the delay unit, the outputs of which are connected to the second inputs of the corresponding elements And both groups.
SU864144461A 1986-11-10 1986-11-10 Delta-modulator approximator SU1399891A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864144461A SU1399891A1 (en) 1986-11-10 1986-11-10 Delta-modulator approximator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864144461A SU1399891A1 (en) 1986-11-10 1986-11-10 Delta-modulator approximator

Publications (1)

Publication Number Publication Date
SU1399891A1 true SU1399891A1 (en) 1988-05-30

Family

ID=21266488

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864144461A SU1399891A1 (en) 1986-11-10 1986-11-10 Delta-modulator approximator

Country Status (1)

Country Link
SU (1) SU1399891A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 264009, кл. Н 03 М 3/02, 1968. Авторское свидетельство СССР № 444326, кл. Н 03 М 3/02, 1972. *

Similar Documents

Publication Publication Date Title
SU1399891A1 (en) Delta-modulator approximator
JPS558166A (en) Data transmission system
SU1476469A1 (en) Modulo 3 residue code check unit
SU1474853A1 (en) Parallel-to-serial code converter
SU902249A1 (en) Time interval-to-digital code converter
SU1309316A1 (en) Parallel n-digit code-to-sequential code converter
SU1275308A1 (en) Active power-to-digital code converter
SU1425848A1 (en) Parallel to series code converter
SU1474863A1 (en) Phase manipulator
SU943704A1 (en) Binary to digital pulse code converter
SU924859A1 (en) Frequency-to-code converter
SU596933A1 (en) Wolsh function generator
SU553609A1 (en) Communication device
SU970459A1 (en) Device for checking data recording to accumulator having moving medium
SU1767701A1 (en) Decoder
SU1196863A1 (en) Digital-frequency computing device
JPS55100774A (en) Tone detection circuit
SU1226661A1 (en) Counter operating in "2-out-of-n" code
SU628485A1 (en) Series-to-parallel code converter
SU1599995A1 (en) Pulse-code modulated-to-delta-modulated signal converter
SU1347189A1 (en) Code converter
SU1019466A1 (en) Device for function generating of frequency signals
SU1092750A1 (en) Device for generating signals with multiple-position relative phase modulation
SU1695505A1 (en) Method for conversion of code to analog signal and device to implement it
SU1376244A1 (en) Serial-to-parallel code converter