SU1394164A1 - Meter of delay line wave impedance - Google Patents

Meter of delay line wave impedance Download PDF

Info

Publication number
SU1394164A1
SU1394164A1 SU864091992A SU4091992A SU1394164A1 SU 1394164 A1 SU1394164 A1 SU 1394164A1 SU 864091992 A SU864091992 A SU 864091992A SU 4091992 A SU4091992 A SU 4091992A SU 1394164 A1 SU1394164 A1 SU 1394164A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
inputs
unit
Prior art date
Application number
SU864091992A
Other languages
Russian (ru)
Inventor
Александр Дмитриевич Гуляев
Владимир Мойсеевич Немировский
Виталий Николаевич Вишневский
Алла Андреевна Крошко
Original Assignee
Предприятие П/Я Г-4493
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4493 filed Critical Предприятие П/Я Г-4493
Priority to SU864091992A priority Critical patent/SU1394164A1/en
Application granted granted Critical
Publication of SU1394164A1 publication Critical patent/SU1394164A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение может быть использовано в автоматизированных системах измерени  параметров печатных линий задержки и позвол ет повысить точность измерени  волнового сопротивлени  печатной линии задержки. Устройство содержит блок 1 согласовани , линию 2 задержки, ключ 3, усилитель 4, генераторы 5 и 6 импульсной последовательности, конденсатор 7, элемент ИЛИ 8, триггеры 9, 12, 13 и 15, триггер 10 управлени , од- новибратор 11, блок 14 задержки, элементы И 16 и 17, , счетчики 18 и 19, блок 20 вычислений и блок 21 индикации . Работа устройства по сн етс  временными диаграммами, приведенными в описании изобретени . Поставленна  цель достигаетс  за счет введени  генераторов 5 и 6, блока 21, конденсатора 7, элемента ИШ 8, четырех триггеров 9, 12, 13, 15, од- новибратора 11; блока 14, триггера 10 управлени , элементов И 16, 17 и счетчиков 18 и 19. 3 ил. & (ЛThe invention can be used in automated systems for measuring parameters of printed delay lines and improves the accuracy of measuring the characteristic impedance of the printed delay line. The device contains a matching unit 1, a delay line 2, a switch 3, an amplifier 4, pulse sequence generators 5 and 6, a capacitor 7, an OR 8 element, triggers 9, 12, 13 and 15, a control trigger 10, a single vibrator 11, a block 14 delays, elements And 16 and 17, the counters 18 and 19, the computing unit 20 and the display unit 21. The operation of the device is explained in the timing diagrams provided in the specification. This goal is achieved through the introduction of generators 5 and 6, unit 21, capacitor 7, element ISH 8, four triggers 9, 12, 13, 15, one-oscillator 11; block 14, trigger 10 control, elements And 16, 17 and counters 18 and 19. 3 Il. & (L

Description

0ui.10ui.1

Изобретение относитс  к радиоизмерительной технике и может исполь ;юватьс  в автоматизированных системах измерени  параметров печатных линий задержки.The invention relates to radio metering technology and can be used in automated systems for measuring parameters of printed delay lines.

Цель изобретени  - повышение точ- рости измерений волнового сопротив- ени  печатной линии задержки. На фиг. 1 приведена структурна  схема измерител  волнового сопротивлени  линии задержки; на фиг. 2 - структурна  схема блока вычислений; на фиг. 3 - временные диаграммы, иллюстрирующие работу устройства. The purpose of the invention is to increase the measurement accuracy of the wave resistance of the printed delay line. FIG. Figure 1 shows the block diagram of the wave-resistance meter of the delay line; in fig. 2 is a block diagram of the computation block; in fig. 3 - timing diagrams illustrating the operation of the device.

Устройство содержит блок 1 согласовани , линию 2 задержки, ключ 3, усилитель 4, генераторы 5 и 6 импульсной последовательности, конден- сатор 7, элемент ИЛИ 8, триггер 9, триггер 10 управлени , одновибратор 11 ,триггеры 12 и 13,;. блок 14 задержки , триггер 15, элементы И 16 и 17, счетчики 18 и 19, блок 20 вычисле- НИИ и блок 21 индикации.The device comprises a matching unit 1, a delay line 2, a switch 3, an amplifier 4, pulse sequence generators 5 and 6, capacitor 7, element OR 8, trigger 9, control trigger 10, one-shot 11, triggers 12 and 13,; delay unit 14, trigger 15, elements AND 16 and 17, counters 18 and 19, calculation unit 20, and SRI and display unit 21.

Выход генератора импульсной последовательности 5 соединен с входом блока 1 согласовани  и D-входом триггера 12, симметричный выход блока 1 согласовани  через подключенную линию 2 задержки соединен с симметричным входом усилител  4. Параллельно с входом усилител  4 включена цепь, состо ща  из ключа 3 и конденсатора 7, соединенных последовательно, выход усилител  4 подключен к D-входу триггера 13, выход генератора 6 импульсной последовательности соединен с С-входами триггеров 12 -и 13 и третьими входами элементов И 16 и 17 Второй вход элемента ИЛИ 8 подключен к шине Пуск, а его выход подключен к S-входу триггера 9. Шина начальной установки подключена к R-входу триггера 9, -к S-входу триггера 10 управлени  и к первым входам счетчиков 18 и 19, а также к установочному входу блока 20 вычислений , С-вход триггера 9 подключен к пр мому выходу триггера 13 и С-входу триггера 10 управлени . D-вход триггера 9 соединен с шиной логического нул , пр мой выход триггера 10 управлени  подключен к входу блока 14 задержки, первому входу элемента И 16 и управл ющему входу блока 20 вычислений. Инверсный выход триггера 10 управлени  соединенThe output of the pulse sequence generator 5 is connected to the input of the matching unit 1 and the D input of the trigger 12, the symmetrical output of the matching unit 1 is connected via a connected delay line 2 to the symmetrical input of the amplifier 4. In parallel with the input of the amplifier 4, a circuit consisting of a switch 3 and a capacitor is connected 7, connected in series, the output of the amplifier 4 is connected to the D-input of the trigger 13, the output of the generator 6 of the pulse sequence is connected to the C-inputs of the flip-flops 12 and 13 and the third inputs of the elements AND 16 and 17 The second input of the element OR 8 Connected to the Start bus, and its output is connected to the S-input of the trigger 9. The initial installation bus is connected to the R-input of the trigger 9, to the S-input of the control trigger 10 and to the first inputs of the counters 18 and 19, as well as to the installation input of the unit 20 calculations, the C input of the trigger 9 is connected to the forward output of the trigger 13 and the C input of the trigger 10 of the control. The D input of the trigger 9 is connected to the logical zero bus, the forward output of the control trigger 10 is connected to the input of the delay unit 14, the first input of the AND 16 element and the control input of the computing unit 20. Inverse trigger output 10 control is connected

с его D-входом, входом ключа 3 и первым входом элемента И 17, выход блока 14 задержки через одновибратор 11 подключен к второму входу элемента ИЛИ 8, инверсный ъыход триггера 9 соединен с S-входом триггера 12 и R-входом триггера 15, инверсный выход триггера 15 подключен к S-входу триггера 13, пр мой выход триггера 15 соединен с вторыми входами элементов И 16 и 17, С-вход триггера 15 подключен к пр мому выходу триггера 12, а D-вход - к шине логической еди , ницы, выходы элементов И 16 и 17 соединены с вторыми входами счетчиков 18 и 19 соответственно, выходы счетчиков 18 и 19 подключены к первой и второй группам информационных входов блока 20 вычислений соответственно .with its D-input, key input 3 and the first input element AND 17, the output of the delay block 14 is connected via the one-shot 11 to the second input of the element OR 8, the inverse output of the trigger 9 is connected to the S-input of the trigger 12 and the R-input of the trigger 15, inverse the trigger output 15 is connected to the S-input of the trigger 13, the forward output of the trigger 15 is connected to the second inputs of the elements 16 and 17, the C input of the trigger 15 is connected to the forward output of the trigger 12, and the D input to the logical bus, the outputs of the elements And 16 and 17 are connected to the second inputs of the counters 18 and 19, respectively, the outputs of the counters 1 8 and 19 are connected to the first and second groups of information inputs of the computing unit 20, respectively.

Выходы блока 20 вычислений соединены с соответствующими входами блока 21 индикации.The outputs of the computing unit 20 are connected to the corresponding inputs of the display unit 21.

Блок 20 вычислений (фиг.2) содержит блоки 22-25 умножени , регистры 26 и 27, блок 28 вычитани  и блок 29 делени .The computing unit 20 (FIG. 2) contains multiplication units 22-25, registers 26 and 27, a subtraction unit 28 and a division unit 29.

Сигналы, поступающие по шинам на входы блока 20 вычислений, и результаты операций, производимых узлами, вход щими в состав блока 20, указаны на фиг.2. .The signals arriving via the buses to the inputs of the computing unit 20, and the results of operations performed by the nodes included in the unit 20, are shown in FIG. 2. .

На фиг. 3 обозначены: а, импульсные последовательности, форми- руемые генераторами 5 и 6 соответ- - ственно; о - трансформированные во времени при помощи D-триггера им- пульбы генератора 5; г, а - последовательности на выходе измер емой линии 2 задержки в первом и втором циклах измерений.FIG. 3 denote: a, the pulse sequences formed by generators 5 and 6, respectively; o - impulses of the generator 5 transformed in time with the help of the D-trigger; r, and - sequences at the output of the measured line 2 delays in the first and second measurement cycles.

Устройство работает следующим образом .The device works as follows.

В начальный момент времени сигнал Начальна  установка устанавливает триггер 9 и счетчики 18 и 19 в состо ние О, триггер 10 управлени  в состо ние 1, а блок 20 вычислений- в исходное состо ние. При этом сигналом с инверсного выхода триггера 9 триггер 12 устанавливаетс   в состо ние Г , а триггер 15 - в состо ние О, вследствие чего триггер 13 устанавливаетс  в состо ние 1. Сигнал с инверсного выхода триггера 10 управлени  устанавливает клкгч-З в ра- зомкнутое состо ние.At the initial time, the Initial Setup signal sets the trigger 9 and the counters 18 and 19 to the state O, the control trigger 10 to the state 1, and the computation block 20 to the initial state. In this case, the signal from the inverted output of the flip-flop 9, the flip-flop 12 is set to the state G, and the flip-flop 15 is set to the state O, as a result the flip-flop 13 is set to the state 1. The signal from the inverted output of the trigger 10 of the control sets the CLCh-3 condition.

Сигнал Пуск через элемент 1ШИ 8 подаетс  на вход триггера 9. Триггер 9 устанавливаетс  в состо ние 1, с S- и R-входов триггеров 12 и 15 соответственно снимаетс  блокировка и начинаетс  первый цикл работы устройства .The start signal is fed through the element 1 of the firmware 8 to the input of the trigger 9. The trigger 9 is set to state 1, the S-and R-inputs of the triggers 12 and 15 respectively are unlocked and the first cycle of the device operation begins.

На входы триггеров 12. и 13 поступают импульсы генератора 6 импульсно последовательности, имеющие период повторени  T,j (фиг.36). На D-вход триггера 12 поступают импульсы с выхода генератора 5 импульсной последовательности с периодом повторени  Т ц (фиг.За), а на D-вход триггера 13 - те же импульсы, прошедшие через измер емую линию 2 задержки (фиг.Зг). В первом цикле работы устройства (при отключенном конденсаторе 7) задержка импульсов генератора 5 относительно D-входа триггера 13 равна 2 , (фиг.Зг). Условием работы устройства  вл етс  соблюдение неравенства Т Т,. Дп  уменьшени  линейных размеров временной диаграммы (фиг. 3) прин то k 1 (,j-kT,,) . До тех пор, пока передний фронт импульсов генератора 6 совпадает во времени с импульсом генератора 5, триггер 12 находитс  в состо нии 1 (фиг.Зв). Если передний фронт импульсов генератора 6 совпадает с паузой между импульсами генератора 5, то триггер 12 переходит в состо ние О и далее будет находитьс  в этом состо нии до следующего совпадени The inputs of the flip-flops 12. and 13 receive pulses from the generator 6 of the pulse sequence, having a repetition period T, j (Fig. 36). The D-input of the trigger 12 receives pulses from the output of the generator 5 of the pulse sequence with a repetition period T c (Fig. 3a), and the D-input of the trigger 13 contains the same pulses that pass through the measured delay line 2 (Fig. 3g). In the first cycle of operation of the device (when the capacitor 7 is disconnected), the delay of the pulses of the generator 5 relative to the D-input of the trigger 13 is 2, (Fig. 3g). The condition of the device operation is compliance with the inequality T T ,. Dp decrease the linear dimensions of the time diagram (Fig. 3) taken k 1 (, j-kT ,,). Until the leading edge of the pulses of the generator 6 coincides in time with the pulse of the generator 5, the trigger 12 is in the state 1 (Fig. 3b). If the leading edge of the pulses of the generator 6 coincides with the pause between the pulses of the generator 5, then the trigger 12 goes into the state O and then will remain in this state until the next coincidence

перепаду .0 на пр мом выходе триггера 10 одновибратор 11 формирует стандартный импульс, который через элемент ИЛИ 8 поступает наthe difference .0 at the direct output of the trigger 10 the one-shot 11 forms a standard pulse, which through the element OR 8 goes to

цереднего фронта импульсов генератора 6 с импульсом генератора 5 (фиг.Зв). Таким образом, на выходе триггера 12 40 S-вход триггера 9 и инициирует про- фор1вфуетс  трансформированный во вре- ведение второго цикла работы устрой- мани импульс, соответствующий импульсу генератора 5. Коэффициент трансформации равен Т„/| T,4-kT,,| . Это свойства . При этом блок 14 задержки используетс  дл  компенсации времени, в течение которого происход т перество триггера 12 и аналогично работа- 45 ходные процессы в триггерах 12, 13 иthe front of the pulse generator 6 with the pulse generator 5 (fig.Zv). Thus, at the output of the trigger 12 40 S-input of the trigger 9 and initiates the formation of a transformed during the second cycle of operation of the device, the pulse corresponding to the pulse of the generator 5. The transformation ratio is T „/ | T, 4-kT ,, | . These are properties. In this case, the delay unit 14 is used to compensate for the time during which the creeping of trigger 12 occurs and, similarly, the working processes in the triggers 12, 13 and

н дего триггера 13, на выходе которого формируютс  трансформированные во времени импульсы, соответствующие импульсам задержанной -на врем  о, последовательности импульсов генератора 5, 50 используетс  дл  измерени  малых временных задержек.On the other hand, the trigger 13, at the output of which time-transformed pulses are formed, corresponding to the delayed-time pulses, the generator pulse sequences 5, 50 are used to measure small time delays.

За момент совпадени  импульсов генераторов 5 и 6 принимаетс  момент перехода триггера 12 из состо ни  О ggFor the moment of coincidence of the pulses of the generators 5 and 6, the moment of transition of the trigger 12 is taken from the state O gg

в состо ние 1. В этот момент триггер 15 устанавливаетс  в 1 и разрешает поступление импульсов генератора 6 через элемент И 16 на второйstate 1. At this point, the trigger 15 is set to 1 and allows the flow of generator 6 pulses through the AND 16 element to the second

вход счетчика 18. Эти импульсы подсчитываютс  счетчиком 18 до тех пор, пока не произойдет совпадение одного из следующих импульсов генератора 6 с импульсом генератора 5, прошедшим через линию 2 задержки. В этот момент времени триггер 13 из состо ни  О переходит в состо ние 1, этот перепад поступает на С-вход триггера 9 и устанавливает его в исходное состо ние О, так как D-вход триггера 9 подключен к уровню О. При этом триггеры 12, 13 и 15, в свою очередь, устанавливаютс  в исходное состо ние. На этом первый цикл работы устройства заканчиваетс . В счетчике 18 в результате первого цикла оказьшаетс  подсчитанным число N, импульсов генератора 6 в интервале времени от совпадени  им- пульса генератора 6 с импульсом генератора 5 до совпадени  импульса генератора 6 с задержанным на врем  с, импульсом генератора 5, прошедшим через линию 2 задержки, волновое сопротивление которой измер етс .the input of the counter 18. These pulses are counted by the counter 18 until one of the following pulses of the generator 6 coincides with the pulse of the generator 5 passing through the delay line 2. At this point in time, trigger 13 from state O goes to state 1, this differential arrives at the C input of trigger 9 and sets it to its original state O, since D input of trigger 9 is connected to level O. Triggers 12 are , 13 and 15, in turn, are reset. This concludes the first cycle of the device. In the counter 18, as a result of the first cycle, the calculated number N, of the generator 6 pulses in the time interval from the coincidence of the pulse of the generator 6 with the pulse of the generator 5 to the coincidence of the pulse of the generator 6 with the delay of the generator 5, delayed through time 2, the characteristic impedance is measured.

Кроме того, перепад с выхода триггера 13 поступает на С-вход триггера 10 и переворачивает его. При этом ключ 3 подключает конденсатор 7 к выходам линии 2 задержки , что вызьшает изменение з.адержки импульсов генератора 5, заг: держка теперь равна C j (фиг.Зд). ПоIn addition, the differential from the output of the trigger 13 enters the C input of the trigger 10 and turns it over. In this case, the key 3 connects the capacitor 7 to the outputs of the delay line 2, which causes a change in the h. Delay of the generator pulses 5, zag: the holder is now equal to C j (FIG. 10). By

перепаду .0 на пр мом выходе триггера 10 одновибратор 11 формирует стандартный импульс, который через элемент ИЛИ 8 поступает наthe difference .0 at the direct output of the trigger 10 the one-shot 11 forms a standard pulse, which through the element OR 8 goes to

S-вход триггера 9 и инициирует про- ведение второго цикла работы устрой- S-input trigger 9 and initiates the second cycle of operation of the device

S-вход триггера 9 и инициирует про- ведение второго цикла работы устрой- S-input trigger 9 and initiates the second cycle of operation of the device

ства. При этом блок 14 задержки используетс  дл  компенсации времени, в течение которого происход т пере15 , а также в ключе 3.properties. In this case, delay unit 14 is used to compensate for the time during which the reloads occur, as well as in key 3.

Работа устройства JBO втором цикле аналогична работе в первом цикле за исключением того, что импульсы генератора 6 поступают теперь через эле- мент И 17, открытый сигналом с инверсного выхода триггера 10, на второй вход счетчика 19. В счетчике 19 в результате второго цикла оказываетс  подсчитанным число N, импульсов генератора 6 в интервале времени от совпадени  импульса генератора 6 с импульсом генератора 5 до совпадени The operation of the JBO device in the second cycle is similar to that in the first cycle, except that the generator 6 pulses now go through the element AND 17, opened by the signal from the inverse output of the trigger 10, to the second input of the counter 19. In the counter 19 as a result of the second cycle is calculated the number of N pulses of the generator 6 in the time interval from the coincidence of the pulse of the generator 6 with the pulse of the generator 5 to the coincidence

5139451394

И1||тульса генератора 6 с задержанным нф врем  импульсом генератора 5. последнее совпадение формирует перепад на выходе тригге- с р|1 13, в результате чего все триг- устанавливаютс  в исходное состо ние . Перепад на пр - м|эм выходе триггера 10 включает блок 20 вычислений, который по исходным ю данным и по измеренным данным N,, и N, проводит расчет волнового сопротив- л|ени  р по формуле:I1 || of the generator pulse 6 with the delayed nf time of the generator pulse 5. The latter coincidence forms a differential at the output of the trigger with p | 1 13, as a result of which all the trigger are reset. The difference between pr - m | em output trigger 10 includes a block 20 of calculations, which, according to the initial data and measured data N ,, and N, calculates the wave resistance | r by the formula:

РR

йТ СIT

(N,1- N(N, 1- N

N..N ..

С - емкость линии 2 задержки. С - capacity of the line 2 delays.

Измеренное значение р в виде циф- нового кода поступает на вход блока 1 &1 индикации и после дешифрации ин- ,1;ицируетс  на табло этого блока.The measured value p in the form of a digital code is fed to the input of block 1 & 1 of the display and after decoding the input, 1; it is displayed on the display of this block.

|1)ормула изобретени  | 1) the formula of the invention

Измеритель волнового сопротивле- Чни  линии задержки, содержащий блок согласовани ,, соединенный с клемма- ;ми дл  подключени -испытуемой ли- ;нией задержки, усилитель, ключ, сое- :диненньй первым входом с одной из ;клемм дл  подключени  линии задержки, ;и блок вычислений, отличаю- ;щ и и с   тем, что, с целью повы- :шени  точности измерений, в него введены первьй и второй генераторы импульсной йоследовательности, блок индикации, конденсатор, элемент ИЛИ, . четыре триггера, одновибратор, блок задержки, триггер управлени , первый и второй злементы И, первьй и второй счетчики, выходы которых подключены соответственно к первой и второй группам информационных входов блока вычислений, а К-входь1 счетчиков нены с R-входом первого триггера, сWave resistance meter The delay line, containing a matching unit, connected to the terminals; to connect the test line under test; amplifier, key, connecting; to the first input to one of the terminals; to connect the delay line; and the computing unit, which differs from the fact that, in order to improve the measurement accuracy, the first and second impulse sequence generators, the display unit, the capacitor, the OR element, are introduced into it. four flip-flops, one-shot, delay block, control trigger, first and second elements I, first and second counters, whose outputs are connected to the first and second groups of information inputs of the calculation block, respectively, and K-input1 counters with R-input of the first trigger, s

с with

5five

0 0

5five

3Q -с 3Q -c

646646

S-входом триггера управлени , с ши- :ной начальной установки и установочным входом блока вычислений, управл ющий вход которого подключен к пр мому выходу триггера управлени  и первому входу первого элемента И непосредственно и через последователь-: но соединенные,блок задержки и одновибратор к первому входу элемента ИЛИ, второй вход которого соединен с шиной Пуск, а выход - с S-входом первого триггера, D-вход которого подключен к шине логического нул , а С-вход соединен,с пр мым выходом второго триггера и с С-входом триггера управлени , D-вход которого соединен со своим инверсным выходом, управл ющим входом ключа и первым входом второго элемента И, выходы первого и второго элементов И подключены к С-входам первого и второго счетчика соответственно, выход первого генератора импульсной последовательности подключен к входу блока согласовани  и к D-входу третьего триггера , S-вход которого подключен к инверсному выходу первого триггера и R-входу четвертого триггера, С-вход которого соединен с пр мым выходом третьего триггера, D-вход - с шиной логической единицы, а пр мой выход - с вторыми входами элементов И, третьи входы которых подключены к входу второго генератора импульсной .последовательности и С-входам второго и третьего триггеров, второй вьюод ключа через конденсатор соединен с другой клеммой дл  подключени  линии задержки и одним из входов усилител , другой вход которого подключен к первому выводу ключа, а выход соединен с В-входом второго триггераJS-вход которого подключен к инверсному выходу четвертого триггера, выходы блока вычислений подключены к входам блока индикации.S-input of the control trigger, with the bus: initial installation and installation input of the computing unit, the control input of which is connected to the direct output of the control trigger and the first input of the first element And directly and sequentially: but connected, the delay unit and the one-shot to the first input of the OR element, the second input of which is connected to the Start bus, and the output to the S input of the first trigger, the D input of which is connected to the logical zero bus, and the C input connected to the forward output of the second trigger and C input control trigger, D-in the stroke of which is connected to its inverse output, the control input of the key and the first input of the second element I, the outputs of the first and second elements I are connected to the C inputs of the first and second counter, respectively, the output of the first pulse sequence generator is connected to the input of the matching unit and to D- the input of the third trigger, the S-input of which is connected to the inverse output of the first trigger and the R-input of the fourth trigger, whose C-input is connected to the direct output of the third trigger, the D input to the bus of the logical unit, and the direct output - with the second inputs of elements And, the third inputs of which are connected to the input of the second pulse generator. Sequence and C-inputs of the second and third triggers, the second key of the switch is connected to a different terminal to connect the delay line and one of the inputs of the amplifier, the other input of which is connected to the first output of the key, and the output is connected to the input of the second trigger, whose JS input is connected to the inverse output of the fourth trigger, the outputs of the computing unit are connected to the inputs of the display unit.

II

II

, К«К, K "K

TfVTfv

2222

аbut

ВAT

2323

--

Г.И28&,G.I28 &,

uTfft/iuTfft / i

& t

--

2525

uTfft/i -A/J,)uTfft / i -A / J,)

ОтFrom

7V I 477V I 47

jij i riiJunjnjnjiJTJTJiJnjrjij i riiJunjnjnjiJTJTJiJnjr

j II II |тшш1 II II I-I I-I I-I I-I .1-I I-I I-Jij II II | tshsh1 II II I I I I I I I I I. 1 I I I I I-Ji

TijnjiiajnjnjTjnjn-rL-rLru.TijnjiiajnjnjTjnjn-rL-rLru.

1.1.. I, - к 01.1 .. I, - to 0

Г,-7л7 , OWJG, -7l7, OWJ

:.:.

TV/.TV /.

. .. .

Фиг. 2FIG. 2

Claims (1)

Формула изобретения 25The claims 25 Измеритель волнового сопротивления линии задержки, содержащий блок согласования,, соединенный с клеммами для подключения· испытуемой линией задержки, усилитель, ключ, соединенный первым входом с одной из клемм для подключения линии задержки, и блок вычислений, отличающий с я тем, что, с целью повышения точности измерений, в него введены первый и второй генераторы импульсной Последовательности, блок индикации, конденсатор, элемент ИЛИ, четыре триггера, одновибратор, блок задержки, триггер управления, первый и второй элементы И, первый и второй счетчики, выходы которых подключены соответственно к первой и второй группам информационных входов блока . д вычислений, а R-входы счетчиков соединены с R-входом первого триггера, сA delay line impedance meter containing a matching unit connected to the terminals for connection with a test delay line, an amplifier, a key connected to the first input to one of the terminals for connecting a delay line, and a calculation unit, distinguishing with the aim of To increase the accuracy of measurements, the first and second pulse sequence generators, an indication unit, a capacitor, an OR element, four triggers, a single vibrator, a delay unit, a control trigger, the first and second elements And, the first and second are introduced into it swarm counters, the outputs of which are connected respectively to the first and second groups of information inputs of the block. q calculations, and the R-inputs of the counters are connected to the R-input of the first trigger, with S-входом триггера управления, с шиной начальной установки и установочным входом блока вычислений, управляющий вход которого подключен к прямому выходу триггера управления и · первому входу первого элемента И непосредственно и через последователь-: но соединенные,блок задержки и одновибратор к первому входу элемента ИЛИ, второй вход которого соединен с шиной Пуск, а выход - с S-входом первого триггера, D-вход которого подключен к шине логического нуля, а С-вход соединен,с прямым выходом второго триггера и с С-входом триггера управления, D-вход которого соединен со своим инверсным выходом, управляющим входом ключа и первым входом второго элемента И, выходы первого и второго элементов И подключены к С-входам первого и второго счетчика соответственно, выход первого генератора импульсной последовательности подключен к входу блока согласования и к D-входу третьего триггера, S-вход которого подключен к инверсному выходу первого триггера и R-входу четвертого триггера, С-вход которого соединен с прямым выходом третьего триггера, D-вход - с шиной логической единицы, а прямой выход с вторыми входами элементов И, третьи входы которых подключены к входу второго генератора импульсной последовательности и С-входам второго и третьего триггеров, второй вывод ключа через конденсатор соединен с другой клеммой для подключения линии задержки и одним из входов усилителя, другой вход которого подключен к первому выводу ключа, а выход соединен с D-входом второго триггера,S-вход которого подключен к инверсному выходу четвертого триггера, выходы блока вычислений подключены к входам блока индикации.S-input of the control trigger, with the initial installation bus and installation input of the calculation unit, the control input of which is connected to the direct output of the control trigger and the first input of the first element AND directly and sequentially: but connected, the delay unit and one-shot to the first input of the element OR whose second input is connected to the Start bus, and the output to the S-input of the first trigger, the D-input of which is connected to the logical zero bus, and the C-input is connected, with the direct output of the second trigger and to the C-input of the control trigger, D- entrance which is connected to its inverse output, controlling the key input and the first input of the second element And, the outputs of the first and second elements And are connected to the C-inputs of the first and second counter, respectively, the output of the first pulse sequence generator is connected to the input of the matching unit and to the D-input of the third trigger, the S-input of which is connected to the inverse output of the first trigger and the R-input of the fourth trigger, the C-input of which is connected to the direct output of the third trigger, the D-input - with the logical unit bus, and the direct output from the second with the inputs of AND elements, the third inputs of which are connected to the input of the second pulse train generator and the C-inputs of the second and third triggers, the second key output via a capacitor is connected to another terminal for connecting the delay line and one of the amplifier inputs, the other input of which is connected to the first output key, and the output is connected to the D-input of the second trigger, the S-input of which is connected to the inverse output of the fourth trigger, the outputs of the calculation unit are connected to the inputs of the display unit. S?S? Фиг.2Figure 2
SU864091992A 1986-07-09 1986-07-09 Meter of delay line wave impedance SU1394164A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864091992A SU1394164A1 (en) 1986-07-09 1986-07-09 Meter of delay line wave impedance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864091992A SU1394164A1 (en) 1986-07-09 1986-07-09 Meter of delay line wave impedance

Publications (1)

Publication Number Publication Date
SU1394164A1 true SU1394164A1 (en) 1988-05-07

Family

ID=21246915

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864091992A SU1394164A1 (en) 1986-07-09 1986-07-09 Meter of delay line wave impedance

Country Status (1)

Country Link
SU (1) SU1394164A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 696391, кл. G 01 R 27/26, 1979. *

Similar Documents

Publication Publication Date Title
JPH08211165A (en) Pulse-duration measuring device
SU1394164A1 (en) Meter of delay line wave impedance
SU1013905A1 (en) Device for determination process for repetitive pulse center of gravity
RU1770916C (en) Frequency measuring device
RU1830186C (en) Device for checking quality of communication chennel
SU907840A1 (en) Device for measuring error coefficient
SU1469555A1 (en) Device for assessing channel pulse response
SU1709256A1 (en) Method of testing logic units
SU1420546A1 (en) Digital phase meter
SU788026A1 (en) Digital phase meter for measuring phase shift mean value
SU1016791A1 (en) Device for determination of mutual correlation functions
SU1541612A1 (en) Device for registering unstable failures
SU1425834A1 (en) Device for measuring ratio of time intervals
RU2195686C2 (en) Device measuring small time intervals
SU1649580A1 (en) Device for item maintenance parameters estimation
SU684557A1 (en) Arrangement for quality control of the use of digital computer
SU1041947A1 (en) Electronic countic frequency meter
SU1676076A1 (en) Pulse train verifier
SU1416945A1 (en) Meter of frequency transient characteristics
RU2019845C1 (en) Statistical analyzer
SU959091A1 (en) Digital correlator for detecting echo-signal
SU635435A1 (en) Arrangement for measuring the differential of two time intervals
SU741196A1 (en) Method of discrete measuring of pulse duration
RU1815652C (en) Correlation device
SU599233A2 (en) Digital phase meter with constant measuring time interval