SU1336219A1 - Преобразователь последовательности парных импульсов - Google Patents

Преобразователь последовательности парных импульсов Download PDF

Info

Publication number
SU1336219A1
SU1336219A1 SU864005290A SU4005290A SU1336219A1 SU 1336219 A1 SU1336219 A1 SU 1336219A1 SU 864005290 A SU864005290 A SU 864005290A SU 4005290 A SU4005290 A SU 4005290A SU 1336219 A1 SU1336219 A1 SU 1336219A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulses
integrator
trigger
Prior art date
Application number
SU864005290A
Other languages
English (en)
Inventor
Евгений Вацлавович Якубович
Александр Витальевич Перегуд
Галина Владимировна Рудинская
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU864005290A priority Critical patent/SU1336219A1/ru
Application granted granted Critical
Publication of SU1336219A1 publication Critical patent/SU1336219A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение может быть использовано в системах дискретной обработки информации и обеспечивает расширение функциональных возможностей устройства путем фор.мировани  импульсов, длительность которых равна времени между импульсами пары, и расширени  динамического диапазона . Дл  этого в устройство дополнительно введены два электронных ключа 4 и 6, интегратор 5 и инвертор 8. Устройство также содержит входную шину 1, триггер 2, интегратор 3, выходную шину 7, пороговый элемент 9. Предложенное устройство позвол ет формировать на выходе импульсы необходимой пол рности. При этом выбор пол рности зависит не от периода следовани  входных парных импульсов или временного интервала между ними, а от их отношени . Необходима  пол рность формируемой последовательности одиночных импульсов выбираетс  автоматически. 1 ил. 7 со со С5 ьо ;о

Description

Изобретение относитс  к импульсной технике и может быть использовано в системах дискретной обработки информации.
Цель изобретени  - расширение функциональных возможностей за счет формировани  импульсов, длительность которых равна времени между импульсами пары, и расширение динамического диапазона.
На чертеже приведена электрическа  структурна  схема устройства.
Преобразователь содержит входную шину 1, соединенную с входом триггера 2, инверсный выход которого соединен с входом первого интегратора 3 и информационным входом первого ключа 4, а пр мой выход - с входом второго интегратора 5 и информационным входом второго ключа 6, выход которого соединен с выходной шиной 7 и выходом ключа 4, а управл юший вход - с входом инвертора 8 и выходом порогового элемента 9, входы которого соединены с со- ответствуюшими выходами интеграторов 3 и 5, выход инвертора 8 соединен с управл ю- шим входом ключа 4.
Преобразователь работает следуюшим образом.
На вход триггера 2 поступает последовательность пр моугольных положительных парных импульсов. При правильной работе триггер 2 переходит в состо ние логической «1 по переднему фронту первого импульса пары и в состо ние логического «О по переднему фронту второго импульса. В результате на пр мом выходе триггера 2 формируетс  последовательность положительных одиночных импульсов со скважностью большей двух, а на инверсном выходе - со скважностью меньшей двух. При этом посто нное напр жение, снимаемое с выхода интегратора 5, меньше напр жени  с выхода интегратора 3. Соответственно на выходе порогового элемента 9 присутствует уровень логической «1. Этим уровнем открываетс  ключ 6, и посредством инвертора 8 закрываетс  ключ 4. Следовательно, на выходе устройства присутствует сигнал, снимаемый с пр мого выхода триггера 2.
При неправильной работе триггера 2 он переходит в состо ние логической «1 по переднему фронту второго импульса пары и в состо ние логического «О - по переднему фронту переднего импульса следуюшей пары импульсов. Положительные импульсы с большей скважностью и, соответственно, с меньшей посто нной составл юш,ей, формируютс  в этом случае на инверсном выходе
Редактор М. Бланар Заказ 3814/55
Составитель С. Ермаков
Техред И. ВересКорректор А. Зимокосов
Тираж 901Подписиое
ВНИИПИ Государствеиного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушска  наб., д. 4/5 Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
триггера 2. Следовательно, на выходе интегратора 3 меньшее напр жение, чем на выходе интегратора 5. При этом пороговый элемент 9 переключаетс , на его выходе устанавливаетс  уровень логического «О, который закрывает ключ 6 и открывает с по- мошью инвертора 8 ключ 4. Таким образом, на выход устройства проход т импульсы необходимой пол рности и длительности с
Q инверсного выхода триггера 2.
Предлагаемый преобразователь последовательности импульсов позвол ет формировать на выходе импульсы необходимой пол рности . При этом выбор последней зави5 сит не от периода следовани  входных парных импульсов или временного интервала между ними, а от их отношени , т. е. скважности получаемой последовательности выходных одиночных импульсов, и может найти применение в схемах и устройствах цифровой техники, где возникает необходимость выделени  информации, св занной с временным интервалом между фронтами парных импульсов. При этом необходима  пол рность формируемой последовательности
5 одиночных импульсов выбираетс  автоматически .

Claims (1)

  1. Формула изобретени 
    30
    35
    Преобразователь последовательности парных импульсов, содержащий выходную шину , входную шину, соединенную с входом триггера, пр мой выход которого соединен с входом интегратора, выход которого соединен с первым входом порогового элемента , отличающийс  тем, что, с целью расширени  функциональных возможностей за счет формировани  импульсов, длительность которых равна времени между импульсами пары, и расширени  динамического диапазона, в него дополнительно вве- 40 дены два электронных ключа, инвертор и интегратор, вход которого соединен с инверсным выходом триггера и информационным входом первого электронного ключа, а выход - с вторым входом порогового элемен45
    та, выход которого соединен с входом управлени  второго электронного ключа и через инвертор - с входом управлени  первого электронного ключа, выход которого соединен с выходной шиной и выходом второго электронного ключа, информационный вход 50 которого соединен с пр мым выходом триггера .
SU864005290A 1986-01-07 1986-01-07 Преобразователь последовательности парных импульсов SU1336219A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864005290A SU1336219A1 (ru) 1986-01-07 1986-01-07 Преобразователь последовательности парных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864005290A SU1336219A1 (ru) 1986-01-07 1986-01-07 Преобразователь последовательности парных импульсов

Publications (1)

Publication Number Publication Date
SU1336219A1 true SU1336219A1 (ru) 1987-09-07

Family

ID=21215553

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864005290A SU1336219A1 (ru) 1986-01-07 1986-01-07 Преобразователь последовательности парных импульсов

Country Status (1)

Country Link
SU (1) SU1336219A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1075393, кл. Н 03 К 5/156, 21.12.82. Авторское свидетельство СССР № 815891, кл. Н 03 К 5/22, 17.05.79. *

Similar Documents

Publication Publication Date Title
SU1336219A1 (ru) Преобразователь последовательности парных импульсов
SU1298875A1 (ru) Устройство тактовой синхронизации
SU1290533A1 (ru) Преобразователь кода
SU1256179A1 (ru) Формирователь одиночного импульса
SU1239843A1 (ru) Устройство дл преобразовани серии импульсов
SU1444931A2 (ru) Генератор импульсов
SU1580535A2 (ru) Троичное счетное устройство
SU961106A2 (ru) Одновибратор
SU1083349A1 (ru) Формирователь импульсов
SU1003014A1 (ru) Устройство дл сравнени напр жений
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1213531A1 (ru) Устройство дл выделени одиночных импульсов
SU1221679A1 (ru) Резервированный RS-триггер
SU1243105A1 (ru) Формирователь импульсов
SU1305839A1 (ru) Формирователь импульсов
SU1644170A1 (ru) Устройство дл управлени электроприводом
SU559378A1 (ru) Генератор импульсов
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU1338023A1 (ru) Формирователь импульсов
SU1307585A1 (ru) Синхронный делитель частоты на 15 на @ -триггерах
SU884094A1 (ru) Генератор серии импульсов
SU1587551A1 (ru) Фотоэлектрическое считывающее устройство
SU1274135A1 (ru) Устройство дл выделени одиночного импульса
SU1249695A1 (ru) Устройство обнаружени смены адресного сигнала в интегральном исполнении на МОП-транзисторах
SU1302436A1 (ru) Преобразователь бипол рного кода