SU1298875A1 - Clock synchronization device - Google Patents
Clock synchronization device Download PDFInfo
- Publication number
- SU1298875A1 SU1298875A1 SU853966630A SU3966630A SU1298875A1 SU 1298875 A1 SU1298875 A1 SU 1298875A1 SU 853966630 A SU853966630 A SU 853966630A SU 3966630 A SU3966630 A SU 3966630A SU 1298875 A1 SU1298875 A1 SU 1298875A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- bus
- output
- clock
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени повышение помехоустойчивости - достигаетс за счет использовани цифровой фильтрации коротких помех. Дл достижени этой цели в устройство введен элемент ИЛИ 4. Устройство также содержит триггеры 1 и 2 D-тнпа, инвертор 3, элемент 5 совпадени , шину 6 тактовых импульсов, выходную шину 7 и шину 8 управлени . Воздействие на устройство помеховых сигналов с длительностью , большей длительности синхроимпульсов, вл етс маловеро тным , т.к. в каждом конкретном случае возможна вариаци длительности формируемых синхроимпульсов. 2 ил. 2 О 5 Л с Z 1. в с . ГчЭ оо ОС --3 О1The invention relates to a pulse technique and can be used in automation and computing devices. The purpose of the invention is improving noise immunity - achieved by using digital filtering of short noise. To achieve this goal, an OR 4 element is entered into the device. The device also contains D-type triggers 1 and 2, an inverter 3, a matching element 5, a clock bus 6, an output bus 7, and a control bus 8. The impact on the device of interfering signals with a duration greater than the duration of the clock pulses is unlikely, since in each case, the variation of the duration of the generated clock pulses is possible. 2 Il. 2 O 5 L with Z 1. in s. GchE oo OS --3 O1
Description
Фиг..FIG ..
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.The invention relates to a pulse technique and can be used in automation and computing devices.
Цель изобретени - повышение по- мехоустойчивости за счет использовани цифровой фильтрации коротких помех .The purpose of the invention is to improve the noise immunity by using digital filtering of short noises.
На фиг.1 приведена электрическа функциональна схема устройства; на фиг.2 - временные диаграммы, по сн ющие его работу.Figure 1 shows an electrical functional diagram of the device; 2 shows timing diagrams for his work.
Устройство тактовой синхронизации содержит первый 1 и второй 2 триггеры D-типа, инвертор 3, элемент ИЛИ 4 элемент 5 совпадени . Причем пр мой выхЬд первого триггера 1 соединен с D-входом второго триггера 2, С-вход которого через инвертор 3 соединен с шиной 6 тактовых импульсов, соеди- ненной с первым входом элемента 5 совпадени у выход которого соединен с выходной шиной 7 и с С-входом первого триггера 1. R-вход которого соединен с S-входом второго триггера 2 и с выходом элемента ИЛИ , первый вход которого соединен с шиной 6 тактовых импульсов, второй - с шиной 8 управлени и с D-входом первого триг- гера 1.The clock synchronization device contains the first 1 and second 2 triggers of the D-type, inverter 3, the element OR 4, the element 5 of the match. Moreover, the direct output of the first trigger 1 is connected to the D input of the second trigger 2, the C input of which through the inverter 3 is connected to the bus 6 clock pulses connected to the first input of the coincidence element 5 whose output is connected to the output bus 7 and C - the input of the first trigger 1. The R-input of which is connected to the S-input of the second trigger 2 and to the output of the OR element, the first input of which is connected to the bus 6 clock pulses, the second to the bus 8 control and to the D input of the first trigger 1 .
Устройство работает следующим образом ,The device works as follows
В исходном состо нии на шине 8 сигнал отсутствует. Триггер 2 находит с в единичном состо нии, и на его инверсном выходе - низкий уровень напр жени (фиг,2д), следовательно элемент 5 закрыт по первому входу и на пгане 7 сигнал отсутствует (фиг,2ж). Триггер 1 обнулен.In the initial state on bus 8 there is no signal. The trigger 2 finds c in the single state, and at its inverse output a low voltage level (fig 2d), therefore element 5 is closed at the first input and there is no signal on the grgun 7 (fig 2h). Trigger 1 cleared.
Прю установлении на шине 8 высокого уровн напр жени (фиг,2в) спадом синхроимпульса (фиг,2б) триггер 2 устанавливаетс в состо ние, при котором на инверсном вьпсоде высокий уровень напр жени , так как на D-входе.триггера низкий уровень с пр мого выхода триггера 1, По переднему фронту следующего синхротшульса (фиг.2а) триггер I устанавливаетс в единичное состо ние , так как на его D-входе высокий уровень управл ющего сигнала, и одновременно этот импульс формируетс на шине 7 устройства. Спадом этого синхроимпульса триггер 2 перебрасываетс в единичное состо ние и элемент 5 закрываетс по первомуBy establishing a high voltage level on bus 8 (FIG. 2b) by dropping the clock (FIG. 2b), trigger 2 is set to a state where the voltage is high at the inverse output, as at the D input of the trigger. On the leading edge of the next sync pulse (Fig. 2a), trigger I is set to one, since its D input has a high level of control signal, and at the same time this pulse is generated on bus 7 of the device. By dropping this clock pulse, trigger 2 is shifted to one state and element 5 closes at the first
5five
00
входу, что влечет запрет прохождени синхроимпульсов на С-вход триггера ,the input that prohibits the passage of sync pulses to the C input of the trigger,
При сн тии управл ющего сигнала триггер 2 поддерживаетс в единичном состо нии импульсами с выхода элемента 4, а при сн тии управл ющего сигнала в момент формировани тактового импульса, т.е. действи синхроимпульса , элемент 4 запрещает переброс триггеров 2 и и искажение дли тельности выходного импульса устройства (фиг,2г),When the control signal is removed, the trigger 2 is maintained in a single state by pulses from the output of element 4, and when the control signal is removed, at the time of generating the clock pulse, i.e. the action of the sync pulse, element 4 prohibits the transfer of the flip-flops 2 and and the distortion of the output pulse of the device (FIG. 2d),
При воздействии на устройство помехи по управл ющей шине длительностью , меньшей длительности синхроимпульса , устройство не формирует на выходе тактовый импульс, так как после окончани действи помехового сигнала триггеры 2 и 1 устанавливаютс в исходное состо ние (фиг,2в).When a device is interfered with by a control bus with a duration shorter than the duration of a clock pulse, the device does not generate a clock pulse at the output, since after the effect of the interfering signal has passed, the triggers 2 and 1 are reset (Fig. 2c).
Гарантированна вьщача устройством тактового импульса происходит при длительности управл ющего сигналаThe device is guaranteed to receive a clock pulse when the duration of the control signal
т 7т -7t 7t -7
Ч С v- с.ц U H S v- c.ts U
где Т - период следовани синхроимпульсов;where T is the period of the following clock pulses;
- длительность синхроимпульса . - the duration of the sync pulse.
Зона неопределенности срабатывани Operation uncertainty zone
устройства определ етс следующимdevices are defined as follows
неравенством:inequality:
,. 2Т,. -г, что св зано с дискретной работой цифровых устройств и неопределенное- тью момента начала действи управл ющего сигнала., 2T, -g, which is associated with the discrete operation of digital devices and the uncertainty of the instant of the onset of the control signal.
Однако воздействие на устройство помеховых сигналов длительностью, . большей длительности синхроимпульсов , вл етс маловеро тным, так как в каждом конкретном случае возмолша вариаци длительности синхроимпульсов .However, the impact on the device interference signals duration,. a longer duration of the sync pulses is unlikely, since in each particular case there is a large variation in the duration of the sync pulses.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853966630A SU1298875A1 (en) | 1985-10-22 | 1985-10-22 | Clock synchronization device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853966630A SU1298875A1 (en) | 1985-10-22 | 1985-10-22 | Clock synchronization device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1298875A1 true SU1298875A1 (en) | 1987-03-23 |
Family
ID=21201811
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853966630A SU1298875A1 (en) | 1985-10-22 | 1985-10-22 | Clock synchronization device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1298875A1 (en) |
-
1985
- 1985-10-22 SU SU853966630A patent/SU1298875A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР К 1144187, кл. Н 03 К 5/01, 1983. Авторское свидетельство СССР № 953712, кл. Н 03 К 5/01, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1298875A1 (en) | Clock synchronization device | |
SU1336219A1 (en) | Twin-signal sequence converter | |
SU1256179A1 (en) | Generator of single pulses | |
SU1248039A1 (en) | Set pulse generator | |
SU1316077A1 (en) | Device for generating single pulse | |
SU1226394A1 (en) | Time interval-to-digital code converter | |
SU1309282A1 (en) | Generator of time intervals | |
SU1243105A1 (en) | Pulse shaper | |
SU1265983A1 (en) | Pulse discriminator with respect to repetition frequency | |
SU1248044A1 (en) | Device for synchronizing pulses | |
SU1244790A1 (en) | Multistable flip-flop | |
SU1243128A1 (en) | Pulse repetition frequency divider | |
SU1534750A1 (en) | Clock synchronization device | |
SU1259520A1 (en) | Synchronizing signal discriminator | |
SU866725A1 (en) | Timer | |
SU1348991A1 (en) | Pulse train to square pulse converter | |
SU1465973A1 (en) | Device for time referencing | |
SU1411950A1 (en) | Pulse shaper | |
SU1547056A1 (en) | Synchronou diviver of frequency by five | |
SU1599976A1 (en) | Clocking device | |
SU1350824A1 (en) | Digital filter | |
SU1221728A2 (en) | Pulser | |
SU1246350A1 (en) | Device for selecting single pulse | |
RU1810951C (en) | Device for turning on and protecting multichannel power source | |
SU1277366A1 (en) | Generator of time intervals |