SU129671A1 - Frequency divider - Google Patents
Frequency dividerInfo
- Publication number
- SU129671A1 SU129671A1 SU622299A SU622299A SU129671A1 SU 129671 A1 SU129671 A1 SU 129671A1 SU 622299 A SU622299 A SU 622299A SU 622299 A SU622299 A SU 622299A SU 129671 A1 SU129671 A1 SU 129671A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- delay line
- pulses
- cascade
- divider
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Известны делители частоты с импульсной селекцией, содержащие линию задержки в цени обратной св зи. Подобные делители работают недостаточно стабильно.Pulse-based frequency dividers are known that contain a delay line at the feedback level. Such dividers are not stable enough.
В описываемом устройстве этот недостаток устранен включением между каскадом совпадений « линией задержки релаксационного генератора , работающего в режиме делител частоты.In the described device, this disadvantage is eliminated by the inclusion between the cascade of coincidences "by the delay line of the relaxation generator operating in the frequency divider mode.
Импульсные сигналы, подлежащие делению, поступают на каскад .совпадений / (см. чертеж), который служит дл временного выделени из последовательности импульсов отдельных импульсов, образующих новую последовательность «мпульсов, частота повторени которых в несколько раз меньще частоты повторени импульсных сигналов, подаваемых на вход каскада со-впадений. С выхода каскада совпадений / эти импульсы поступают на вход релаксационного генератора 2 (например, блокинг-генератора), работающего в режиме делени частоты, и линии задержки 5, образующих цепь обратной св зи.The pulses to be divided are sent to a cascade of matches / (see drawing), which serves to temporarily separate individual pulses from a sequence of pulses, which form a new sequence of pulses whose repetition frequency is several times less than the repetition frequency of the pulse signals applied to the input cascade co-depressions. From the output of the coincidence cascade /, these pulses are fed to the input of the relaxation generator 2 (for example, a blocking generator) operating in the frequency division mode and the delay line 5, forming a feedback circuit.
Сигналы с выхода линии задержки 3 вновь поступают на каскад совпадений 1.The signals from the output of the delay line 3 are again fed to the cascade of matches 1.
Первый из прощедших линию задержки 3 импульсов запускает блокииг-генератор 2.The first of those who have passed the delay line of 3 pulses starts the blocking generator 2.
Импульс, вырабатываемый блокинг-генератором 2, проходит по линии задержки 3 и задерживаетс ею на врем , кратное периоду частоты следовани импульсов делимор г последовательности.The pulse produced by the blocking generator 2 passes through the delay line 3 and is delayed by it for a time multiple of the period of the pulse frequency delimore g of the sequence.
При длительности импульса блокинг-генератора 2, больщей или равной периоду следовани импульсов делимой последовательности Г„г, точна величина задержки линии определ етс из выражени :When the duration of the pulse of the blocking oscillator 2 is greater than or equal to the period of the following pulses of the divisible sequence G - r, the exact value of the line delay is determined from the expression:
гэ-врем прохождени сигнала через линию задержки, /С - коэффициент делени делител . ge-time of the signal passing through the delay line, / C is the divider division ratio.
Т -.,з К- т,,-f-, гдеT -., Z K-t ,, - f-, where
Прошедший через линию задержки 3 импульс, поданный на каскад совпадений /, используетс в качестве импульса временного выделени .A pulse passed through delay line 3 applied to a cascade of matches / is used as a time-based pulse.
Каскад совпадений 1 вновь пропускает один или несколько импульсов на вход блокинг-генератора 2, после чего процесс повтор етс .The coincidence cascade 1 again passes one or several pulses to the input of the blocking generator 2, after which the process is repeated.
Выключение делител осушествл етс либо путем прекраш,ени подачи делимой последовательности импульсов на вход каскада совпадений 1, либо путем запирани каскада совпадений 1 внешним импульсом , подаваемым с генератора «мпульсов, на врем , превышающее длительность прохождени импульса через линию задержки 3.The divider is turned off either by stopping the supply of a divisible sequence of pulses to the input of coincidence cascade 1, or by locking the coincidence cascade 1 with an external pulse from the pulse generator for a time longer than the duration of the pulse through delay line 3.
Блокинг-генератор 2 описанного делител частоты вырабатывает последовательность импульсов, период которой в К раз больше периода делимой последовательности, гдеThe blocking generator 2 of the described frequency divider produces a sequence of pulses, the period of which is K times the period of the divisible sequence, where
А- -BUT- -
Основной режим работы делител - «ждуший режим. Коэффициент делени описанного делител может достигать /С 90-100 при частотах делимых последовательностей импульсов от 5 мгц до 500 гц.The main mode of operation of the divider is “standby mode. The division factor of the described divider can reach / C 90-100 at frequencies of divisible pulse sequences from 5 MHz to 500 Hz.
Делитель может быть применен в различных устройствах, предназначенных дл хронизации и формировани импульсов.The divider can be used in various devices intended for synchronization and pulse generation.
Предмет и з о б р е т е н и Subject and title
Делитель частоты с импульсной селекцией, содержащий линию задержки в цепи обратной св зи, о т л и ч а ю ш, и и с те.м, что, с целью повышени стабильности его работы, между каскадом совпадений и линией задержки включен релаксационный генератор (например, блокинггенератор ), работаюпсий в режиме делени частоты.A frequency divider with a pulse selection, containing a delay line in the feedback circuit, and with and that, in order to increase the stability of its operation, a relaxation generator is turned on between the coincidence cascade and the delay line. for example, blocking generator), working in the frequency division mode.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU622299A SU129671A1 (en) | 1959-03-19 | 1959-03-19 | Frequency divider |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU622299A SU129671A1 (en) | 1959-03-19 | 1959-03-19 | Frequency divider |
Publications (1)
Publication Number | Publication Date |
---|---|
SU129671A1 true SU129671A1 (en) | 1959-11-30 |
Family
ID=48400816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU622299A SU129671A1 (en) | 1959-03-19 | 1959-03-19 | Frequency divider |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU129671A1 (en) |
-
1959
- 1959-03-19 SU SU622299A patent/SU129671A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4754163A (en) | Pulse generator with adjustable pulse frequency, pulse width and pulse delay | |
GB1113843A (en) | Improvements in or relating to frequency generators | |
GB1285624A (en) | Circuit for controlling frequency with voltage | |
SU129671A1 (en) | Frequency divider | |
GB1447418A (en) | Frequency synthesiser | |
GB1043772A (en) | Stabilized signal source | |
JPS5458467A (en) | Electronic watch | |
GB1276278A (en) | Frequency divider | |
FR2279254A1 (en) | High frequency thyristor generator for ultrasonic atomiser - has thyristor triggered from subharmonic of crystal oscillator | |
GB1245768A (en) | Phase locking | |
ES319506A1 (en) | Subordination device in phase of a signal supplied by a clock. (Machine-translation by Google Translate, not legally binding) | |
GB1333534A (en) | Variable-freqeuncy generator | |
GB1173211A (en) | Improvements in Lighting Control Apparatus | |
JPS55130249A (en) | Code synchronous system for reception of spectrum diffusion signal | |
ES383261A1 (en) | Phase locked oscillators | |
SU468375A1 (en) | Periodic Pulse Frequency Multiplier | |
SU127697A1 (en) | The method of synchronization of the pulses of the frequency of the fields with the frequency of the mains supply in television synchronous generators | |
SU1116524A1 (en) | Random signal generator | |
JPS5335466A (en) | Variable frequency oscillator circuit | |
SU1173554A2 (en) | Controllable frequency divider | |
SU117323A1 (en) | Quartz Calibrator | |
SU617839A1 (en) | Pulse delay system | |
GB1243590A (en) | Frequency divider | |
SU391750A1 (en) | DEVICE DISCRETE PHASE SYNCHRONIZATION | |
US3609576A (en) | Frequency synthetizer |