SU1278817A1 - Device for monitoring pulse sequence - Google Patents

Device for monitoring pulse sequence Download PDF

Info

Publication number
SU1278817A1
SU1278817A1 SU853875490A SU3875490A SU1278817A1 SU 1278817 A1 SU1278817 A1 SU 1278817A1 SU 853875490 A SU853875490 A SU 853875490A SU 3875490 A SU3875490 A SU 3875490A SU 1278817 A1 SU1278817 A1 SU 1278817A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
output
flop
flip
Prior art date
Application number
SU853875490A
Other languages
Russian (ru)
Inventor
Владимир Петрович Куликов
Александр Юрьевич Пешехонов
Original Assignee
Рязанский Проектно-Технологический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Проектно-Технологический Институт filed Critical Рязанский Проектно-Технологический Институт
Priority to SU853875490A priority Critical patent/SU1278817A1/en
Application granted granted Critical
Publication of SU1278817A1 publication Critical patent/SU1278817A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к контролю устройств импульсной техники. Цель - упрощение устройства. Дл  достижени  цели в устройство, содержащее формирователь импульсов , два элемента задержки, элемент И, RS-триггер, введены элемент НЕ и 1К-триггер. 2 ил.The invention relates to the control of devices of pulsed technology. The goal is to simplify the device. To achieve the goal, a device containing a pulse generator, two delay elements, an AND element, an RS flip-flop, an NOT element and a 1K-flip-flop are introduced into the device. 2 Il.

Description

СХ)CX)

Claims (1)

00 Изобретение относитс  к контролю устройств импульсной техники. Цель изобретени  - упрощение устройства . На фиг. 1 изображена структурна  схема устройства; на фиг. 2 - временна  диаграмма . Устройство содержит формирова-. тель I импульсов, два элемента 2 и 3 задержки , RS-триггер 4, 1К-триггер 5, элемент НЕ 6 и элемент И 7. Устройство работает следующим образом. В исходном положении триггеры 4 и 5 наход тс  в нулевом состо ний, Контролируема  последовательность импульсов поступает на вход формУ1ровател  1, формирующего импульсы, длительность которых определ етс  временем, необходимым дл  надежного срабатывани  триггеров. Первый импульс контролируемой последовательности с выхода формировател  1 поступает на входы элементов 2 и 3 задержки. Величина задержки элемента 2 определ етс  условием 0,5 . 2 Т, где Т -.период следовани  импульсов контролируемой последовательности . Величина задержки элемента 3 равна Т. Импульс с; формировател  1 поступает также на вход элемента И 7, на второй вход которого приходит импульс с элемента 3 задержки. При совпадении сигналов элемент И 7 выдает импульс, по переднему фронту которого происходит сброс в нулевое состо ние RS-триггера 4, который перед этим устанавливаетс  в единичное состо ние импульсом с элемента 2 задержки. Такой цикл работы сохран етс  до первого пропадани  импульса в последовательности , так как в этом случае сброс RS-триггера 4элемента И 7 не происходит, и по окончании импульса с элемента 3 задержки, подаваемого также наС-вход 1К-триггера 5, на 1-входе которого находитс  единичный потенциал с пр мого выхода RS-триггера 4, 1К-трнггер 5устанавливаетс  в единичное состо ние, формиру  на своем выходе сигнал ошибки, который сбрасываетс  с приходом на R-вход следующего входного импульса, инвертированного элементом НЕ 6. Формула изобретени  Устройство дл  контрол  последовательности импульсов, содержащее формирователь импульсов, два элемента задержки, RS-TpHrrep, элемент И, причем первый вход элемента И подключен к выходу первого элемента задержки, вход которого объединен с входом второго элемента задержки и подключен к выходу формировател  импульсов , отличающеес  тем, что, с целью упрощени , оно содержит элемент НЕ и К-триггер, причем выход второго элемента задержки соединен с единичным входом RS-триггера, нулевой вход которого подключен к выходу элемента И, второй вход которого соединен с вьиодом формировател  импульсов, пр мой выход RS-триггера соединен с 3-входом 1К-триггера, синхровход которого соединен с выходом первого элемента задержки, нулевой вход1К-триггера подключен к выходу элемента НЕ, вход которого соединен с выходом формировател - импульсов, пр мой выход ЗК-триггера  вл етс  выходом ощибки устройства.00 The invention relates to the monitoring of devices for pulsed technology. The purpose of the invention is to simplify the device. FIG. 1 shows a block diagram of the device; in fig. 2 - time diagram. The device contains a form. pulse I pulses, two elements 2 and 3 delay, RS-trigger 4, 1K-trigger 5, the element is NOT 6 and the element And 7. The device works as follows. In the initial position, the triggers 4 and 5 are in the zero state. The controlled sequence of pulses is fed to the input of the Former 1, which generates pulses, the duration of which is determined by the time required for reliable triggering of the triggers. The first pulse of the controlled sequence from the output of shaper 1 is fed to the inputs of elements 2 and 3 of the delay. The amount of delay for element 2 is determined by the condition 0.5. 2 T, where T is the pulse period of the monitored sequence. The magnitude of the delay element 3 is equal to T. Impulse s; shaper 1 is also fed to the input element And 7, the second input of which comes a pulse from the element 3 delay. When the signals coincide, the And 7 element outputs a pulse, on the leading edge of which a reset occurs to the zero state of the RS flip-flop 4, which is previously set to one state by the pulse from the delay element 2. Such a cycle of operation is maintained until the first pulse disappears in the sequence, since in this case the reset of the RS flip-flop of the 4th element 7 does not occur, and at the end of the pulse from the delaying element 3, also supplied to the CC input of the 1K flip-flop 5, on the 1st input which is a single potential from the direct output of the RS-flip-flop 4, 1K-thrung 5 is set to one, forming at its output an error signal, which is reset with the arrival at the R-input of the next input pulse inverted by the NOT element 6. Formula of the invention Device for controlling a pulse train containing a pulse shaper, two delay elements, RS-TpHrrep, And element, the first input of the And element connected to the output of the first delay element, the input of which is combined with the input of the second delay element and connected to the output of the pulse shaper, that, for the sake of simplicity, it contains a NOT element and a K-flip-flop, and the output of the second delay element is connected to a single input of an RS flip-flop, the zero input of which is connected to the output of an And element, the second input of which is with the pulse driver, the direct output of the RS-flip-flop is connected to the 3-input of the 1K-flip-flop, the synchronous input of which is connected to the output of the first delay element, the zero input of the 1K-flip-flop is connected to the output of the ram-pulse, the forward The output of the SQ-flip-flop is the output of the device fault.
SU853875490A 1985-03-25 1985-03-25 Device for monitoring pulse sequence SU1278817A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853875490A SU1278817A1 (en) 1985-03-25 1985-03-25 Device for monitoring pulse sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853875490A SU1278817A1 (en) 1985-03-25 1985-03-25 Device for monitoring pulse sequence

Publications (1)

Publication Number Publication Date
SU1278817A1 true SU1278817A1 (en) 1986-12-23

Family

ID=21169935

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853875490A SU1278817A1 (en) 1985-03-25 1985-03-25 Device for monitoring pulse sequence

Country Status (1)

Country Link
SU (1) SU1278817A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 788056, кл. G 01 R 31/28, 1979. Авторское свидетельство СССР № 612210, кл. G 05 В 23/02, 1976. *

Similar Documents

Publication Publication Date Title
SU1278817A1 (en) Device for monitoring pulse sequence
SU1529425A1 (en) Device for gating delayed sampled signals
SU1256173A1 (en) Generator of single pulses
SU1109686A1 (en) Clock pulse generator checking device
SU1175030A1 (en) Device for checking pulse sequence
SU1385283A1 (en) Pulse sequence selector
SU1667081A1 (en) Device for pulse distributor testing
SU1400563A1 (en) Apparatus for monitoring failures of mechanism for turning over incubator trays
SU748843A1 (en) Pulse train check device
SU1226620A1 (en) Pulser
SU1246097A1 (en) Device for checking microprogram automation
SU1275334A1 (en) Device for checking clock pulse generator
SU1285052A2 (en) Single pulse shaper
SU1257823A1 (en) Pulse burst-to-rectangular pulse converter
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU1322291A1 (en) Device for checking "1-out-ofn" code
SU1298784A1 (en) Device for counting piece articles
SU1298866A1 (en) Device for generating pulse burst
SU400015A1 (en) FORMER SINGLE PULSES
SU530467A1 (en) 2.5 frequency divider
SU1175029A1 (en) Device for checking pulse sequence
RU1800592C (en) Pulse burst generator
SU1325375A1 (en) Signal period tolerance check device
SU1443133A1 (en) Externally triggered square pulse shaper
SU411445A1 (en)