Изобретение относитс к электротехнике и может быть использовано дл питани радиоэлектронной аппаратуры . Цель изобретени - увеличение надежности работы устройства при одновременном повышении КПД. На фиг.1 изображена принципиальна схема стабилизатора; на фиг.2 выходна характеристика узла обратно св зи. Стабилизатор содержит импульсный регулирующий транзистор 1, последовательно включенный с обратным диодом 2, параллельно которому подключе ны последовательно включенные дроссель 3 и конденсатор 4. Параллельно конденсатору 4 и выходным выводам подключен блок 5 управлени и узел 6 обратной св зи, причем выход узла 6 обратной св зи подключен к входу блока 5 управлени , выход которого подключен к база-эмиттерному переход импульсного регулирующего транзистор 1. Между входным и выходным выводами включен второй регулирующий транзистор 7, между база-эмиттерным переходом которого подключен резистор 8, а .к базе и входной шине соответствен но подключены исток и сток полевого транзистора 9, затвор которого соеди нен с выходом узла 6 обратной св зи Устройство работает следующим образом . При увеличении напр жени питани между общей и входной шинами стабилизатора в начальный момент потенциа затвора полевого транзистора 9 равен потенциалу истока и равен нулю. Через канал полевого транзистора 9 начинает протекать ток, которьй открывает регулирующий транзистор 7, и напр жение на выходе стабилизатора начинает увеличиватьс . Напр жение на выходе узла 6 обратной св зи в этот момент повтор ет напр жение на выходных шинах стабилизатора, так как оно вл етс входным по отношени к узлу обратной св зи (см. фиг.2). Затвор полевого транзистора 9 обратн смещен, и величина напр жени между истоком и затвором полевого транзистора 9 равна. 6.9. APT где Ugg .р - напр жение база-эмиттер открытого дополнительного регули рующего транзистора 7. 02 .2 После достижени на выходной шине устройства напр жени , равного напр жению начала стабилизации узла 6 обратной св зи, напр жение на выходе узла 6 обратной св зи начинает снижатьс и достигает значени U напр жение на выходе узла 6 обратной св зи в режиме стабилизации только через регулирующий транзистор 7, при этом иБ.э.(и. u.-j.nr где и. .| - напр жение на выходе стабилизатора , стабилизируемое только за счет регулирующего транзистора 7. Ток канала полевого транзистора 9 уменьшаетс , регулирующий транзистор 7 призакрываетс , осуществл стабилизацию напр жени на выходе устройства в линейном режиме. На блок 5 управлени поступает напр жение питани и на его выходе формируютс импульсы , поступающие на базу регулирующего транзистора 1. На выходе ретулирующего транзистора 1 по вл ютс импульсы, которые, измен сь по закону , формируемому блоком 5 управлени , и сглажива сь фильтром, выпол|ненным на диоде 2, дросселе 3 и конденсаторе 4, увеличивают выходное напр жение устройства до тех пор, пока напр жение на выходе узла обратной св зи 6 не достигнет значени UQ J, yj. (напр жение на выходе узла 6 обратной св зи в режиме импульсной стабилизации выходного напр жени ) которое, поступа на вход блока 5 управлени измен ет закон формировани выходных импульсов импульсногр регулирующего транзистора 1 таким образом, что устройство вновь приходит в равновесие. Напр жение отсечки транзистора 9 должно быть выбрано таким образом, чтобы выполн лось условие отслт Uc,.flc -Uc 0.с, tic где UCT. йс напр жение на вькоде стабилизатора, стабилизированное только за счет импульсного регулирующего транзистора 1. Так как напр жение И.г tir режиме импульсной стабилизации ..пт ст, ис Uo.c. ис удовлетвор ет приведенному вьщ1е услоВИЮ U(,,f, , „ , полевой транзистор 9 полностью закрываетс и закрывает регулирующий транзистор 7. Вследствие этого ток, протекающий черезThe invention relates to electrical engineering and can be used to power electronic equipment. The purpose of the invention is to increase the reliability of the device while increasing efficiency. Fig. 1 is a schematic diagram of a stabilizer; 2, the output characteristic of the feedback node. The stabilizer contains a pulse control transistor 1 connected in series with a reverse diode 2, in parallel with which are connected a series-connected choke 3 and a capacitor 4. A control unit 5 and a feedback node 6 are connected in parallel with the capacitor 4 and output terminals, and the output of the feedback node 6 connected to the input of the control unit 5, the output of which is connected to the base-emitter junction of a pulsed regulating transistor 1. A second regulating transistor 7 is connected between the input and output pins, The aza-emitter junction of which is connected to the resistor 8, and the source and drain of the field-effect transistor 9, the gate of which is connected to the output of the feedback node 6, are connected to the base and the input bus. The device operates as follows. With an increase in the supply voltage between the common and the input stabilizer buses, at the initial moment the gate potential of the field-effect transistor 9 is equal to the source potential and is equal to zero. Through the channel of the FET 9, a current begins to flow, which opens the regulating transistor 7, and the voltage at the output of the stabilizer starts to increase. The voltage at the output of the feedback node 6 at this point repeats the voltage on the output busses of the stabilizer, as it is input relative to the feedback node (see Fig. 2). The gate of the field-effect transistor 9 is inversely displaced, and the magnitude of the voltage between the source and the gate of the field-effect transistor 9 is equal. 6.9. APT where Ugg .р is the base-emitter voltage of the open additional control transistor 7. 02 .2 After reaching the output device bus, the voltage equal to the voltage of the stabilization of the feedback node 6, the output voltage of the feedback node 6 starts to decrease and reaches the value of U the voltage at the output of the feedback node 6 in the stabilization mode only through the regulating transistor 7, while IB (and. u.-j.nr where and.. | is the voltage at the output of the stabilizer , stabilized only by the regulating transistor 7. The channel current field-effect transistor 9 decreases, the control transistor 7 closes, stabilizes the voltage at the output of the device in a linear mode. Control unit 5 receives the supply voltage and at its output pulses are generated to the base of the control transistor 1. pulses that, changing according to the law, formed by control unit 5, and smoothed by a filter made on diode 2, throttle 3 and capacitor 4, increase the output voltage of the device to long as the voltage at the output node feedback 6 reaches values UQ J, yj. (the voltage at the output of the feedback node 6 in the pulse stabilization mode of the output voltage) which, when fed to the input of the control unit 5, changes the law of the formation of the output pulses of the regulating transistor 1 so that the device returns to equilibrium. The cut-off voltage of transistor 9 must be chosen in such a way that the following condition is met: Uc, .flc -Uc 0.c, tic where UCT. is the voltage on the stabilizer code, which is stabilized only by the pulsed regulating transistor 1. Since the voltage I.r tir the pulse stabilization mode .. pt st, isp Uo.c. is satisfied with the above condition U (,, f,, ", the field effect transistor 9 is completely closed and the control transistor 7 is closed. As a result, the current flowing through