SU1246086A1 - Device for entering information from punched cards - Google Patents

Device for entering information from punched cards Download PDF

Info

Publication number
SU1246086A1
SU1246086A1 SU843824436A SU3824436A SU1246086A1 SU 1246086 A1 SU1246086 A1 SU 1246086A1 SU 843824436 A SU843824436 A SU 843824436A SU 3824436 A SU3824436 A SU 3824436A SU 1246086 A1 SU1246086 A1 SU 1246086A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
read
trigger
Prior art date
Application number
SU843824436A
Other languages
Russian (ru)
Inventor
Сергей Иванович Боридько
Эдуард Вячеславович Безносов
Олег Геннадьевич Кузнецов
Original Assignee
Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова filed Critical Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова
Priority to SU843824436A priority Critical patent/SU1246086A1/en
Application granted granted Critical
Publication of SU1246086A1 publication Critical patent/SU1246086A1/en

Links

Landscapes

  • Optical Transform (AREA)

Abstract

Изобретение относитс  к вычислительной технике и используетс  дл  перфоввода. Иель изобретени  - упрощение устройства. Оно содержит шифратор , элемент И, элемент ИЛИ, сумматоры по модулю два, элементы задержки и формирователи строба считывани  с их св з ми. Цель изобретени  достигаетс  за счет уменьшени  аппаратного состава на 20%. I з.п. ф-лы, 1 ил. to 4 Од 00 О)The invention relates to computing and is used for perflowing. The invention is a simplification of the device. It contains an encoder, an AND element, an OR element, modulo-two adders, delay elements, and read-out strobe drivers with their connections. The purpose of the invention is achieved by reducing the hardware composition by 20%. I zp f-ly, 1 ill. to 4 Od 00 O)

Description

1one

Изобретение относитс  к вычислительной технике и предназначено дл  ввода информации с перфокарт.The invention relates to computing and is intended to enter information from punch cards.

Цель изобретени  - упрощение устройства .The purpose of the invention is to simplify the device.

На чертеже изображено устройство дл  ввода информации с перфокартThe drawing shows a device for entering information from punched cards

Устройство содержит первую группу 1 фотоприемников, первый формирователь 2 импульсов, регистр 3, вторую группу 4 фотоприемников, второй формирователь 5 импульсов, входы 6 шифратора, шифратор 7, элемент И 8, первый триггер 9, второй триггер 10, первый инвертор 11, элементы ИЛИ 12 и 13, второй инвертор 14, второй элемент 15 задержки, первый элемент 16 задержки, третий триггер 17, четвертый триггер 18, элементы И.Т1И 19 и 20, третий инвер- гор 21, четвертый инвертор 22, второй сумматор 23 по модулю два, первый сумматор 24 по модулю два, элемент ИЛИ 25, носитель 26 информации формирователи 27-30 стробов считыва ни .The device contains the first group of 1 photodetectors, the first driver 2 pulses, the register 3, the second group 4 photo detectors, the second driver 5 pulses, the inputs 6 encoder, the encoder 7, the element And 8, the first trigger 9, the second trigger 10, the first inverter 11, the elements OR 12 and 13, the second inverter 14, the second delay element 15, the first delay element 16, the third trigger 17, the fourth trigger 18, the elements I.TII 19 and 20, the third inverter 21, the fourth inverter 22, the second adder 23 modulo two , the first adder 24 modulo two, the element OR 25, the carrier 26 infor ation formers 27-30 gates by reading either.

Устройство работает следующим образом ,The device works as follows

В процессе поразр дного считывани  информации с носител  26 происходит зетемнение передним краем носител  26 фотоприемников второй группы 4, ЧТО однозначно определ ет пор дковый номер считываемого информационного разр да. During the bit-wise reading of information from the carrier 26, the front edge of the carrier 26 of the photodetectors of the second group 4 is zemtemnenie, that uniquely identifies the sequence number of the read information bit.

При считьшании информационного разр да первой группой I фотоприемников его.код, сформированный вторы формирователем 5 импульсов, поступает на первый вход регистра 3, при этом затемн етс  передним краем носител  26 первый фотоприемник второ группы 4 фотоприемников- и на выходе второго формировател  5 имщшьсов по вл етс  импульс, поступающий на первый вход 6 шифратора 7. При этом на выходе шифратора по вл етс  код 0000002 при базе Х7Х6Х5Х4ХЗХ2Х1, где Х7 - XI - соответственно с седьмого по первый выходы шифратора. Единичный сигнал с первйго выхода шифратора 7 поступает на пр мой вхо второго триггера 10 и через второй инвертор 14 и элемент ИЛИ 13 - на инверсный вход второго триггера 10 При этом последний устанавливаетс  в единичное состо ние. Этот сигнал поступает также на элемент 6 задер When the information bit is read by the first group I of its photodetectors, the code formed by the pulse shaper 5 is fed to the first input of the register 3, while the front edge of the carrier 26 is darkened by the first photoreceiver of the second group of 4 photoreceivers and at the output of the second shaper 5 pulse arrives at the first input 6 of the encoder 7. At the same time, the code 0000002 appears at the output of the encoder with the base Х7Х6Х5Х4ХЗХ2Х1, where Х7 - XI - from the seventh to the first outputs of the encoder, respectively. A single signal from the first output of the encoder 7 is fed to the direct input of the second trigger 10 and through the second inverter 14 and the element OR 13 to the inverse input of the second trigger 10. The latter is set to one. This signal also goes to the element 6

00

5five

ки, а с его выхода через один такт - на пр мой вход червертого триггера 18 и через четвертый инвертор 22 и элемент ИЛИ 20 на инверс11ый выход четвертого триггера 18, устанавлива  его в единичное положение. Таким образом ., в четвертый триггер 18 запи- сьшаетс  та же информаци , что и во второй триггер 10, но с задержкой в один такт, т.е., во втором такте работы . Нзшевой сигнал с второго выхода шифратора 7 поступает на пр мой вход первого триггера 9 и через первый инвертор 11 и элемент ИЛИ 12 - на ин5 версный вход первого триггера 9, при этом последний устанавливаетс  в нулевое положение.ki, and from its output in one cycle to the direct input of the inverted trigger 18 and through the fourth inverter 22 and the element OR 20 to the inverse output of the fourth trigger 18, set it to a single position. Thus, in the fourth trigger 18, the same information is recorded as in the second trigger 10, but with a delay of one cycle, i.e., in the second cycle of operation. A second signal from the second output of the encoder 7 is fed to the direct input of the first trigger 9 and through the first inverter 11 and the element OR 12 to the reverse input of the first trigger 9, the latter being set to the zero position.

Нулевой сигнал с второг о выхода шифратора 7 поступает также на элемент 15 задержки, а с его выхода на пр мой вход третьего триггера 17 и через третий инвертор 21 и элемент ИЛИ 9 поступает на инверсный вход третьего триггера 17, устанавлива  его в нулевое положение. Таким образом, в третьем триггере 17 записываетс  та же информаци , что и в первом триггере 9, но с задержкой в один такт, т.е. информаци  записы0 ваетс  во втором такте работы.The zero signal from the second output of the encoder 7 also goes to the delay element 15, and from its output to the direct input of the third trigger 17 and through the third inverter 21 and the OR element 9 enters the inverse input of the third trigger 17, sets it to the zero position. Thus, in the third trigger 17, the same information is recorded as in the first trigger 9, but with a delay of one cycle, i.e. information is recorded in the second cycle of operation.

В лервом такте работы с первого триггера 9 на первый вход сум -1ато- па 23 по модулю два поступает нулевой сигнал, на второй вход суммато5 ра 23 по модулю два с второго триггера IО также поступает нулевой сигнал , так как перед приемом новой перфокарты все триггеры привод тс  в нулевое положение сигналом, посту-,In the first clock cycle, from the first trigger 9 to the first input of the sum-1-pato-23 modulo two a zero signal arrives, to the second input of the adder 23 modulo-two the second trigger IO also receives a zero signal, because before receiving the new punched card all the triggers driven to zero position by a post,

пающим с выхода элемента И 8, причем этот сигнал формируетс  при по влении на седьмом и п том выходах шифратора , 7 едини чных сигналов (код 1010000), т.е. при затемнении последнего , восьмидес того фотоприемника второй группы 4 фотоприемников. Поэ тому с выхода сумматора 23 по модулю два на первый вход элемента ИЛИ 25 поступает нулевой сигнал. Hg пер30 вый вход сумматора 24 по модулю два с второго триггера 10 поступает единкчный сиг1|ал, а на второй вход сумматора 24 по модулю два с четвертого триггера 18 поступает нулевой сигнап, поэтому с выхода сумматора 24 по модулю два на вход элемента ИЛИ 25 поступает единичный сигнал , а с выхода элемента ИЛИ 25 на And 8, from the output of the element, and this signal is formed when the encoder appears on the seventh and fifth outputs, 7 single signals (code 1010000), i.e. when darkening the last, eighty one photodetector of the second group of 4 photodetectors. Therefore, the output of the adder 23 modulo two to the first input of the element OR 25 receives a zero signal. Hg the first input of the adder 24 modulo two from the second trigger 10 receives a single signal, and the second input of the adder 24 modulo two from the fourth trigger 18 receives a zero signal, therefore from the output of the adder 24 modulo two to the input of the OR 25 element a single signal, and from the output of the element OR 25 to

5five

5555

второй вход регистра 3 поступает сигнал, разрешающий запись информации с первой позиции носител  26 в вычислительную машину.the second input of register 3 receives a signal permitting the recording of information from the first position of the carrier 26 to the computer.

При считывании второго информационного разр да (во втором такте работы) первой группы 1 фотоприемника его код, сформированный формирователем 2 импульсов, поступает на первый вход регистра 3, при этом затемн етс  передним краем носител  26 второй фотоприемник второй группы 4 фотоприемников и на выходе формировател  5 импульсов по вл етс  импульс, поступающий на первый вход 6 шифратора 7, При этом на выходе шифратора по вл етс  код 0000010 По описанным цеп м во втором такте в первый триггер-9 записываетс  единичный сигнал, а во второй триггер 10 - нулевой сигнал. В это врем  в третьем триггере 17 записан нулевой сигнал, а в четвертом триггере 18 - единичный сигнал. Информаци , записанна  в,первом триггере 9 и в третьем трисгере 17, сра ниваетс  в сумматор е 23 по модулю два, при этом единичный сигнал поступает на первый вход элемента ИЛИ 25. Информаци , записанна  во втором триггере 10 и четвертом триггере 18 сравниваетс  в сумматоре 24 по модулю ;два, при этом единичный сигнал поступает на второй вход элемента ИЛИ 25, на выходе которого формируетс  единичный сигнал поступающий на второй вход регистра 3. Тем самым разрейаетс  считывание информации со второй позиции носител  26..When reading the second information bit (in the second cycle of operation) of the first group 1 photodetector, its code formed by the pulse shaper 2 is fed to the first input of the register 3, while the second photoreceiver of the second group 4 of the photodetectors dims at the front edge of the carrier 26 and at the output of the shaper 5 of pulses, a pulse arrives at the first input 6 of the encoder 7, the code 0000010 appears at the output of the encoder. According to the described circuits in the second cycle, a single signal is recorded in the first trigger-9, and in the second trigger 10 - zero signal. At this time, a zero signal is recorded in the third trigger 17, and a single signal in the fourth trigger 18. The information recorded in the first trigger 9 and in the third triger 17 is matched to the modulator e 23, modulo two, and the single signal arrives at the first input of the element OR 25. The information recorded in the second trigger 10 and the fourth trigger 18 is compared in the adder 24 modulo; two, wherein a single signal arrives at the second input of the element OR 25, at the output of which a single signal is generated arriving at the second input of the register 3. Thus, reading of information from the second position of the carrier 26 is spread.

Т ак как в сумматоре 23 и 24 по модулю два каждый раз сравниваетс  информаци , полученна  с первого и второго шифратора 7 в текущем такте работы и в предыдущем, то сумматоры 23 и 24 по модулю два каждый раз фиксируют несовпадение информации, при этом элемент ИЛИ 25 каждый раз выдает в регистр 3 сигнал, разрешающий считывание информации. В случае , если носитель по причине неисправности не продвинетс  дл  считывани  следующего информационного разр да , то информаци , записанна  в триггеры 9 и 10 и триггеры 17 и 18 соответственно в текущем и предыдущем тактах, совпадает. Сумматоры 23 и 24 по модулю два зафиксируют совпадение информации, т.е. на их выходах будут нулевые сигналы, fia выходе элемента ИЛИ 25 также будет нулевой сигнал, и информаци  с носител  не запишетс    вычислительную ма- 5 шину. При дальнейшем движении носител  26 аналогично осуществл етс  запись разрешенного информационного слова. При затемнении носителем 26 последнего фотоприемника второй груп- 0 пы 4 фотоприемников на п том и седьмом выходах шифратора 7 формируютс  единичные сигналы, поступающие на входы элемента И 8, с выхода которого соответствующие элемен- 5 ты ИЛИ сигнал поступает на инверсные входы триггеров 9, 10, 17и18, которые устанавливаютс  в нулевое положение. Тем самым производитс  подготовка дл  приема новой перфокар- 0 ты.Since in the adder 23 and 24 modulo two each time the information obtained from the first and second encoder 7 is compared in the current operation cycle and in the previous one, the adders 23 and 24 modulo two each time fix a discrepancy of information, while the OR element 25 each time it outputs to register 3 a signal permitting the reading of information. In the event that the medium does not advance due to a failure to read the next bit of information, then the information recorded in the triggers 9 and 10 and the triggers 17 and 18, respectively, in the current and previous cycles coincides. Adders 23 and 24 modulo two will fix the coincidence of information, i.e. their outputs will have zero signals, fia the output of the element OR 25 will also have a zero signal, and the information from the carrier will not be recorded in the computational machine. Upon further movement of the carrier 26, the permitted information word is recorded in the same way. When the carrier 26 of the last photodetector of the second group 0 0 photodetectors darkens on the fifth and seventh outputs of the encoder 7, single signals are generated at the inputs of the element 8, from which output the corresponding elements of the OR signal goes to the inverted inputs of the trigger 9, 10 , 17 and 18, which are set to zero. Thereby, preparation is made for the reception of a new punched card.

Предлагаемое устройство ввода информации с перфокарт отличаетс  от известного белее простой схемой. Поскольку сложность схемы известного 5 устройства можно оценить по Квайну в 320 входов элементов, достаточных дл  реализации схемы, то очевидно упрощение схемы на 20%. При реализации схемы на элементах конкретной се- Q рии дл  реализации предлагаемого устройства потребуетс  60 корпусов микросхем . Таким образом, схема предла- . гаемого устройства будет всегда не менее чем на 20% проще схемы известного устройства.The proposed device for inputting information from punched cards differs from the known whiter than the simple scheme. Since the complexity of the circuit of the known 5 device can be estimated by Quine at 320 inputs of elements sufficient to implement the circuit, the simplification of the circuit by 20% is obvious. When implementing the circuit on the elements of a particular series, the implementation of the proposed device will require 60 chip packages. Thus, the scheme predla-. The desired device will always be at least 20% simpler than the scheme of the known device.

00

5five

5five

Claims (2)

1. Устройство дл  ввода информации с перфокарт, содержащее первую и вторую группы фотоприемников, пер- вйй и второй формирователи импульсов и регистр, выходы фотоприемников первой группы подключены через первый формирователь импульсов к информационным входам регистра, выходы фотоприемников второй группь подсоединены к входам второго формировател  импульсов, отличающеес  тем, что, с целью упрощени , оно содержит шифратор, элемент И, эле- мент ИЖ, сумматоры по модулю два, элементы задержки и формирователи строба считывани , выходы второго формировател  импульсов подключены к входам шифратора, первый вход которого подключен к первому входу первого формировател  стробов считывани  и через первый элемент задерж01. A device for entering information from punched cards containing the first and second groups of photodetectors, the first and second pulse drivers and the register, the outputs of the photodetectors of the first group are connected to the information inputs of the register through the first pulse shaper, the outputs of the photodetectors of the second group are connected to the inputs of the second pulse shaper characterized in that, for the sake of simplicity, it comprises an encoder, an AND element, an IL element, modulo-two adders, delay elements, and read gate generators, second outputs A pulse maker is connected to the inputs of the encoder, the first input of which is connected to the first input of the first reading gate generator and through the first element 0 5 five ки - к nepBObfy входу второго формировател  стробов считывани , второй выход шифратора подсоединен к первому входу третьего формировател  стробов считывани  и через второй элемент задержки - к первому входу четвертого формировател  стробов считывани , третий и четвертый выходы шифратора соединены с входами элемента И, выход которого подключен к вторым входам формирователей стробов считывани  с первого по чет 1Вертый, выходы первого и второго формирователей стробов считывани  соединены с входами первого сумматора по модулю два, выходы третьего и четвертого формирователей стробов считывани  соединены с входами второго сумматора по модулю два.ki - to the nepBObfy input of the second read gate generator, the second output of the encoder is connected to the first input of the third read gate generator, and through the second delay element - to the first input of the fourth read gate generator, the third and fourth encoder outputs are connected to the inputs of the And gate, whose output is connected to to the second inputs of the first-to-first 1 strobe read gates; the outputs of the first and second read gates are connected to the inputs of the first modulo-two adder; tego and fourth formers read strobes are connected to inputs of the second adder of modulo two. 460866460866 выход которого и выход первого сумматора по модулю два подключены к входам элемента ИЛИ, выход которого соединен со стробирующим входом ре2 гистра и  вл етс  выходом устройства .the output of which and the output of the first modulo adder two are connected to the inputs of the OR element, the output of which is connected to the register gate gate input and is the output of the device. 2. Устройство по п. 1, о т л и - чающеес  тем, что формирователь стробов считывани  содержит2. The device according to claim 1, about tl and - the fact that the shaper read driver contains 10 триггер, инвертор и элемент ИЛИ, входы установки в единицу триггера и инвертора  вл ютс  первым входом формировател , первый вход элемента ИПИ  вл етс  вторым входом форми15 ровател , второй вход соединен с выходом инвертора, выход - с входом установки в нуль триггера, выход которого  вл етс  выходом формировател  .10 the trigger, the inverter and the OR element, the inputs of the installation into the trigger unit and the inverter are the first input of the driver, the first input of the FDI element is the second input of the controller, the second input is connected to the output of the inverter, the output to the input of the zero setting of the trigger, the output of which is the output of the former. ггyy Составитель И. Алексеев Редактор Н. Тупица Техред Э.Чижмар Корректор В. Бут гаCompiled by I. Alekseev Editor N. Tupitsa Tekhred E. Chizhmar Proofreader V. Butt Заказ 4000/41 Тираж 671ПодписноеOrder 4000/41 Circulation 671 Subscription ВНИИПИ Государственного комитета СССРVNIIPI USSR State Committee по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5for inventions and discoveries 113035, Moscow, Zh-35, Raushsk nab., 4/5 Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4Production and printing company, Uzhgorod, st. Project, 4
SU843824436A 1984-12-18 1984-12-18 Device for entering information from punched cards SU1246086A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843824436A SU1246086A1 (en) 1984-12-18 1984-12-18 Device for entering information from punched cards

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843824436A SU1246086A1 (en) 1984-12-18 1984-12-18 Device for entering information from punched cards

Publications (1)

Publication Number Publication Date
SU1246086A1 true SU1246086A1 (en) 1986-07-23

Family

ID=21151301

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843824436A SU1246086A1 (en) 1984-12-18 1984-12-18 Device for entering information from punched cards

Country Status (1)

Country Link
SU (1) SU1246086A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4138131A1 (en) * 1991-10-19 1993-04-22 Provera Ges Fuer Projektierung Non-contact chip card with integrated microprocessor - has read/write facility provided by optical capacitive or inductive coupling to card, and display powered by solar energy

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № А23116, кл. G 06 F 3/08, 1965. Авторское свидетельство СССР 739512, кл. G 06 F 3/08, 1972. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4138131A1 (en) * 1991-10-19 1993-04-22 Provera Ges Fuer Projektierung Non-contact chip card with integrated microprocessor - has read/write facility provided by optical capacitive or inductive coupling to card, and display powered by solar energy

Similar Documents

Publication Publication Date Title
SU1246086A1 (en) Device for entering information from punched cards
SU739512A1 (en) Device for data input from punched carriers
SU1361550A1 (en) Microprogram automatic unit
SU1352485A1 (en) Microprogram automatic unit
SU1203703A1 (en) Movement-to-digital converter
SU1649531A1 (en) Number searcher
SU447754A1 (en) Memory device
SU1531156A1 (en) Programmer
SU1218461A1 (en) Controlled pulse repetition frequency divider
SU1315983A1 (en) Checking device
SU1221716A1 (en) Device for generating pulse sequences
SU1225032A1 (en) Device for programmed polling of telemetric channels
SU1238129A1 (en) Device for reception of serial code
SU1179356A1 (en) Information input-output device
SU1418699A1 (en) Device for retrieving information from punched tape
SU1305639A1 (en) Function interpolator
SU1347160A1 (en) Multiphase pulse generator
SU1474592A1 (en) Device for processing signals of multi-channel programmer-timer
SU1499347A1 (en) Device for checking discrete signals
SU1041378A1 (en) Method for reading-out numbers of vehicle units
SU1354227A1 (en) Device for controlling information printing format
SU1545326A1 (en) Time-pulse code decoder
SU1434558A1 (en) Digital signal regenerator
SU1236560A1 (en) Storage
SU1485313A1 (en) Memory block check unit