SU1192129A1 - Device for checking pulse sequence - Google Patents

Device for checking pulse sequence Download PDF

Info

Publication number
SU1192129A1
SU1192129A1 SU833593488A SU3593488A SU1192129A1 SU 1192129 A1 SU1192129 A1 SU 1192129A1 SU 833593488 A SU833593488 A SU 833593488A SU 3593488 A SU3593488 A SU 3593488A SU 1192129 A1 SU1192129 A1 SU 1192129A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
bus
inputs
elements
output
Prior art date
Application number
SU833593488A
Other languages
Russian (ru)
Inventor
Vladimir V Skryabin
Leontij N Gerasimov
Original Assignee
Vladimir V Skryabin
Leontij N Gerasimov
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladimir V Skryabin, Leontij N Gerasimov filed Critical Vladimir V Skryabin
Priority to SU833593488A priority Critical patent/SU1192129A1/en
Application granted granted Critical
Publication of SU1192129A1 publication Critical patent/SU1192129A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может быть использова-’ но в устройствах контроля, обработки и передачи информации.The invention relates to a pulse technique and can be used ’but in control devices, processing and transmission of information.

Известно устройство для контроля -* последовательности импульсов, содержащее элемент ИЛИ, три триггера, два элемента И и два элемента задержки, соответственно связанные между собой ,A device is known for controlling - * a sequence of pulses containing an OR element, three flip-flops, two AND elements and two delay elements, respectively, interconnected,

Недостатком данного устройства, является то, что оно не обеспечивает контроля длительности импульсов.The disadvantage of this device is that it does not provide control of the pulse duration.

Наиболее близким к изобретению является устройство для контроля последовательности импульсов, содержащее элемент задержки, формирователь импульсов, два триггера, инвертор, два элемента И и элемент ИЛИ, соответственно связанные между собой ПГ} .Closest to the invention is a device for controlling a sequence of pulses, containing a delay element, a pulse shaper, two triggers, an inverter, two AND elements and an OR element, respectively, connected with each other PG}.

Недостатком данного устройства является то, что оно не определяет, какой из параметров и в какую сторону отклоняется от номинального значения за пределы заданных допусков, а фиксирует только факт нарушения нормальной работы источника контролируемой последовательности импульсов. Однако во многих случаях необ- 30 ходимы более конкретные данные контроля .The disadvantage of this device is that it does not determine which of the parameters and in which direction it deviates from the nominal value beyond the specified tolerances, and records only the fact of disturbance of the normal operation of the source of the monitored pulse sequence. However, in many cases more specific control data is needed.

Цель изобретения — расширение функциональных возможностей устройства . 35The purpose of the invention is to expand the functionality of the device. 35

Поставленная цель достигается тем, что в устройство для контроля последовательности импульсов, содержащее формирователь импульсов, элемент задержки, два триггера и два злемен— 40 та И, первые входы которых соединены с выходами первого и второго триггеров соответственно, первые входы которых подключены соответственно к первому и второму выходам элемента за— 5 держки, вход которого соединен с первым выходом формирователя импульсов, дополнительно введены два элемента И и два триггера, первые входы которых подключены соответственно 50 к третьему и четвертому выходам элемента задержки, вход которого соединен с вторыми входами первого и второго триггеров и с первыми входами первого и второго дополнительных 55This goal is achieved by the fact that the device for controlling a sequence of pulses, containing a pulse shaper, a delay element, two triggers and two elements — 40 ta AND, the first inputs of which are connected to the outputs of the first and second triggers, respectively, the first inputs of which are connected respectively to the first and The second output of the element is a 5-holder, the input of which is connected to the first output of the pulse shaper, additionally introduced two elements And two triggers, the first inputs of which are connected respectively 50 to three the third and fourth outputs of the delay element, the input of which is connected to the second inputs of the first and second flip-flops and to the first inputs of the first and second additional 55

элементов И, вторые входы которых подключены к выходам первого и второго дополнительных триггеров соответственно, вторые входы которых соединены с. вторым выходом формирователя импульсов и с вторыми входами первого я второго элементов И.And elements, the second inputs of which are connected to the outputs of the first and second additional triggers, respectively, the second inputs of which are connected to. the second output of the pulse shaper and with the second inputs of the first and second elements I.

Па фиг.1 приведена структурная схема устройства; на фиг.2 - временная диаграмма его работы,Pa figure 1 shows the structural diagram of the device; figure 2 - the timing diagram of his work,

Устройство содержит формирователь 1 импульсов, элемент 2 задержки, триггеры 3-6, элементы И 7-10, входную шину 11 контролируемой последовательности импульсов, выходные шины 12-15, шину 16 импульса, формируемого по переднему фронту входного импульса, шину 17 импульса, формируемого гю заднему фронту входного импульса, шипы 18-21 соответственно первого, второго, третьего, четвертого выходов элемента 2 задержки, причем первые входы элементов И 7,8 соединены с выходами первого и второго триггеров 3,4 соответственно, первые входы которых подключены соответственно к первому и второму выходам элемента 2 задержки, вход которого соединен с первым выходом формирователя 1 импульсов, с вторыми входами первого и второго триггеров 3,4 и с первыми входами первого и второго дополнительных элементов И 9,10, вторые входы которых подключены к выходам первого и второго дополнительных триггеров 5,6 соответственно, первые входы которых соединены соответственно с третьим и четвертым выходами элемента 2 задержки, а вто• рые входы дополнительных триггеров 5,6 подключены к второму выходу формирователя 1 импульсов и к вторым входам первого и второго элементов И 7,8.The device contains a pulse shaper 1, a delay element 2, triggers 3-6, And 7-10 elements, an input bus 11 of a controlled pulse sequence, output buses 12-15, a pulse bus 16 formed on the leading edge of the input pulse, a pulse bus 17 generated gy the trailing edge of the input pulse, spikes 18-21, respectively, of the first, second, third, fourth outputs of delay element 2, the first inputs of elements And 7.8 are connected to the outputs of the first and second triggers 3,4, respectively, the first inputs of which are connected respectively At the first and second outputs of the delay element 2, the input of which is connected to the first output of the pulse shaper 1, with the second inputs of the first and second triggers 3,4 and the first inputs of the first and second additional elements 9,10, the second inputs of which are connected to the outputs the first and second additional triggers 5.6, respectively, the first inputs of which are connected respectively to the third and fourth outputs of the delay element 2, and the second inputs of additional triggers 5.6 are connected to the second output of the pulse former 1 and to torym inputs of the first and second AND 7,8.

Формирователь 1 импульсов может содержать элемент 22 задержки, инверторы 23, 24 и элементы И 25,26.The pulse shaper 1 may contain a delay element 22, inverters 23, 24, and And elements 25,26.

В исходном состоянии элементы И 25, 26 заперты сигналами соответственно с шины 11 и с выхода элемента 22 задержки. При поступлении на шину 11 положительного импульса открывается элемент И 25, ас некоторой задержкой на элементе 22 на выходе инвертора 23 появляется сигнал низкого уровня Г уровень "О"/, по которому запирается элемент И 25. По заднему фронту входного импульса на выходе инвертора 24 устанавлива—In the initial state, the elements And 25, 26 are locked with signals, respectively, from the bus 11 and from the output of the element 22 delay. When a positive pulse arrives on bus 11, element 25 opens with some delay on element 22 at the output of inverter 23 a low level signal G level "O" appears, by which element 25 locks. On the falling edge of the input pulse at the output of inverter 24, -

33

I 192129I 192129

4four

ется уровень "1", и срабатывает элемент И 26. Через некоторое время на выходе элемента 22 задержки появляется уровень "О", который запирает элемент И 2.6.The level "1" is indicated, and the element And 26 is triggered. After some time, at the output of the delay element 22 a level "O" appears, which locks the element 2.6.

Элемент 2 задержки может включать в себя счетчик 2 7 и дешифратор 28, По импульсу на шине 16 счетчик устанавливается в состояние "О". Далее счетчик отсчитывает количество тактовых импульсов (ТП), поступающих на его вход с шины 29, т.е. время от момента появления импульса на шине 16. По соответствующим комбинациям двоичного кода на выходных шинах 18-21 дешифратора 28 поочередно формируются импульсы.The delay element 2 may include a counter 2 7 and a decoder 28, The pulse on the bus 16, the counter is set to the state "O". Next, the counter counts the number of clock pulses (TS) arriving at its input from the bus 29, i.e. the time from the moment of appearance of the pulse on the bus 16. Pulses are alternately generated by the corresponding combinations of the binary code on the output buses 18-21 of the decoder 28.

На фиг. 2 приведена временная диаграмма работы устройства, в которой введены следующие обозначения:FIG. 2 shows a time diagram of the operation of the device, in which the following notation is entered:

соответственно время задержки импульса, поступающего с формирователя 1 на шины 18-21, причем интервал времени определяет допуск, на отклонение длительности импульса от номинального значения £0 , Δ = ΐз - допуск наrespectively, the delay time of the pulse coming from the driver 1 to the tires 18-21, and the time interval determines the tolerance for the deviation of the pulse duration from the nominal value £ 0 , Δ = z - the tolerance for

отклонение периода следования импульсов от номинального знгячения Тр.deviation of the pulse repetition period from the nominal pulse Tr.

Устройство работает следующим 30The device works as follows 30

образом,in the way

В исходном состоянии до момента времени ί0 на выходах триггеров 3-6 и элементов И 7—10 — низкий уровень напряжения (уровень "0"). При пос- 35 туплении по шине 11 входного импульса формирователь 1 по переднему фронту вырабатывает импульс, поступающий по шине 16 на вход элемента 2 задержки, который начинает форми- 40 ровать импульсы на шинах 18-21, задержанные относительно импульса на шине 16 соответственно на времяIn the initial state up to the point in time ί 0 at the outputs of the flip-flops 3-6 and elements I 7-10 - low voltage level (level "0"). When blunt through the input pulse bus 11, the shaper 1 generates a pulse through the front edge 16 on the bus 16 to the input of the delay element 2, which begins to generate pulses on the tires 18-21 delayed relative to the pulse on the bus 16, respectively

г ’ с1> 1 4 (Фиг.2^. Кроме того, по импульсу шины 16 триггер 3 перек— 45 лючается, на его выходе устанавливается уровень "1".g ' s 1> 1 4 (Figure 2 ^. In addition, bus 16 pulse triggers switch 3 to 45 and sets its level to "1" at its output.

Если входной импульс имеет длительность '?<'?. (с учетом допуска отклонения с должно быть в интерва— 50 ле Г, < С < , то по заднему фронту входного импульса появляющийся на шине 17 импульс проходит через элемент И 7 на выходную шину 12 в качестве сигнала "Ό г Кроме 55If the input pulse has a duration of '? <' ?. (taking into account the tolerance of the deviation c must be in the interval— 50 le G, <C <, then the pulse appearing on the bus 17 along the trailing edge of the input pulse passes through the element I 7 to the output bus 12 as a signal "Ό g Except 55

того, по импульсу на шине 17 триггер 5 переключается, на его вьп<оде устанавливается уровень "I".Moreover, the pulse 5 on the bus 17 triggers 5, switches to its top <ode level "I".

В случае поступления импульса нормальной длительности (ί\ <. ΐζ Сг) но сигналу с элемента 2 задержки, появляющемуся на шине 18 с задержкой на время ΐ, относительно импульса на шине 16, триггер 3 переключается до появления импульса на шине 17, и элемент И 7 становится запертым, сигнал на шине 12 не формируется.In the case of a pulse of normal duration (ί \ <. Ϊ́ζ C g ), but the signal from delay element 2 appearing on bus 18 with a delay of ΐ relative to the pulse on bus 16, trigger 3 switches until a pulse appears on bus 17, and And 7 becomes locked, the signal on the bus 12 is not formed.

Если очередной импульс преждевременно появляется на шине 11, (фиг.2) при 'Г<^3(с учетом допуска отклоне—If the next impulse appears prematurely on the bus 11, (FIG. 2) with 'Г <^ 3 (taking into account the tolerance of the deviation—

5 иия нормальный период Т должен быть в интервале ь $ <. Т то элемент 2The 5th normal period T should be in the interval $ <. T then item 2

задержки не успевает вырабатывать все выходные импульсы, так как по импульсу на шине 16 он возвращается в исходное состояние и начинает формировать новую серию импульсов.delays do not have time to generate all the output pulses, since the pulse on the bus 16, it returns to its original state and begins to form a new series of pulses.

На фиг.2 показано, что при Т <-Тэ триггер 5 не успевает переключиться импульсом с шины 20, поэтому очередной импульс шины 16 проходит через элемент И 9 на выходную шину 14 в качестве сигнала "Т.Figure 2 shows that at T <-T e the trigger 5 does not have time to switch the pulse from the bus 20, so the next bus pulse 16 passes through the element 9 to the output bus 14 as a signal "T.

При нормальном периоде к моменту поступления по шине 11 очередного импульса триггер 5 успевает переклю- чаться импульсом с шины 20 и запирать элемент И У до появления импульса на шине 16.In the normal period, by the time the next pulse arrives on the bus 11, the trigger 5 has time to switch the pulse from the bus 20 and lock the IB element until a pulse appears on the bus 16.

Если длительность входного импульса превышает допустимое значение'If the duration of the input pulse exceeds the allowable value '

, то по импульсу на шине 19 триггер 4 переключается в состояние, при котором разрешается открывание элемента И 8, поэтому импульс с шины 17 проходит через элемент И 8 на выходную шину 13 в качестве сигнала "ί. При нормальной длительности входного импульса сигнал на шине 19, устанавливающий триггер 4 в единичное состояние, проходит позже, чем сигнал на шине 17, поэтому не создаются условия срабатывания элемента И 8., then the pulse on bus 19 flip-flop 4 switches to the state in which opening of element 8 is permitted, therefore the pulse from bus 17 passes through element 8 of output bus 13 as a signal ". At a normal duration of the input pulse, the signal on bus 19 that sets the trigger 4 in one state, passes later than the signal on the bus 17, so the conditions for triggering the element And 8 are not created.

При Т/<? элемент 2 задержки успевает формировать сигнал на шине 21, поэтому на выходе триггера 6 устанавливается уровень "1". В момент поступления очередного импульса по шине 11 импульс с шины 16 проходит через элемент И 10 на шину 15 в качестве сигнала При нормальном периоде следования входныхWith T / <? the delay element 2 has time to generate a signal on the bus 21, so the level "1" is set at the output of the trigger 6. At the time of receipt of the next pulse on the bus 11, the pulse from the bus 16 passes through the element 10 to the bus 15 as a signal.

импульсов триггер 6 остается в ну—pulse trigger 6 remains in well—

$$

I 192129I 192129

66

левом состоянии, так как до появления сигнала на шине 21 элемент 2 задержки устанавливается в исходное состояние импульсом на шине 16. в исходное состояние импульсом на шине 16.the left state, since until a signal appears on the bus 21, the delay elements 2 are reset to the initial state with a pulse on the bus 16. To an initial state with a pulse on the bus 16.

Выходные шины 12-15 могут быть подключены через соответствующие формирователи к элементам индикации ~ лампочкам или светодиодам (_не' показаны).Output buses 12-15 can be connected through appropriate drivers to the display elements ~ light bulbs or LEDs (_not 'shown).

Изобретение по сравнению с известным устройством обеспечивает расширение функциональных возможностей устройства за счет определения вида отклонения параметров The invention in comparison with the known device provides enhanced functionality of the device by determining the type of deviation of parameters

контролируемой последовательности от их допустимых значений. В предлагаемом устройстве каждому из че5 тырех возможных вариантов отклонения параметров контролируемой после довательности от допустимых значений соответствует формирование сигнала на определенной выходной ши10 не. Благодаря этому оно может быть использовано, например, при настройке генераторов на определенную частоту и длительность импульсов, так как по сигналам на выходе пред15 латаемого устройства можно соответственно изменять параметры элементов регулировки частоты и длительности генератора импульсов.controlled sequence of their valid values. In the proposed device, each of the four possible variants of the deviation of the parameters of the controlled sequence from the permissible values corresponds to the formation of a signal at a certain output width. Because of this, it can be used, for example, when setting up generators for a certain frequency and pulse duration, since the signals at the output of the device being used can change the parameters of the frequency and pulse generator control elements accordingly.

11 eleven ПТ} ГPT } T г<Тз g <Tz г? τ» r? τ тзТг 1 - | TSZG 1 - | | к to ... ... .1 .one Г7 G7 1 one I I 1 one 1 one 1 „ 1 eleven 18 18 ±г ± g 1 one 1 one 1 one | | 13 13 гГ yy 1 one 1 one 1. ί 1. ί 20 20 Тз Tz “1 "one и ь. and b. 1 one 21 21 , Ч , H ςςΙ ςςΙ 1 ь 1 s 1 one

3 г~1 □____О— =3 g ~ 1 □ ____ O— =

* Π Π ΓΖΞ1_ΕΖΖΖ)-С г* Π Π ΓΖΞ1_ΕΖΖΖ) -C g

5 1 -----1 а_ш г5 1 ----- 1 a_sh g

6_____I6_____I

||||

1414

1515

Риг 7Rig 7

Claims (1)

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащее формирователь импульсов, элемент задержки, два триггера и два элемента И, первые входы которых соединены с выходами первого и второго триггеров соответственно, первые входы которых подключены соответственно к первому и второму выходам элемента задержки, вход которого соединен с первым выходом формирователя импульсов, о т л и — ч а ω щ е е с я тем, что, с целью расширения функциональных возможностей, в него дополнительно введены два элемента И и два триггера, первые входы которых подключены соответственно к третьему и четвертому выходам элемента задержки, вход которого соединен с вторыми входами первого и второго триггеров и с первыми входами - первого и второго дополнит льных элементов И, вторые входы которых подключены к выходам первого и второго дополнительных триггеров соответственно, вторые входы которых соединены с вторым выходом формирователя импульсов и с вторыми входами первого и второго элементов И.A DEVICE FOR MONITORING THE PULSE SEQUENCE, containing a pulse shaper, a delay element, two triggers and two AND elements, the first inputs of which are connected to the outputs of the first and second triggers, respectively, the first inputs of which are connected to the first and second outputs of the delay element, the input of which is connected to the first the output of the pulse shaper, about tl and - h and ω n and e with the fact that, in order to expand the functionality, it additionally introduced two elements And two trigger, the first inputs cat connected to the third and fourth outputs of the delay element, the input of which is connected to the second inputs of the first and second triggers and to the first inputs of the first and second additional elements And, the second inputs of which are connected to the outputs of the first and second additional triggers, respectively, the second inputs of which connected to the second output of the pulse shaper and with the second inputs of the first and second elements I. сwith <c 11921291192129 11921291192129 10ten 1515 2525
SU833593488A 1983-05-18 1983-05-18 Device for checking pulse sequence SU1192129A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833593488A SU1192129A1 (en) 1983-05-18 1983-05-18 Device for checking pulse sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833593488A SU1192129A1 (en) 1983-05-18 1983-05-18 Device for checking pulse sequence

Publications (1)

Publication Number Publication Date
SU1192129A1 true SU1192129A1 (en) 1985-11-15

Family

ID=21064212

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833593488A SU1192129A1 (en) 1983-05-18 1983-05-18 Device for checking pulse sequence

Country Status (1)

Country Link
SU (1) SU1192129A1 (en)

Similar Documents

Publication Publication Date Title
US5059834A (en) Circuit device for eliminating noise from an input signal independent of time of arrival of noise or noise width
SU1192129A1 (en) Device for checking pulse sequence
SU617845A1 (en) Binary counter checking device
SU733096A1 (en) Pulse by length selector
RU2097820C1 (en) Programmable timer
SU851760A2 (en) Pulse duration discriminator
SU1457160A1 (en) Variable frequency divider
SU1665509A1 (en) Selector of pulses according to their lengths
SU1381326A1 (en) Method and apparatus for detecting passage of reciprocate moving object
SU924841A1 (en) Pulse synchronizing device
SU834877A1 (en) Device for detecting pulse loss
SU907791A1 (en) Pulsce disciminator by interval between pulses
SU1370783A1 (en) Resettable pulse repetition rate divider
SU1480120A1 (en) Pulse repetition rate divider with controllable pulse duration
SU684725A1 (en) Controllable pulse generator
SU1707752A1 (en) Selector of pulses
SU822333A1 (en) Pulse discriminator
SU1647862A1 (en) Pulse sequence driver
RU1793543C (en) Tuneable divider of pulse sequence frequency
SU930641A1 (en) Pulse length discriminator
SU545075A1 (en) Variable Time Shaper Driver
SU455464A1 (en) A device for forming a series of pulses
RU1800591C (en) Multiphase pulse generator
SU632108A1 (en) Clock pulse shaper
SU921094A1 (en) Decimal counter