SU1190518A1 - Modulo three counting device with check - Google Patents

Modulo three counting device with check Download PDF

Info

Publication number
SU1190518A1
SU1190518A1 SU833680558A SU3680558A SU1190518A1 SU 1190518 A1 SU1190518 A1 SU 1190518A1 SU 833680558 A SU833680558 A SU 833680558A SU 3680558 A SU3680558 A SU 3680558A SU 1190518 A1 SU1190518 A1 SU 1190518A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
modulo
outputs
counter
output
Prior art date
Application number
SU833680558A
Other languages
Russian (ru)
Inventor
Владимир Эмильевич Петров
Original Assignee
Предприятие П/Я М-5728
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5728 filed Critical Предприятие П/Я М-5728
Priority to SU833680558A priority Critical patent/SU1190518A1/en
Application granted granted Critical
Publication of SU1190518A1 publication Critical patent/SU1190518A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

СЧЕТНОЕ УСТРОЙСТВО ПО МОДУЛЮ ТРИ С КОНТРОЛЕМ, содержащее входную шину, первый счетчик по модулю три, второй счетчик по модулю три, два сумматора по модулю два и первый элемент ИЛИ, входы которого соединены с выходами первого и второго сумматоров по модулю два, первые входы которых соединены соответственно с пр мыми выходами первого и второго разр дов первого счетчика по модулю три, счетный вход которого соединен со счетным входом второго счетчика по модулю три и входной шиной, отличающеес  тем, что, с целью увеличени  глубины контрол , в него введены четыре элемента И, второй и третий элементы ИЛИ, а в качестве второго счетчика по модулю три использован трехразр дный кольцевой регистр сдвига, пр мые выходы второго и третьего разр дов которого соединены соответственно с вторыми входами первого и второго сумматоров по модулю два, выход первого элемента ИЛИ соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, первый и второй входы которого соединены соответственно с пр мыми выходами первого и второго разр дов первого счетчика по модулю три, третий вход второго элемента ИЛИ соединен с выходом третьего эле (О мента ИЛИ, входы которого соединены соответственно с выходами второго, третьего и четвертого элементов И, входы второго элемента И соединены с пр мыми выходами первого, третьего и с инверсным выходом второго разр дов кольцевого регистра сдвига, пр мые выходы первого, второго и инверсный выход третьего разр дов которого соединены с входами третьего со о ел элемента И, входы четвертого элемента И соединены с инверсными выходами разр дов кольцевого регистра сдвига. 00 ACCOUNT DEVICE THROUGH MODULE THREE WITH CONTROL, containing an input bus, the first modulo-three counter, the second modulo-three counter, two modulo-two adders and the first OR element, whose inputs are connected to the outputs of the first and second modulo-two adders, the first inputs of which connected respectively to the direct outputs of the first and second bits of the first modulo three counter, the counting input of which is connected to the counting input of the second counter modulo three and the input bus, characterized in that, in order to increase the depth of the counter l, four AND elements are entered into it, the second and third OR elements, and as the second counter modulo three a three-digit ring shift register is used, the direct outputs of the second and third bits of which are connected respectively to the second inputs of the first and second modulators two, the output of the first element OR is connected to the first input of the second element OR, the second input of which is connected to the output of the first element AND, the first and second inputs of which are connected respectively to the direct outputs of the first and second bits modulo three, the third input of the second element OR is connected to the output of the third element (OR, whose inputs are connected respectively to the outputs of the second, third and fourth elements AND, the inputs of the second element AND are connected to the direct outputs of the first, third and c the inverse output of the second bit of the ring shift register, the direct outputs of the first, second and inverse output of the third bit of which are connected to the inputs of the third element, And the inputs of the fourth element, And are connected to the inverse outputs rows ring shift register. 00

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  избыточно-кодированных синхронных цифровых устройств. Целью изобретени   вл етс  увеличение глубины контрол  путем контролировани  сбоев, привод щих к переводу двух счетных каналов в одинаковые , неиспользуемые (запрещенные) в цикле работы сбсто ни .The invention relates to automation and computing and can be used to control redundantly encoded synchronous digital devices. The aim of the invention is to increase the depth of control by monitoring failures leading to the transfer of two counting channels to the same, unused (prohibited) ones in the failure operation cycle.

На фиг. 1 приведена схема счетного устройства по модулю три с контролем- , на фиг. 2 - блок-схема счетного устройства с контролем с двум  дублирующими каналами с контролем , на фиг. 3 - схема счетного устройства по модулю дес ть с контролем.FIG. 1 is a diagram of a calculating device modulo three with control; FIG. 2 is a block diagram of a counting device with a control with two redundant channels with a control; FIG. 3 is a diagram of the calculating device modulo ten with control.

Устройство (фиг.1) содержит кольцевой регистр 1 сдвига с разр дами , счетчик 2 по модулю три с разр дами и , сумматоры и по модулю два, элементы И 4-7, элементы ИЛИ 8-10, входную шину 11 н выходную шину 12.The device (figure 1) contains a ring register 1 shift with bits, counter 2 modulo three with bits and, adders and modulo two, elements AND 4-7, elements OR 8-10, input bus 11 n output bus 12 .

Входы элемента ИЛИ 8 соединены с выходами сумматоров и первые входы которых соединены соответственно с пр мыми выходами разр дов 2:1 и 2:2 счетчика 2, счетный вход которого соединен со счетным входом кольцевого регистра 1 сдвига и входной шиной 11, пр мые выходы разр дов и регистра 1 соединены соответственно с вторыми входами сумматоров , и , выход элемента ИЛИ 8 соединен с первым входом элемента ИЛИ 10, второй вход которого соединен с выходом элемента И 4, первый и второй входы которого соединены соответственно с пр мыми выходами разр дов и счетчика 2, третий вход элемента ИЛИ 10 соединен с выходом элемента ИЛИ 9, входы которого соединены соответственно с выходами элементов И 5-7, входы элемента И 5 соединены с.пр мыми выходами разр дов и и с инверсным выходом разр да регистра 1, пр мые выходы разр дов и и инверсный вькод разр да которого соединен с входами элемента И 6, входы элемента И 7 соединены с инверсными выходами разр дов регистра 1, выходна  шина 12 соединена с выходом.элемента ИЛИ 10.The inputs of the element OR 8 are connected to the outputs of the adders and the first inputs of which are connected respectively to the direct outputs of bits 2: 1 and 2: 2 of counter 2, the counting input of which is connected to the counting input of the ring shift register 1 and the input bus 11, the direct outputs of the discharge and the register 1 is connected respectively to the second inputs of the adders, and the output of the element OR 8 is connected to the first input of the element OR 10, the second input of which is connected to the output of the element AND 4, the first and second inputs of which are connected respectively to the direct outputs of the bits and counter 2, the third input of the element OR 10 is connected to the output of the element OR 9, whose inputs are connected respectively to the outputs of the elements AND 5-7, the inputs of the element AND 5 are connected to the direct outputs of the bits and to the inverse output of the register 1, etc. My outputs of bits and of which the inverse code of bits of which is connected to the inputs of the element And 6, the inputs of the element And 7 are connected to the inverse outputs of the bits of the register 1, the output bus 12 is connected to the output of the element OR 10.

51825182

Сумматоры и и элемент ИЛИ 8 составл ют узел сравнени  кодов . Счетчик 2 работает в коде 00, 10, 01, 00,..., а кольцевой-регистр 1 - в коде 100, 010, 001, 100,....The adders and and the OR element 8 constitute the code comparison node. Counter 2 operates in the code 00, 10, 01, 00, ..., and the ring register 1 in the code 100, 010, 001, 100, ....

Элемент И 4 представл ет собой фиксатор неиспользуемого состо ни  1l счетчика 2. Элементы И 5-7Element AND 4 is a latch of an unused state of 1l counter 2. Elements AND 5-7

и элемент ИЛИ 9 составл ют фиксатор неиспользуемых состо ний 000, 110, 101 кольцевого регистра 1. Вместо элементов ИЛИ 8-10 может быть использован один элемент ИЛИ, имеющий семьand the element OR 9 constitutes a latch of unused states 000, 110, 101 of the ring register 1. Instead of the elements OR 8-10, one element OR having seven

входов.inputs.

Устройство работает следующим образом .The device works as follows.

В исходном состо нии на выходах регистра 1 присутствует код 100, аIn the initial state at the outputs of register 1 there is a code 100, and

на выходах счетчика 2 - код 00 (цепи установки на фиг. не показаны). При нормальной работе устройства при поступлении счетных импульсов по шине 11 коды на выходах разр дов иat the outputs of the counter 2 - code 00 (the circuit of the installation in Fig. not shown). During normal operation of the device, when receiving counting pulses through the bus, 11 codes at the outputs of bits and

регистра 1 и на выходах разр дов и .счетчика 2 соответствуют один другому, поэтому на выходе узла сравнени  (выход элемента ИЛИ 8) - нулевой сигнал и, соответственно, на register 1 and at the outputs of the bits and the counter 2 correspond to one another, therefore the output of the comparison node (the output of the element OR 8) is a zero signal and, accordingly,

выходной шине 12 также нулевой сигнал. Если имеет место сбой в множестве разрешенных состо нийs, то состо ни  соответствующих разр дов регистра 1 и счетчика 2 не соответствуют одноoutput bus 12 is also a zero signal. If there is a failure in the set of allowed states, then the states of the corresponding bits of register 1 and counter 2 do not correspond to one

другому и, следовательно, на выходе элемента ИЛИ 8 и на выходе элемента ИЛИ 10 - единичный сигнал.to another and, therefore, at the output of the element OR 8 and at the output of the element OR 10 - a single signal.

В случае сбо  в множестве запрещенных (неиспользуемых) состо нийIn case of failure in the set of forbidden (unused) states

регистра 1 или счетчика 2 на выходах соответствующих фиксаторов неиспользуемых состо ний (выход элемента ИЛИ 9 или выход элемента И 4) - сигнал логической единицы и в некоторых случа х на выходе элемента ИЛИ 8 . также сигнал логической единицы, что приводит к по влению сигнала ошибки на выходной шине 12.the register 1 or counter 2 at the outputs of the corresponding latches of unused states (element output OR 9 or element output 4) is a signal of a logical unit and, in some cases, at the output element OR 8. also a signal of a logical unit, which leads to the appearance of an error signal on the output bus 12.

Устройство (фиг.2) содержит входную шину 13, счетные каналы 14 и 15, блок 16 сравнени , фиксаторы 17 и 18 неиспользуемых состо ний, элемент ИЛИ 19, выходную шину 20 и шину 21 установки.The device (Fig. 2) contains an input bus 13, counting channels 14 and 15, a comparison unit 16, latches 17 and 18 unused states, an OR element 19, an output bus 20 and an installation bus 21.

Входна  шина 13 соединена со счетными входами счетных каналов 14 и 15, выходы которых соединены соответственно с первой и второй группой вхо-The input bus 13 is connected to the counting inputs of the counting channels 14 and 15, the outputs of which are connected respectively to the first and second groups of

3 . 3

дав блока 16 сравнени  и соответственно с входами фиксаторов 17 и 18 неиспользуемых состо ний, выходы которых соединены с входами элемен- та ИЛИ 19, дополнительный вход и выход которого соединены соответственно с вьпсодом блока 16 сравнени  и выходной шиной 20, шина 21 соединена с входами первоначальной установки счетных каналов 14 и 15.Having supplied the comparison unit 16 and, respectively, with the inputs of the latches 17 and 18 unused states, the outputs of which are connected to the inputs of the element OR 19, the additional input and output of which are connected respectively to the output of the comparison block 16 and the output bus 20, the bus 21 is connected to the inputs of the initial installation of counting channels 14 and 15.

В случае использовани  в качестве счетных каналов счетчиков, имеющих одинаковый модуль, но разную разр дность , блок сравнени  содержит комбинационную логическую часть (преобразователь кодов) или ПЗУ дл  приведени  кода работы первого счетчика .к коду работы второго счетчика и узелпоразр дного сравнени  кодов, который сравнивает на несовпадение код работы второго счетчика и преобразованный код работы первого счетчика .In the case of using counters with the same module but different sizes as counting channels, the comparison block contains a combination logic part (code converter) or ROM to bring the operation code of the first counter to the operation code of the second counter and the bit comparison code comparison that compares the mismatch code of the second counter and the converted code of the first counter.

Каждый фиксатор неиспользуемых состо ний реализован на элементе И-ИЛИ, который реализует минимальную дизъюнктивную функцию от всех запрещенных состо ний соответствующего счетчика.Each latch of unused states is implemented on the AND-OR element, which implements the minimum disjunctive function of all prohibited states of the corresponding counter.

Устройство (фиг.2) работает аналогично устройству (фиг.1).The device (figure 2) works similarly to the device (figure 1).

В случае использовани  в качестве счетных каналов одинаковых счетчиков , отпадает необходимость вIn case of using identical counters as counting channels, there is no need for

905184905184

применении одного из фиксаторов запрещенных состо ний.application of one of the fixators of prohibited states.

Устройство (фиг.З) содержит входную шину 22, двоично-дес тичные 5 счетчики 23 и 24, работающие в коде , узел 25 поразр дного сравнени , элемент ИЛИ 26, элемент И 27, элемент ИЛИ 28, выходную шину 29 и шину 30 установки.The device (FIG. 3) contains an input bus 22, binary-decimal 5 counters 23 and 24 operating in a code, a comparison unit 25, element OR 26, element AND 27, element OR 28, output bus 29 and installation bus 30 .

10 Шина 22 соединена со счетными входами счетчиков 23 и 24, выходы разр дов которых соединены соответственно с первой и второй группами входов узла 25, выход которого соединен с первым входом элемента10 Bus 22 is connected to counting inputs of counters 23 and 24, the outputs of which bits are connected respectively to the first and second groups of inputs of node 25, the output of which is connected to the first input of the element

ИЛИ 28, второй вход которого соединен с выходом элемента И 27, первый и второй входы которого соединены соответственнос выходом последнегоOR 28, the second input of which is connected to the output of the element AND 27, the first and second inputs of which are connected respectively to the output of the last

20 разр да счетчика 23 и выходом элемента ИЛИ 26, входы которого соединены с выходами второго и третьего разр дов счетчика 23.20 bits of the counter 23 and the output of the OR element 26, the inputs of which are connected to the outputs of the second and third bits of the counter 23.

Элементы 26 и 27 составл ют фикtaTop неиспользуе1«)1Х состо ний с кодами чисел от дес ти до п тнадцати .Elements 26 and 27 constitute the fictaTop unused 1) 1X state with codes of numbers from ten to fifteen.

Любой одновременный сбой счетчиков 23 и 24 в одно и то же запрещенное состо ние не обнаруживаетс  узлом 25, однако обнаруживаетс  фиксатором неиспользуемых состо ний .Any simultaneous failure of counters 23 and 24 into the same forbidden state is not detected by node 25, but is detected by the lock of unused states.

(put.Z(put.Z

f  f

2727

2929

Z8Z8

tiу I itiу I i

L-CLc

isis

30thirty

2424

cpui.Jcpui.J

Claims (1)

СЧЕТНОЕ УСТРОЙСТВО ПО МОДУЛЮ ТРЙ С КОНТРОЛЕМ, содержащее входную шину, первый счетчик по модулю три, второй счетчик по модулю три, два сумматора по модулю два и первый элемент ИЛИ, входы которого соединены с выходами первого и второго сумматоров по модулю два, первые входы которых соединены соответственно с прямыми выходами первого и второго разрядов первого счетчика по модулю три, счетный вход которого соединен со счетным входом второго счетчика по модулю три и входной шиной, отличающееся тем, что, с целью увеличения глубины контроля, в него введены четыре элемента И, второй и третий элементы ИЛИ, а в качестве второго счетчика по модулю три использован трехразрядный кольцевой регистр сдвига, прямые выходы второго и третьего разрядов которого соединены соответственно с вторыми входами первого и второго сумматоров по модулю два, выход первого элемента ИЛИ соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, первый и второй входы которого соединены соответственно с прямыми выходами первого и второго разрядов первого счетчика по модулю три, третий вход второго элемента ИЛИ соединен с выходом третьего элемента ИЛИ, входы которого соединены соответственно с выходами второго, третьего и четвертого элементов И, входы второго элемента И соединены с прямыми выходами первого, третьего и с инверсным выходом второго разрядов кольцевого регистра сдвига, прямые выходы первого, второго и инверсный выход третьего разрядов которого соединены с входами третьего элемента И, входы четвертого элемента И соединены с инверсными выходами разрядов кольцевого регистра сдвига.COUNTER MODULE FOR THREE MODULE WITH CONTROL, containing the input bus, the first counter modulo three, the second counter modulo three, two adders modulo two and the first element OR, the inputs of which are connected to the outputs of the first and second adders modulo two, the first inputs of which connected respectively to the direct outputs of the first and second bits of the first counter modulo three, the counting input of which is connected to the counting input of the second counter modulo three and the input bus, characterized in that, in order to increase the depth of control, not o four AND elements are introduced, the second and third OR elements, and a three-digit ring shift register is used as the second counter modulo three, the direct outputs of the second and third digits of which are connected respectively to the second inputs of the first and second adders modulo two, the output of the first OR element connected to the first input of the second OR element, the second input of which is connected to the output of the first AND element, the first and second inputs of which are connected respectively to the direct outputs of the first and second bits of the first modulo three, the third input of the second OR element is connected to the output of the third OR element, the inputs of which are connected respectively to the outputs of the second, third and fourth AND elements, the inputs of the second AND element are connected to the direct outputs of the first, third and inverse outputs of the second bits of the ring register a shift, the direct outputs of the first, second, and inverse outputs of the third bits of which are connected to the inputs of the third element And, the inputs of the fourth element And are connected to the inverse outputs of the bits of the circular register . 1190518 А1,190,518 A 1 1190518 21 1190518 2
SU833680558A 1983-12-27 1983-12-27 Modulo three counting device with check SU1190518A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833680558A SU1190518A1 (en) 1983-12-27 1983-12-27 Modulo three counting device with check

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833680558A SU1190518A1 (en) 1983-12-27 1983-12-27 Modulo three counting device with check

Publications (1)

Publication Number Publication Date
SU1190518A1 true SU1190518A1 (en) 1985-11-07

Family

ID=21095905

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833680558A SU1190518A1 (en) 1983-12-27 1983-12-27 Modulo three counting device with check

Country Status (1)

Country Link
SU (1) SU1190518A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Будинский Я. Логические цепи в цифровой технике. М.: Св зь, 1977, с. 268. Патент US № 3898444, кл. Н 03 К 21/34, 1975. *

Similar Documents

Publication Publication Date Title
US4538273A (en) Dual input watchdog timer
US4691319A (en) Method and system for detecting a predetermined number of unidirectional errors
CA1091353A (en) Vital digital communication system
US2958072A (en) Decoder matrix checking circuit
SU1190518A1 (en) Modulo three counting device with check
US4408184A (en) Keyboard switch circuit
US3170033A (en) Electrical generators of quasi-random symbols
Tao et al. A general technique for designing totally self-checking checker for 1-out-of-n code with minimum gate delay
IE46668B1 (en) A device for detecting errors ina digital transmission system
US3143645A (en) Two-way data compare-sort apparatus
SU913614A1 (en) Redundancy device
US3798554A (en) Digital sequential circuit
US7119587B2 (en) High frequency divider state correction circuit
SU608277A1 (en) Redundancy device
US3207888A (en) Electronic circuit for complementing binary coded decimal numbers
Unger Some additions to" solution of switching equations based on a tabular algebra"
RU1783527C (en) Device for forming evenness signal in shifting binary code
SU964626A1 (en) Device for checking reception fidality of information in berger codes
SU1451691A2 (en) Modulo-m adding and subtracting device
SU902264A1 (en) Reversible pulse counter
SU1513444A1 (en) Division device
SU1451780A1 (en) Three-channel majority=type redundancy storage
SU1501041A1 (en) Module for shaping overfilling indicator and normalization code
SU1751764A1 (en) Devise for modulo checking
SU1073769A1 (en) Digital amplitude discriminator