SU1185551A1 - Inverter control device - Google Patents

Inverter control device Download PDF

Info

Publication number
SU1185551A1
SU1185551A1 SU833603734A SU3603734A SU1185551A1 SU 1185551 A1 SU1185551 A1 SU 1185551A1 SU 833603734 A SU833603734 A SU 833603734A SU 3603734 A SU3603734 A SU 3603734A SU 1185551 A1 SU1185551 A1 SU 1185551A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
adder
input
output
inverter
Prior art date
Application number
SU833603734A
Other languages
Russian (ru)
Inventor
Юрий Александрович Дмитренко
Валентин Игоревич Олещук
Евгений Евгеньевич Чаплыгин
Original Assignee
Отдел Энергетической Кибернетики Ан Мсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Отдел Энергетической Кибернетики Ан Мсср filed Critical Отдел Энергетической Кибернетики Ан Мсср
Priority to SU833603734A priority Critical patent/SU1185551A1/en
Application granted granted Critical
Publication of SU1185551A1 publication Critical patent/SU1185551A1/en

Links

Landscapes

  • Inverter Devices (AREA)

Abstract

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ИНВЕРТОРОМ с частотно-импульсной модул цией кривой выходного напр жени , состо щего из двух импульсов, на полупериоде, содержащее генератор линейно измен ющегос  напр жени , подключенный к первому входу компаратора, к второму входу которого подсоединен сумматор, а к выходу - распределитель, И тактовых выходов которого св заны с управл ющими цеп ми h ключей, соединенных с входами сумматора, Ц источников посто нного напр жени , один из которых непосредственно соединен с входом сумматора, и источник управл ющего напр жени , отличающеес  тем, что,.с целью уменьшени  искажени  выходного напр жени  инвертора и упрощени  устрой ства, источник управл ющего напр жени  и (п - 1) источников посто нного напр жени  подсоединены к соответствующим ключам.A device for controlling an inverter with a frequency-pulse modulation curve of an output voltage consisting of two pulses, on a half-period, containing a generator of linearly varying voltage, connected to the first input of the comparator, to the second input of which is connected an adder, and to the output - a distributor And the clock outputs of which are connected to control circuits h of keys connected to the inputs of the adder, the DC voltage sources, one of which is directly connected to the input of the adder, and the control source Voltage protection, characterized in that, in order to reduce the distortion of the inverter output voltage and simplify the device, the control voltage source and (n - 1) constant voltage sources are connected to the appropriate switches.

Description

Изобретение относитс  к преобразовательной технике. Цель изобретени  - уменьшение искажени  кривой выходного напр жени  инвертора в процессе регулировани  величины выходного напр жени  и упрощение устройства. На фиг. 1 изображена функциональ на  схема устройства; на фиг.2 временные диаграммы,по сн ющие прин цип работы системы, (дл  определенности прин то, что в кривой выходно го напр жени  инвертора на полупери де содержитс  6 импульсов, ). Устройство содержит генератор 1 линейно измен кицегос  напр жени , соединенный с компаратором 2, который в свою очередь, св зан с распре делителем 3 управл ющих импульсов. Источник 4 управл ющего напр жени  и источники 5 и 6 посто нного напр  жени  через ключи 7-9 соединены с сумматором 10. Источник 11 посто нного напр жени  св зан с сумматором 10 напр мую. . Выход сумматора 10 подключен к второму входу компаратора 2. Управл ющие цепи ключей 7-9 соединены с распределителем 3. В основе функционировани  устрой ства лежит вертикальный принцип управлени . Частота выходного сигнгша U| генератора 1, имеющего треугол ную форму, в два раза превышает частоту выходного напр жени  инвертора (фиг. 2 а). В начале и в конце каждого полупериода (такт О распределител , фиг. 2 ж), ключи 7-9, интервалы включенного состо ни  которых показаны соответственно на фиг. 2 г - е, разомкнуты на компаратор 2 проход т сигналы U и }ц источника 11. В момент равенства двух указанных сигналов (момент t фиг. 2S) происходит срабатывание компаратора 2 и формирование переднего фронта первого на полупериоде выходного импульса, по команде компаратора 2 распределитель 3 переход в следующее состо ние (такт 1 на фиг. 2 ). Выходные сигналы компара тора 2 изображены на фиг. 2Ь . Крива  формируемого напр жени  показана на фиг. 2В , В такте 1 распределитель 3 выдает сигнал на замыкание ключа 7, после чего к сумматору 10 подключаетс  источник 4 управл ющего напр жени . Величина напр жени  источника 4 определ ет длительность выходных импульсов и соответственно величину выходного напр жени  инвертора . Задний фронт первого на полупериоде выходного импульса, как показано на фиг. 2 а ,& , формируетс  в момент равенства суммы напр жений напр жению U/(. После очередного срабатывани  компаратора 2 вновь мен етс  состо ние распределител  3 (такт 2 на фиг. 2) по команде распределител  3 замыкаетс  ключ 8 и размыкаетс  ключ 7, на сумматор 10 поступают напр жени  и„ и и (напр жение источника 5), в момент t( равенства которых с и формируетс  передний фронт второго от начала полупериода импульса кривой выходного напр жени . Аналогично через такт в момент tj осуществл етс  формирование переднего фронта третьего по счету выходного импульса. На второй половине полупериода начина  от его середины, осуществл етс  последовательное поэтапное уменьшение уровней напр жений, сопоставл емых на каждом тактовом интервале с напр жением U генератора 1 линейно измен ющегос  напр жени . Благодар  последовательности переключени  ключей 7-9 (фиг. 22.е) задаваемой распределителем 3, соблюдаетс  полна  симметри  формируемой кривой, временные полойсеки  задних фронтов импульсов второй половины полупериода (tg - t на фиг. 2 S ) симметричны моментам Временное положение отмеченных передних изадних фронтов импульсов  вл етс  фиксированным и зависит только от величины напр жений источников 5,6 и 11. Распределитель 3 устройства,  вл  сь основным логическим звеном системы, строитс  по схеме реверсивного счетчика, пор док работы которого задан временными диаграммами, (фиг. 2 1 -е ). Число состо ний счетчика , как и устройства-прототипа в общем случае равно (2п -1). Описанный алгоритм работы предлагаемого устройства позвол ет существенно улучшить гармонический состав выходного напр жени  инвертора поThe invention relates to a converter technique. The purpose of the invention is to reduce the distortion of the inverter output voltage curve in the process of regulating the output voltage and simplifying the device. FIG. 1 shows the functional scheme of the device; 2, timing diagrams explaining the principle of the system operation (for definiteness, it is assumed that there are 6 pulses per half-cycle in the output voltage curve of the inverter). The device contains a generator of linearly varying voltage, connected to comparator 2, which, in turn, is connected to the distributor 3 of control pulses. The control voltage source 4 and the constant voltage sources 5 and 6 are connected via keys 7-9 to the adder 10. The constant voltage source 11 is connected to the adder 10 directly. . The output of the adder 10 is connected to the second input of the comparator 2. The control circuits of the keys 7-9 are connected to the distributor 3. The operation of the device is based on the vertical principle of control. Frequency of the output signal U | generator 1, having a triangular shape, is twice the frequency of the inverter output voltage (Fig. 2a). At the beginning and at the end of each half-period (timing O of the distributor, Fig. 2 g), keys 7-9, the intervals of which are on, are shown respectively in Figs. 2 g - e, the signals U and} c of the source 11 are passed to the comparator 2. At the moment of equality of these two signals (time t in Fig. 2S), the comparator 2 is triggered and the leading edge of the first output pulse is formed at the half-cycle of the output pulse valve 3 transition to the next state (cycle 1 in Fig. 2). The output signals of the comparator 2 are depicted in FIG. 2b. The waveform of the voltage being formed is shown in FIG. 2B. In cycle 1, the valve 3 outputs a signal for closing the switch 7, after which the control voltage source 4 is connected to the adder 10. The magnitude of the voltage of source 4 determines the duration of the output pulses and, accordingly, the magnitude of the output voltage of the inverter. The falling edge of the first half-period output pulse, as shown in FIG. 2a, & is formed when the sum of the voltages is equal to the voltage U / (. After the comparator 2 is triggered again, the status of the distributor 3 changes again (step 2 in Fig. 2) at the command of the distributor 3 the switch 8 closes and the switch 7 opens, the adder 10 enters voltage and "and and (voltage source 5), at time t (equalities with and the leading front of the second from the beginning of the half-cycle pulse of the output voltage curve is formed. Similarly, the leading edge of the third output impulse In the second half of the half-period, starting from its middle, a gradual decrease in the voltage levels associated with each clock interval with the voltage U of the generator 1 of the linearly varying voltage is carried out. Thanks to the switch sequence of keys 7-9 (Fig. 22). e) set by the distributor 3, the full symmetry of the formed curve is observed, the temporal half-edges of the back edges of the pulses of the second half of the half period (tg - t in FIG. 2 S) are symmetric to the moments. The temporal position of the marked front and rear edges of the pulses is fixed and depends only on the magnitude of the voltages of the sources 5,6 and 11. The distributor 3 of the device, being the main logical link of the system, is constructed according to the reversible counter circuit, the order of which given by time diagrams, (Fig. 2 1 -e). The number of counter states, as well as the prototype devices, is generally equal to (2n -1). The described algorithm of operation of the proposed device allows to significantly improve the harmonic composition of the output voltage of the inverter.

гаетс  при заметно упрощенной структуре системы управлени . Кроме того.It is designed with a significantly simplified control system structure. Besides.

типом отсутствуют линейное звено и суммирующие усилители.type no linear link and summing amplifiers.

Фиъ. Z.Fi. Z.

(J,(J,

Claims (1)

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ИНВЕРТОРОМ с частотно-импульсной модуляцией кривой выходного напряжения, состоящего из двух импульсов, на полупериоде, содержащее генера- тор линейно изменяющегося напряжения, подключенный к первому входу компаратора, к второму входу которого подсоединен сумматор, а к выходу - распределитель, И тактовых выходов которого связаны с управляющими цепями И ключей, соединенных с входами сумматора, Н источников постоянного напряжения, один из которых непосредственно соединен с входом сумматора, и источник управляющего напряжения, отличающееся тем, что,.с целью уменьшения искажения выходного напряжения инвертора и упрощения устройства, источник управляющего напряжения и (п - 1) источников постоянного напряжения подсоединены к соответствующим ключам.DEVICE FOR CONTROLLING AN INVERTER with a pulse-frequency modulation of the output voltage curve, consisting of two pulses, at a half-period, containing a ramp generator, connected to the first input of the comparator, to the second input of which the adder is connected, and to the output - a distributor, And clock the outputs of which are connected to control circuits And keys connected to the inputs of the adder, N DC voltage sources, one of which is directly connected to the input of the adder, and the source is voltage, characterized in that, in order to reduce distortion of the inverter output voltage and simplify the device, the control voltage source and (n - 1) DC voltage sources are connected to the corresponding switches. Си слSi sl Фиг. 1FIG. 1
SU833603734A 1983-06-08 1983-06-08 Inverter control device SU1185551A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833603734A SU1185551A1 (en) 1983-06-08 1983-06-08 Inverter control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833603734A SU1185551A1 (en) 1983-06-08 1983-06-08 Inverter control device

Publications (1)

Publication Number Publication Date
SU1185551A1 true SU1185551A1 (en) 1985-10-15

Family

ID=21067861

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833603734A SU1185551A1 (en) 1983-06-08 1983-06-08 Inverter control device

Country Status (1)

Country Link
SU (1) SU1185551A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Забродин Ю.С. Автономные тиристорные инверторы с широтно-импульсным регулированием. М.: Энерги , 1977,с. 75. Авторское Свидетельство СССР № 1102014. кл. Н 02 Р 13/18, 1982. *

Similar Documents

Publication Publication Date Title
SU1185551A1 (en) Inverter control device
SU851732A1 (en) Device for control of valve-type converter
SU1576944A1 (en) Digital device for control of three-phase wide-pulse inverter
SU1102014A1 (en) Method of adjusting self-excited voltage inverter
SU1646026A1 (en) Device for controlling transformer converting d.c.voltage into voltage of preset shape
SU1107250A1 (en) Device for adjusting inverter with variable output frequency
SU921029A1 (en) Device for control of bridge-type pulse-width converter
SU1669066A1 (en) Device for control of direct frequency converter
SU913568A1 (en) Device for shaping pulse trains
SU1411960A1 (en) Digital device for controlling pulse-width converter
SU1104638A1 (en) Device for adjusting semi-bridge voltage inverter
SU1718364A1 (en) Four-phase step motor controller
SU896738A1 (en) Multiphase converter control device
SU1270883A1 (en) Function generator
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU1277400A1 (en) Bipolar current-to-frequency converter
SU1056422A1 (en) Control device for two-phase asynchronous motor
SU1077046A1 (en) Pulse delay device
SU1256191A1 (en) Switching device
SU1390748A1 (en) Method of controlling self-excited inverter with pulse-width modulation
SU860265A1 (en) Method and device for controlling direct frequency converter
RU2022442C1 (en) Device for shaping current in induction motor phase
SU839011A1 (en) Device for control of thyristorized frequetcy converter
SU785891A1 (en) Radio signal simulator
SU1491308A1 (en) Pulsed gate with control signal storage