SU1168865A1 - Stroboscopic oscillographic recorder of single electric signals - Google Patents

Stroboscopic oscillographic recorder of single electric signals Download PDF

Info

Publication number
SU1168865A1
SU1168865A1 SU833708740A SU3708740A SU1168865A1 SU 1168865 A1 SU1168865 A1 SU 1168865A1 SU 833708740 A SU833708740 A SU 833708740A SU 3708740 A SU3708740 A SU 3708740A SU 1168865 A1 SU1168865 A1 SU 1168865A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
input
output
control unit
Prior art date
Application number
SU833708740A
Other languages
Russian (ru)
Inventor
Вигаудас Броневич Квядарас
Станислав Францевич Мацкевич
Аркадий Иванович Найденов
Ричардас-Висвальдас Пранович Поцюс
Original Assignee
Вильнюсский Инженерно-Строительный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вильнюсский Инженерно-Строительный Институт filed Critical Вильнюсский Инженерно-Строительный Институт
Priority to SU833708740A priority Critical patent/SU1168865A1/en
Application granted granted Critical
Publication of SU1168865A1 publication Critical patent/SU1168865A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

СТРОБОСКОПИЧЕСКИЙ ОСЦИЛЛОГРАФИЧЕСКИЙ РЕГИСТРАТОР ОДНОКРАТНЫХ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ, содержаний линию задержки с отводами, вход которой соединен с шиной регистрируемого сигнала и входом блока управлени , а отводы - с первыми входами блоков выборки, выходы которых соединены с входами блоков усилени , а вторые входы - с выходами формирователей импульсов, входы которых соединены с выходами блоков регулируемой задержки, входами соединенных с первым выходом блока управлени , причем выходы блоков усилени  соединены с первыми входами блоков срав г ;а; I .неки , и матричный индикатор, отличающийс  тем, что, с целью повышени  точности регистрации , он снабжен сумматором, генератором тактовых импульсов, регистрами последовательного приближени , многорежимными буферными регистрами, шинными формировател ми с инверсией и цифроаналоговыми преобразовател ми, выходы которых соединены с вторыми входами блоков сравнени , выходами соединенных с первыми входами регистров последовательного приближени , вторые входы которых соединены с выходом генератора тактовых импульve сов, третьи входы - с первым выходом блока управлени , а выходы - с входами цифроаналоговых преобразчэвателей и первыми входами многорежимных буферных регистров и шинных формирователей с инверсией, вторые входы которых соединены с вторым выходом блока управлени  и первым входом матричного индикатора, вторым входом соединенного с выходом сумматора, 9д первый вход которого соединен с выходами многорежимных буферных регистэо ров, а второй вход - с выходами шин30 9) СП ных формирователей с инверсиейSTROBOSCOPIC OSCILLOGRAPHIC RECORDER OF SINGLE ELECTRIC SIGNALS, contents a delay line with taps, the input of which is connected to the bus of the recorded signal and the input of the control unit, and the taps with the first inputs of the sampling unit, the outlets are connected to the amplifiers, and the receptacles have a single rack. , the inputs of which are connected to the outputs of the adjustable delay units, the inputs connected to the first output of the control unit, and the outputs of the amplification units are connected to the first inputs and blocks compare r; a; I. Neki, and a matrix indicator, characterized in that, in order to improve the accuracy of registration, it is equipped with an adder, a clock generator, sequential approximation registers, multimode buffer registers, bus converters with inversion and digital-analog converters, the outputs of which are connected to the second the inputs of the comparison units, the outputs of the successive approximation registers connected to the first inputs, the second inputs of which are connected to the output of the clock pulse generator, the third input s - with the first output of the control unit, and outputs - with the inputs of digital-to-analog converters and the first inputs of the multimode buffer registers and bus drivers with inversion, the second inputs of which are connected to the second output of the control unit and the first input of the matrix indicator, the second input connected to the output of the adder, 9e the first input of which is connected to the outputs of the multimode buffer registrars, and the second input - to the outputs of buses30 9) SP inverters with inversion

Description

Изобретение относитс  к электроизмерительной технике и может быть использовано при определении формы однократных и редкоповтор ющихс  сигналов наносекундной длительности Целью изобретени   вл етс  повышение точности регистрации за счет введени  новых элементов, вследстви чего запоминающа  емкость в блоке выборки практически не разр жаетс . На чертеже изображена структурна электрическа  схема устройства. Устройство состоит из линии 1 задержки с отводами, блоков 2 выборки , блоков 3 усилени , формирова телей 4 стробимпульсов, блоков 5 сравнени , генератора 6 тактовых импульсов, блоков 7 регулируемой задержки, цифроаналоговых преобразо вателей 8, регистров 9 последовательного приближени , блока 10 упра лени , многорежимных буферных регистров 11, шинных формирователей 12 с инверсией, матричного индикато ра 13 и сумматора 14. Устройство работает следующим образом. Входной сигнал поступает на вход линии 1 задержки с отводами и блока 10 управлени . Блок 10 управлени  выдает на первый выход импульс, который поступает на входы блоков 7 регулируемой задержки и третьи вход регистров 9 последовательного приближени , подготавлива  их к работе Шаг считьшани  дискретньк значений входного сигнала определ етс  разностью задержек блоков 7 регулируемой задержки соседних каналов. Выходной импульс блока 7 регулируемой задержки запускает формиро ватель 4 стробимпульсов. Сформирова ный короткий стробимпульс включает блок 2 выборки и его запоминающа  емкость зар жаетс  суммой мгновенкого значени  исследуемого сигнала Ug(tj), действующего в момент поступлени  стробимпульса на данный отвод линии 1 задержки, и стробимпульса (t). Запомненное в блоке 2 выборки напр жение U,(t) Up(t, )+Uj(t,) поступает в блок 3 усилени , а с его выхода на первый вход блока 5 сравнени . На второй вход блока 5 сравнени  поступает на пр жение с выхода цифроаналогового преобразовател  8. Выходной сигнал блока 5 сравнени  управл ет работой регистра 9 последовательного приближени  таким образом, чтобы выходное напр жение цифроаналогового преобразовател  8 стало равным выходному напр жению блока 3 усилени . При этом на выходе регул тора регистра 9 последовательного приближени  вырабатьгоаетс  код N, пропорциональный сумме мгновенного значени  сигнала и стробимпульса N U4(t(). Этот код поступает на первые входы многорежимного буферного регистра 11 и шинного формировател  .1.2 с инверсией. Аналогично происходит измерение дискретных значений во всех каналах регистратора. После измере ни  блок 10 управлени  выдает на второй выход код управлени  записью и выходна  информаци  регистра 9 последовательного приближени  записываетс  в буферные регистры 11. Дп  того, чтобы из результатов измерений исключить погрешности, возникающие из-за нестабильности амплитуды стробимпульсов и его пролезани  в линию 1 задержки с отводами, а также из-за неидентичности каналов считывани  дискретных значений сигнала и их дрейфа. Через промежуток времени, определ емый наибольшей возможной длительностью исследуемого сигнала, блок 10 управлени  вновь вьщает на первый выход импульс, который через блок 7 регулируемой задержки повторно запускает формирователи 4 стробимпульсов . Аналогично предьщущему происходит измерение и преобразование в цифровой код N напр жени  пропорционального лишь стробимпульсу ) во всех каналах регистратора . По окончании цикла измерений блок 10 управлени  вьщает на второй выход код адреса первого канала, который по адресной шине поступает на вторые входы многорежимного буферного регистра 11 и шинного формировател  12 с инверсией и первый вход матричного индикатора 13. При этом происходит выдача информации на выходы многор.ежимного буферного регистра 11 и шинного формировател  12с инверсией, котора  по шине данных поступает на входы сумматора 14. Сумма пр мого кода многорежимного буферного регистра 11 и инверсного кода шинного формировател  12 с инверсией дает на выходе сумматора . 14 код, пропорциональный мгновенномуThe invention relates to electrical measuring technology and can be used in determining the shape of single and rare repetition signals of nanosecond duration. The aim of the invention is to improve the accuracy of recording by introducing new elements, as a result of which the storage capacity in the sampling unit is practically not discharged. The drawing shows a structural electrical circuit of the device. The device consists of a delay line 1 with taps, sampling blocks 2, amplification blocks 3, strobe pulses 4, comparison blocks 5, clock generator 6, adjustable delay blocks 7, digital-analog converters 8, successive approximation registers 9, control block 10 , multimode buffer registers 11, bus drivers 12 with inversion, matrix indicator 13 and adder 14. The device operates as follows. The input signal is fed to the input of the delay line 1 with taps and the control unit 10. The control unit 10 generates a pulse at the first output, which is fed to the inputs of blocks 7 of adjustable delay and the third input of registers 9 of successive approximation, preparing them for work. The step of calculating discrete values of the input signal is determined by the difference of delays of blocks 7 of adjustable delay of adjacent channels. The output pulse of the adjustable delay unit 7 starts the shaper 4 pulse generator. The generated short strobe pulse includes a sampling unit 2 and its storage capacity is charged with the sum of the instantaneous value of the signal Ug (tj) under investigation, which acts at the moment of arrival of the strobe pulse at this tap of the delay line 1, and the strobe pulse (t). The voltage U, stored in block 2, (t) Up (t,) + Uj (t,) is fed to gain unit 3, and from its output to the first input of comparison unit 5. The second input of the comparator unit 5 is fed to the output from the digital-to-analog converter 8. The output signal of the comparator unit 5 controls the operation of the sequential approximation register 9 so that the output voltage of the digital-analog converter 8 becomes equal to the output voltage of the amplifier unit 3. At the output of the sequential approximation register controller 9, a code N is generated proportional to the sum of the instantaneous value of the signal and strobe N U4 (t (). This code goes to the first inputs of the multimode buffer register 11 and the bus driver .1.2 with inversion. Similarly, the discrete measurement occurs values in all channels of the recorder. After measurement, the control unit 10 outputs the write control code to the second output and the output information of the sequential approximation register 9 is written into the buffer register 11. In order to exclude errors from the measurement results due to the instability of the amplitude of the strobe pulses and its passage to the delay line 1 with taps, as well as due to the nonidentity of the reading channels of the discrete values of the signal and their drift. Driven by the longest possible duration of the signal under study, control unit 10 again outputs a pulse to the first output, which, via adjustable delay unit 7, re-starts shapers of 4 strobe pulses. Similar to the previous one, measurement and conversion of the voltage proportional only to the strobe pulse to the digital code N occurs in all channels of the recorder. At the end of the measurement cycle, control unit 10 enters the second output with the address code of the first channel which, via the address bus, enters the second inputs of the multimode buffer register 11 and the bus driver 12 with inversion and the first input of the matrix indicator 13. In this case, information is output to the multipoints. of the short-term buffer register 11 and the bus driver 12 with an inversion, which is fed to the inputs of the adder 14 via the data bus. The sum of the direct code of the multimode buffer register 11 and the inverse code of the bus driver 12 with ersiey gives at the output of the adder. 14 code proportional to instant

3131

значению исследуемого сигнала Nf N|+N, Uj (t, ) . Этот код поступает на вход матричного индикатора 13 и индуцирцетс  на его экране в виде точки. При изменении кода адреса на втором выходе блока 10 управлени  происходит вьщача информации следующего канала и на вход матричногоthe value of the signal under study Nf N | + N, Uj (t,). This code is fed to the input of the matrix indicator 13 and inductance on its screen in the form of a dot. When the address code changes at the second output of control unit 10, the next channel information is transmitted and to the input of the matrix

16886541688654

индикатора 13 поступает код второго мгновенного значени  исследуемого сигнала. Кажда  последующа  индицируема  точка на экране матричного индикатора 13 сдвинута относительно предыдущей наоднин шаг.В результате на экране наблюдаетс  преобразованный во временном масштабе однократный сигнал.Indicator 13 receives the code of the second instantaneous value of the signal under study. Each subsequent display point on the screen of the matrix indicator 13 is shifted relative to the previous one step. As a result, a single signal transformed on a time scale is observed on the screen.

Claims (1)

СТРОБОСКОПИЧЕСКИЙ ОСЦИЛЛОГРАФИЧЕСКИЙ РЕГИСТРАТОР ОДНОКРАТНЫХ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ, содержащий линию задержки с отводами, вход которой соединен с шиной регистрируемого сигнала и входом блока управления, а отводы - с первыми входами блоков выборки, выходы которых соединены с входами блоков усиления, а вторые входы - с выходами формирователей импульсов, входы которых соединены с выходами блоков регулируемой задержки, входами соединенных' с первым выходом блока управления, причем выходы блоков усиления соединены с первыми входами блоков срав нения, и матричный индикатор, отличающийся тем, что, с целью повышения точности регистрации, он снабжен сумматором, генера тором тактовых импульсов, регистрами последовательного приближения, многорежимными буферными регистрами, шинными формирователями с инверсией и цифроаналоговыми преобразователями, выходы которых соединены с вторыми входами блоков сравнения, выходами соединенных с первыми входами регистров последовательного приближе ния, вторые входы которых соединены с выходом генератора тактовых импульсов, третьи входы - с первым выходом блока управления, а выходы - с входами цифроаналоговых преобразователей и первыми входами многорежимных буферных регистров и шинных формирователей с инверсией, вторые входы ко- торых соединены с вторым выходом блока управления и первым входом матричного индикатора, вторым входом соединенного с выходом сумматора, первый вход которого соединен с выходами многорежимных буферных регистров, а второй вход - с выходами шинных формирователей с инверсией.STROBOSCOPIC OSCILLOGRAPHIC RECORDER OF ONE-TIME ELECTRIC SIGNALS, containing a delay line with taps, the input of which is connected to the bus of the recorded signal and the input of the control unit, and the taps - with the first inputs of the sample blocks, the outputs of which are connected to the inputs of the pulse blocks, and the outputs of the second the inputs of which are connected to the outputs of the adjustable delay units, the inputs connected to the first output of the control unit, and the outputs of the amplification units are connected to the first inputs of the block comparisons, and a matrix indicator, characterized in that, in order to increase the accuracy of registration, it is equipped with an adder, a clock pulse generator, sequential approximation registers, multi-mode buffer registers, bus formers with inversion and digital-to-analog converters, the outputs of which are connected to the second inputs of the blocks comparison, the outputs connected to the first inputs of the registers sequential approximation, the second inputs of which are connected to the output of the clock generator, the third inputs the first output of the control unit, and the outputs with the inputs of digital-to-analog converters and the first inputs of multi-mode buffer registers and bus drivers with inversion, the second inputs of which are connected to the second output of the control unit and the first input of the matrix indicator, the second input connected to the output of the adder, the first input which is connected to the outputs of multi-mode buffer registers, and the second input to the outputs of bus drivers with inversion.
SU833708740A 1983-12-19 1983-12-19 Stroboscopic oscillographic recorder of single electric signals SU1168865A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833708740A SU1168865A1 (en) 1983-12-19 1983-12-19 Stroboscopic oscillographic recorder of single electric signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833708740A SU1168865A1 (en) 1983-12-19 1983-12-19 Stroboscopic oscillographic recorder of single electric signals

Publications (1)

Publication Number Publication Date
SU1168865A1 true SU1168865A1 (en) 1985-07-23

Family

ID=21106605

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833708740A SU1168865A1 (en) 1983-12-19 1983-12-19 Stroboscopic oscillographic recorder of single electric signals

Country Status (1)

Country Link
SU (1) SU1168865A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3278846, кл. 32477, 1966. Авторское свидетельство СССР № 1075174, кл. G 01 R 13/34, 1983. *

Similar Documents

Publication Publication Date Title
US4251814A (en) Time dot display for a digital oscilloscope
SU1168865A1 (en) Stroboscopic oscillographic recorder of single electric signals
SU1659878A1 (en) Stroboscope converter
SU732668A1 (en) Apparatus for displaying the form of recorded process
SU1478330A1 (en) Analog-to-digital converter
SU1292183A1 (en) Stroboscopic converter
SU930656A1 (en) Multichannel analogue-digital converter
SU911575A1 (en) Device for registering analogue signals
SU832602A1 (en) Analogue storage device
SU1628067A1 (en) Device for defining sign correlation functions
SU1695508A1 (en) Binary code-to-frequency converter
SU911341A1 (en) Stroboscopic oscilloscope with random reading and signal digital processing
SU1363078A1 (en) Stroboscopic-oscillographic detector of single electric signals
SU1304073A1 (en) Device for checking velocity fluctuations of magnetic record medium
SU1386913A1 (en) Digital stroboscopic converter of repetitive electric signals
SU1014137A1 (en) Analogue-digital converter
JPH051773Y2 (en)
GB1487221A (en) Methods of displaying radar video signals
SU1339888A1 (en) Device for measuring the time of setting of output signal of d-a converters
SU894556A1 (en) Multi-channel device for determination of developing crack coordinates
SU962821A1 (en) Digital register of pulse signal shape
SU1124352A1 (en) Graphic information output device
SU1015446A1 (en) Analog memory
JP3945389B2 (en) Time-voltage converter and method
SU1541635A1 (en) Device for determining integral value of measuring signal varying in time