SU1164636A1 - Устройство дл разбраковки полупроводниковых диодов - Google Patents

Устройство дл разбраковки полупроводниковых диодов Download PDF

Info

Publication number
SU1164636A1
SU1164636A1 SU833620525A SU3620525A SU1164636A1 SU 1164636 A1 SU1164636 A1 SU 1164636A1 SU 833620525 A SU833620525 A SU 833620525A SU 3620525 A SU3620525 A SU 3620525A SU 1164636 A1 SU1164636 A1 SU 1164636A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
control unit
digital
Prior art date
Application number
SU833620525A
Other languages
English (en)
Inventor
Владимир Викторович Баканов
Анатолий Михайлович Кощей
Александр Викторович Загинайлов
Артур Альбертович Сатонин
Original Assignee
Специальное Конструкторско-Технологическое Бюро Вычислительной Техники Черновицкого Производственного Объединения "Электронмаш"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро Вычислительной Техники Черновицкого Производственного Объединения "Электронмаш" filed Critical Специальное Конструкторско-Технологическое Бюро Вычислительной Техники Черновицкого Производственного Объединения "Электронмаш"
Priority to SU833620525A priority Critical patent/SU1164636A1/ru
Application granted granted Critical
Publication of SU1164636A1 publication Critical patent/SU1164636A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ РАЗБРАКОВКИ ПОЛУПРОВОДНИКОВЫХ ДИОДОВ, содержащее источник посто нного тока,, блок контрол  напр жени , компаратор , блок пам ти, блок управлени , первый выход которого подключен к первому входу блока пам ти, блок фиксации результатов контрол , узел подключени  контролируемых диодов, отличающеес  тем, что, с целью увеличени  производительности контрол , оно снабжено трем  цифроаналоговыми преобразовател ми, блоком гальванической разв зки, нормализатором, интегратором, двум  элементами 2И, при этом компаратор выполнен в виде компаратора тока, причем выход первого цифроаналогового преобразовател  соединен с входом источника посго нного тока, первый выход которого через компаратор подключен к первому входу блока гальванической разв зки, второй и третий выходы источника посто нного тока подключены соответственно к первой и второй токовым клеммам узла подключени  контролируемых диодов. перва  потенциальна  клемма которого соединена с входом нормализатора. выход которого подключен к первому входу интегратора, второй вход которого соединен с вторым выходом блока управлени , а выход интегратора соединен с первым входом блока контрол  напр жени , второй вход которого через второй цифроаналоговый преобразователь подключен к первому выходу блока пам ти, а выход блока контрол  напр жени  подключен к первому входу первого элемента 2И, второй. вход которого соединен с третьим вы .ходом блока управлени , а выход - с первым входом блока фиксации результатов , второй вход которого соединен (Л с выходом второго элемента 2И, первый вход которого подключен к первому выходу блока гальванической разв зки , второй выход которого подключен к входу первого цифроаналогового преобразовател , второй вход второго элемента 2И подключен к второму 05 выходу блока управлени , четвертый 4 выход которого подключен к управл О5 ющему входу блока фиксации результа00 а тов , п тый выход блока управлени  : соединен соответственно с вторым входом блока пам ти, второй выход которого соединен с входом блока управлени , а третий выход блока пам ти , соединён с входом третьего цифроана- логового преобразовател , выход которого подключен к второй потенциальной клемме узла подключени  контролируемых диодов, четвертый выход блока пам ти соединен с вторым входом блока гальванической разв зки. 2. Устройство по п. 1, о т л ич ающеес  тем, что блок уп

Description

равлени  содержит две пусковые кнопки , четыре формировател  импульсов, элемент 2И, элемент 2ИЛИ, RS-триггер генератор, тактовый счетчик, распределитель импульсов, адресный счетчик , причем первый вывод первой пусковой кнопки соединен через первый формирователь импульсов с первым входом элемента 2И. вьпсод которого соединен с входом адресного счетчика, выход которого подключен к первому выходу блока управлени , второй вход элемента 2И соединен с инверсным выходом RS-триггера, S-вхо которого соединен через гторой формирователь импульсов с первым выводо второй пусковой кнопки, а R-вход с выходом элемента 2ИЛИ, который также подключен к R-входу тактового счетчика, первый вход элемента
2ИЛИ соединен с выходом третьего формировател  импульсов, а второй вход - с. первым выходом распределител  импульсов, второй, третий и четвертый выходы которого соединены соответственно с п тым, третьим и вторым выходами блока управлени , четвертый выход которого соединен с V-входом тактового счетчика и выходом четвертого формировател  импульсов , вход которого соединен с пр мым выходом RS-триггера и входом генератора, выход которого подключен к С-входу тактового счетчика, D-вход которого подключен к входу блока управлени , а выход тактового счетчика соединен с входом распределител  импульсов, вторые выводы пусковых кнопок.подключены к общей шине .
Изобретение относитс  к электроной технике, в частности к технике измерени  параметров полупроводниквых приборов, преимущественно стабилитронов и стабисторов, и может быть использовано при их производстве и при входном контроле.
Известно устройство, содержащее источник задани  тока, подключенный через клеммы к провер емому стабилитрону, а также подключенные к тем же клеммам последовательно соединенные измеритель со схемой защиты и источник опорного напр жени  (1 3.
Недостатком этого устройства  вл етс  то, что оно имеет ручное управление , и регистрируемые измерителем отклонени  напр жени  стабилизации относительно опорного напр жени  считываютс  визуально. Такое устройство не позвол ет организовать автоматическую сортировку провер емых приборов по напр жению стабилизации.
Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  контрол  параметров полупроводниковых диодов, преимущественно стабилитронов и стабисторов , содержащее источник посто нного тока и генератор переменного тока , подключенные своими выходами к коммутатору объектов контрол , с которыми соединен узел подключени  контролируемых диодов, первый вход блока фиксации результатов контрол  соединен с коммутатором объектов контрол , второй вход - с тем же коммутатором через последовательно соединенные фильтр нижних частот и блок контрол  напр жени , а третий вход - с выходом блока совпадени , первый вход которого соединен с коммутатором объектов контрол  через последовательно соединенные полосовой фильтр, детектор и компаратор а также с входом блока управлени , первый выход которого соединен с вторым входом блока совпадени , а второй выход через блок пам ти - с вторым входом компаратора 2.
Недостатком этого устройства  вл етс  то, что отсутствует св зь меду источником посто нного тока и блком управлени , а значит дл  измерени  типа провер емого издели  необходимо произвести ручную установку тока в цепи провер емого диода. Отсутствие контрол  тока в цепи провер емого диода может привести к 3 ошибкам в результате измерений. Дан ное устройство не позвол ет произво дить автоматические измерени  напр  жений стабилизации двуханодных стаб литронов, что существенно сужает круг провер емых изделий. Цель изобретени  - повышение про изводительности- контроле. Поставленна  цель достигаетс  тем что устройство дл  разбраковки полупроводниковых диодов, содержащее источник посто нного тока, блок контрол  напр жени , компаратор, блок пам ти, блок управлени , первый выход которого подключен к первому вхо ду блока пам ти, блок фиксации результатов контрол , узел подключени  контролируемых диодов снабжено трем  цифроаналоговыми преобразовател ми , блоком гальванической разв зки , нормализатором, интегратором двум  элементами 2И, при этом компаратор выполнен в виде компаратора тока, причем выход первого цифроаналогового преобразовател  соединен с входом источника посто нного тока первый выход которого через компаратор подключен к первому входу блока гальванической разв зки, второй и третий выходы источника посто нного тока подключены соответственно к пер вой и второй токовым клеммам узла подключени  контролируемых диодов, перва  потенциальна  клемма которого соединена с входом нормализатора, вы ход которого подключен к первому вхо ду интегратора, второй вход которого соединен с вторым выходом блока управлени , а выход интегратора соединен с первым входом блока контрол  напр жени , второй вход которого через второй цифроаналоговый преобразователь подключен к первому выходу блока пам ти, а выход блока контрол  напр жени  подключен к первому входу первого элемента 2И, второй вход которого соединен с третьим выходом блока управлени , а выход - с первым входом блока фиксации результатов , второй вход которого соединен с выходом второго элемента 2И, первый вход которого подключен к первому выходу блока гальванической разв эки , второй выход которого подключен к входу первого цифроаналого- вого преобразовател , второй вход второго элемента 2И подключен к второму выходу блока управлени , чет364 вертый выход которого подключен к управл ющему входу блока фиксации результатов, п тый выход блока уп-равлени  соединен соответственно с вторым входом блока пам ти, второй выход которого соединен с входом блока управлени , а третий выход блока пам ти соединен с входом третьего цифроаналогового преобразовател ,, выход которого подключен к второй потенц апьной клемме узла подключени  контролируемых диодов, четвертый выход блока пам ти соединен с вторым входом блока гальванической.разв зки . Блок управлени  содержит две пусковые кнопки, четыре формировател  им;пульсов , элемент 2Н, элемент 2ИЛИ, RS-триггер, генератор, тактовый счетчик, распределитель импульсов, адресный счетчик, причем первый в.ы- вод первой пусковой кнопки соединен через первый формирователь импульсов с первым входом элемента 2И, выход которого соединен с входом адресно-. го счетчика, выход которого подключен к первому выходу блока управлени , второй вход элемента 2И соединен с инверсным выходом К8-триггера , S-вход которого соединен через второй формирователь импульсов с первым выводом второй пусковой кнопки, а R-вход - с выходом элемента 2ИПЙ который также подключен к.К-входу тактового счетчика, первый .вход элемента 2ИЛИ соединен с выходом третьего формировател  импульсов, а второй вход - с первым выходом распределител  импульсов, второй, третий и четвертьй выходы которого соединены соответственно с п тьм, третьим и вторым выxoдaмJi блока управлени , четвертый выход которого соединен с V-входом тактового счетчика и выходом четвертого формировател  импульсов, вход которого соединен с пр мым выходом RS-триггера и входом генератора, выход которого подключен к С-входу тактового счетчика , D-ВХОД которого подключен к входу блока управлени , а выход тактового счетчика соединен с входом распределител  импульсов, вторые выводы пусковых кнопок подключены к общей шине. При этом наибольщий эффект от использовани  предлагаемого устрой
ства получен при разбраковке стабилитронов и стабисторов.
На фиг.1 представлена блок-схема предлагаемого устройства; на фиг.2 и 3 - диаграммы работы устройства в различных режимах, причем фиг.2а соответствует случаю проверки годного диода в одном направлении тока; фиг.26 - случаю отсутстви  тока в цепи контролируемого дисода фиг.З - случаю проверки двуханодного стабилитрона причем при противоположном направлении тока диод не удовлетвор ет требовани м технических условий; на фиг. 4 вариант выполнени  распределител  импульсов; на фиг. 5 - вариант выполнени  блока фиксации результатов
Устройство дл  разбраковки полупроводниковых диодов со ерукнт фиг. 1 источник I посто нного тока, блок 2 контрол  напр жени , компаратор 3, блок 4 пам ти, блок 5 управлени , бдок 6 фиксации результатов контрол , узел 7 подключени  контролируемых диодов, три цифроаналоговых преобразовател  (,ЦА11)В,9 и 10,блок 11 гальванической разв зки, нормализатор 12, интегратор 13,-два элемента 2И 14 и 15, при этом первый выход блока 5 управлени  подключен к первому входу блока 4 пам ти, выход первого ЦАП 8 соединен с входом источника 1 посто нного тока, первый выход которого подключен через компаратор 3 к первому входу блока 11 гальванической разв зки, второй и третий выходы источника 1 посто нного т.ока подключены соответственно к первой и второй токовьм клеммам узла 7 подключени  контролируемых диодов, перва  потенциальна  клемма которого соединена с входом нормализатора 12, выход которого подключен к первому входу интегратора 13, второй вход которого соединен с вторым выходом блока 5 управлени , а выход интегратора соединен с первым входом блока 2 контрол  напр жени , второй вход которого подключен через второй ЦАП 9 к первому выходу блока 4 пам ти, а выход блока 2 контрол  напр жени  подключен к первому входу первого элемента 2И 14, второй вход которого соединен с третьим выходом блока 5 управлени , а выход первого элемента 2И соединен с первым входом блока 6 фиксации результатов, второй
вход которого соединен с выходом второго элемента 2И 15, первый вход которого подключен к первому выходу блока 1I гальванической разв зки, второй выход которого подключен к входу первого ЦАП 8, второй вход второго элемента 2И 1 5 .подключен к второму выходу блока 5 управлени , четвертый выход которого подключен к управл ющему входу блока 6 фиксации результатов-, п тый выход блока 5 управлени  соединен соответственно с вторым входом блока 4 пам ти, второй выход которого соединен с входом блока 5 управлени , а третий выход блока пам ти соединен с входом третьего ЦАП 10, выход которого подключен к второй потенциальной клемме узла 7 подключени  контролируемых диодов, четвертый выход блока 4 пам ти соединен с вторым входом блока 11 гальванической разв зки.
Блок 5 управлени  содержит две пусковые 16 и 17 кнопки , четыре формировател  18-21 импульсов, элемент 2И 22, элемент 2ИЛИ 23i RS-тригер 24, генератор 25, тактовый счетчик 26, распределитель 27 импульсов, адресный счетчик 28, причем первый вывод первой кнопки 16 соединен с первым входом элемента 2И 22 через первый формирователь 18 импульсов выход элемента 2И 22 соединен с входом адресного счетчика 28, выход которого подключен к первому выходу блока 5 управлени , второй вход элемента 2И 22 соединен с инверсным выходом RC-триггера, S-вход которого соединен с первым выводом второй кнопки I7 через второй формирователь 19 импульсов, а R-вход с выходом элемента 2ИЛИ 23, который также подключен к R-входу тактового счетчика 26, первый вход элемента 2ИЛИ 23 соединен с вькодом третьего формировател  20 импульсов, а второй вход - с первым выходом распределител  27 импульсов, второй, третий и четвертый выходы которого соединены соответственно с п тым, третьим и вторым выходами блока 5 управлени , четвертьй выход которого соединён с V-входом тактового счетчика 26 и выходом четвертого формировател  21 импульсов, вход которого соединен с пр мым выходом RS-триггера 24 и входом генератора 25, выход которого подключен к С-входу тактового счетчика 26, D-вход которого подключен к входу блока 5 управлени , а выход тактового счетчика 26 соединен с входом распределител  27 импульсов, вторые выводы пусковых кнопок 16 и 17 подключены к общей шине.
Компаратор 3 представл ет собой компаратор абсолютной величины тока переключение которого происходит при токе, несколько меньшем наименьшего возможного значени  тока, заданного техническими услови ми на провер емые диоды.
Источник посто нного тока представлйет собой преобразователь напр жение - ток, выполненный на операционном усилителе и управл емый напр жением, снимаемым с выхода первого циф1роаналогового преобразовател .
Блок .4 пам ти выполнен в виде посто нно-запоминающего устройства.
Распределитель 27 импульсов представл ет собой логическую схему, вы полненную на основе посто нно-запоминающего устройства, либо другим путемi обеспечивающим получение импульсов на выходах в соответствии с диаграммами работы, приведенными на фиг.2.и 3.
i
Примером выполнени  распределител  27 импульсов может служить схема , представленна  на фиг.4. Раст пределитель состоит из дешифратора 29, трех элементов 2ИЛИ 30, 31 и 32 и двух RS-триггеров 33 и 34, причем вход дешифратора 29. подключен к входу распределител  27 импульсов, первый выход которого соединен с первым выходом дешифратора и R-входом первого RS-триггера 33, а также входом первого элемента 2ИЛИ 30, выход которого подключен к R-входу второго RS-триггера 34, выход которого соединен- с четвертым выходом распределител  27 импульсов, третий выход которого соединен с выходо второго элемента 21ИЛИ 31 ,первый вход которого подключен к второму выходу дешифратора 29, третий выход которого соединен с первым входом третьего элемента 2ИЛИ 32, выход которого соединен с S-входом второго RS-триггера 34, четвертый выход дашифратора 29 соединен с вторым входом первого элемента 2ИЛИ 30 и S-входом первого RS-триггера 33, 1-вход
первого RS-триггера 33 соединен с 1-входом второго RS-триггера 34 и 0-выходом дешифратора 29, п тый выход которого соединен с вторым входом второго элемента 2ИЛИ 31, ашестой - с вторым входом третьего элемента 2ИШ 32. Выбор соответствующей разр дности Р тактового счетчика 26 и дешифратора 29 (фиг.4 ), а также частоты смены кода, определ емой частотой и стабильностью генератора 25, позвол ет получить сигналы по временным диаграммам, приведенным на фиг.З и 4.
Вариант вьшолнени  блока 6 фиксации результатов контрол  представлен на фиг.З.
Блок 6 содержит два RS-триггера 35 и 36, элемент 2И-НЕ 37, два токоограничивающих резистора 38 и 39, два светодиода 40 и 41, причем R-входы первого и второго RS-триггаров 35 и 36 подключены к управл ющему вх ду блока 6 фиксации результатов,а S-входы первого 35 и второго 36 RS-триггеров соединены соответственно с первыми вторым входами блока 6 фиксации результатов, выход первого RS-триггера 35 соединен с первым входом элемента 2И-НЕ 37,выход которого через последовательйо соединенные первый токоограничивающий резистор 38 и первый светодиод 40. подключен к плюсовому выводу источника питани  Vf, и к аноду второго светодиода 41,катод которого через второй токоограничивающий резистор. 39 соединен соответственно с вторым входом элемента 2И-НЕ 37 и выходом второго RS-триггера 36.
Нормализатор 12 представл ет собой усилитель с фиксированным коэф циентом усилени  и защитой нходш рс цепей от перенапр жений.
Устройство работает следующим образом .
По включении гальванически разв занных источников питани  (на фиг. не показано), к первому из которых подключены источник 1 .посто нного тока, компаратор 3 и первый ЦАП 8i к второму - все остальные узлы, третий формирователь 20 импульсов через элемент 2ИЛИ 23 устанавливает в исходное состо ние RS-триггер 24 и тактовый счетчик 26(диаграммы работы устройства, представленные на фиг.2 и 3 ). На втором входе элемен9 та 2И 22 (блока 5 управлени  ), подключенного к инверсному вьпсоду RSтриггера 24, устанавливаетс  потенциал логической единицы. В этом слу чае при нажатии пусковой кнопки 16 одиночный импульс, сформированный первым формирователем импульсов, мо жет пройти через элемент 2И 22 и изменить состо ние .адресного счётчика 28, каждое состо ние которого соответствует типу провер емого диода и контролируетс  С помощью дешифратора и индикаторов (на фиг.1 не показаны ), Тайим образом, изменение состо ни  адресных входов с 1 по (п-1)-й разр ды блока 4 пам ти за исключением старшего п-го разр да, подключенного к второму выходу распределител  27 импульсов, допускаетс  при нулевом состо нии RS-триггера 24. Информаци , снимаема  с первой группы выходов блока 4, разр дностью К поступает на вход первого ЦАП 8 через блок 11 гальванической разв зки 11. Это обусловлено тем, что цепи, запитанные от первого ис точника питани , не имеют св зей с общим проводом устройства. I . В зависимости от цифрового кода поступившего из блока 4 пам ти, источник I посто нного тока задает определенную величину и направление тока в цепи контролируемого диода, установленного в узел 7 подключени . Величина тока определ етс  тех ническими услови ми на провер емые издели . Сигнал с выхода койпаратора 3 через блок 11 гальванической разв зки и первый элемент 2И 14 поступает на первый вход, блока 6 фиксации результатов контрол . Код разр дностью , поступающий из блока 4 пам ти на вход третьего ЦАП 10, управл ет величиной и знаком смещени  потенциала на входе нормализатора 12, компенсиру  потенциал , равный заданной средней величине падени  напр жени  дл  выб ранного типа диодов, в результате чего на входе нормализатора 12 присутствует потенциал, приведенный к общему проводу устройства и равный разнице потенциалов между задаваемой средней величиной и реальным падением напр жени  на контролируемом диоде. 610 Сигнал с нормализатора 12 поступает на вход интегратора 13. Интегратор 13 обеспечивает 20 мс интегрирование входного сигнала с помощью логического сигнала, поступающего с первого выхода распределител  27 импульсов. Этот же логический сигнал разрешает прохождение информации о наличии тока в цепи контролируемого диода через второй элемент 2И 15 во врем  20 мс измерени  на второй вход блока 6 фиксации результатов контрол . Выход интегратора 13 подключен.к первому входу блока 2 контрол  напр жени . Цифровой код, разр дностью ш, поступающий на вход второго ЦАП 9 с блока 4 пам ти задает величину напр жени , поступающего на второй вход блока 2 контрол  напр жени , выход которого подключен к первому входу блока 6 фиксации результатов контрол  через первый элемент 2И 14. Таким образом, напр жение, снимаемое с выхода второго ЦАП 9, задает максимально допустимое значение отклонени  реального падени  напр жени  на контролируемом диоде от заданного среднего значени  напр жени  дл  выбранного типа диода. А так как первый 2И 14 стробируетс  в конце 20 мс интегрировани  коротким импульсом, поступающим с третьего выхода распределител  27 импульсов, то в блок фиксации 6 результатов контрол  информаци  о принадлежности контролируемого диода к выбранному типу поступает в виде ГОДЕН - НЕ ГОДЕН. При нажатии второй пусковой кнопки 1 7 с помощью второго формировател  19 импульсов RS-триггер 24 устанавливаетс  в единичное состо ние, что запрещает изменение состо ни  адресного счетчика 28. По этому сигналу четвертый формирователь 21 импульсов устанавливает блок 6 фиксации результатов контрол  в исходное состо ние и тактовый счетчик 26 в состо ние, установленное на его D-входах четвертой группой выходов блока 4 пам ти разр дностью t. Данные коды различаютс  в зависимости от того, как осуществл етс  проверка контролируемого диода - в одном направлении тока или в двух. При переключении RS-триггера 24 в единичное состо ние также разрешаетс  работа генератора 25, который начинает измен ть состо ние тактового счетчика 26. Изменение кода разр дности Р на выходах тактового счетчика 26 приводит к соответствующему изменению сигналов на выходах распределитл  27 импульсов.
Сигнал, снимаемый с четвертого входа распределител  27 импульсов, управл ет работой интегратора 13 и стробирует информацию, приход щую на блок 6 фиксации результатов контрол  с компаратора 3.
Сигнал, снимаемьй с третьего выхода стробирует информацию, приход  цую на блок 6 фиксации результатов контрол  с блока 2 контрол  напр жени  .
Как показано на фиг.2а, при проверке диЬдов в одном направлении тока состо ние на втором выходке распределител  27 импульсов не измен етс , а значит, не происходит изменени  кода на выходах блока 4 пам ти до изменени  типа провер емых диодов .
При проверке двуханодных стабилитронов , о чем свидетельствует коДд поданный на D-вход тактового счетчика 26, на втором вь.коде распределител  27 импульсов по окончании первого импульса по вл етс  потенциал, измен ющий состо ние старшего адресного разр да блока 4 пам ти, что. приводит к изменению кода на его выходах , а значит, и к инверсии аналоговых сигналов. Врем  между состо ни ми тактового счетчика S и(2 -S), где S - состо ние, в котором по вл етс  потенциал на втором выходе распределител  27. импульсов, а() состо ние, при котором начинаетс  второе интегрирование, необходимо дл  установлени  режимов в аналоговых цеп х, заданных в технических услови х на провер емые издели  дл  обратного направлени  тока. По завершении вторых импульсов на четвертом и третьем выходах распределител  27 импульсов прекращаетс  импульс и на втором его выходе, а на первом выходе по вл етс  короткий импульс, поступающий на второй вход 2ИЛИ 23 и устанавливающий RS-триггер 24 блока 5 управлени  в исходное состо ние, .
Результаты контрол  с выходов элементов 2И 14 и 15 поступают на
блок 6 фиксации результатов контрол , RS-триггеры 35 и 36 устанавливаютс  в нулевое состо ние перед каждым измер емым сигналом, приход щим на R-входы с четвертого формировател  21 импульсов блока 5 управлени , а в единичное состо ние первьм RS-триггер 35 устанавливаетс  при отсутствии тока в цепи контролируемого диода во врем  20 мс интегрировани , о чем свидетельствует сигнал на выходе второго элемента 2И 15. Второй RS-триггер блока 6 фиксации результатов контрол  устанавливаетс  в единичное состо ние, когда полученное отклонение напр жени  от . заданного среднего значени  превосходит установленный уровень, о чем свидетельствует импульс на выходе первого элемента 2И 14.
Элемент 2И-НЕ 37 блока 6 фиксации результатов контрол  управл ет свечением светодиода 40 НЕ ГОДЕН, который загораетс  только в том случае , когда первый RS-триггер 35 находитс  в нулевом состо нии, а второй RS-триггер 36 - в единичном. Состо ние первого RS-триггера 35.индицируетс  светодиодом 41 ОБРЫВ.
Таким образом, по окончании измерени , о чем свидетельствует индикатор (на фиг.1 не показан) управл емый RS-триггером 24 блока 5 управлени , в блоке 6 фиксацю результатов контрол  имеетс  информаци  о качестве контактировани  контролируемого диода с узлом 7 подключени  во врем  измерени  и его принадлежности заданному типу в виде ГОДЕН - НЕ ГОДЕН.
Система цифрового управлени  устройством , т.е. наличие блока 4 пам ти , блока 5 управлени , трех ЦАП 8, 9 и 10, возможность цифрового управени  величиной и направлением тока . в цепи контролируемого диода через блок 11 гальванической разв зки и первый ЦАП 8, позвол ет оперативио перейти к проверке другого типа диодов без дополнительной аттестации устройства, значительно повышает производительность устройства, в особенности при его использовании на входом контроле.
Высока  точность измерени  достиаетс  использованием четырехпроводого узла 7 подключени  контролируеых диодов, 20 мс интегратора 13,
131
трех ЦАП 8, 9 и 10 соответствующей разр дности.
Предлагаемое устройство позвол ет производить измерени  напр жений стабилизации двуханодных стабилитронов без дополнительной коммутации в цепи контролируемого издели , что дает возможность повысить производительность и достоверность контрол , расширить функциональные возможности устройства. В отличие от известных технических решений предлагаемое уст
16463614
ройстро позвол ет автоматически производить измерени  электропараметров полупроводниковых приборов при автоматической перестройке режимов и 5 уровней отбраковки в зависимости от типа провер емого издели , причем в результате измерени  выводитс  информаци  не только о соответствии контролируемого диода требовани м , to технических условий в виде ГОДЕН НЕ ГОДЕН, но и о надежности контактировани  контролируемого диода с узлом подключени .
(риг. 2
(flU. f

Claims (2)

1. УСТРОЙСТВО ДЛЯ РАЗБРАКОВКИ ПОЛУПРОВОДНИКОВЫХ ДИОДОВ, содержащее источник постоянного тока,, блок контроля напряжения, компаратор, блок памяти, блок управления, первый выход которого подключен к первому входу блока памяти, блок фиксации результатов контроля, узел подключения контролируемых диодов, отличающееся тем, что, с целью увеличения производительности контроля, оно снабжено тремя цифроаналоговыми преобразователями, блоком гальванической развязки, нормализатором, интегратором, двумя элементами 2И, при этом компаратор выполнен в виде компаратора тока, причем выход первого цифроаналого- . вого преобразователя соединен с входом источника постоянного тока, первый выход которого через компаратор подключен к первому входу блока гальванической развязки, второй и третий выходы источника постоянного тока подключены соответственно к первой и второй токовым клеммам узла подключения контролируемых диодов, первая потенциальная клемма которого соединена с входом нормализатора^ выход которого подключен к первому входу интегратора, второй вход которого соединен с вторым выходом бло ка управления, а выход интегратора соединен с первым входом блока контроля напряжения, второй вход которого через второй цифроаналоговый преобразователь подключен к первому выходу блока памяти, а выход блока контроля напряжения подключен к первому входу первого элемента 2И, второй.
вход которого соединен с третьим выходом блока управления, а выход - с первым входом блока фиксации результатов, второй вход которого соединен с выходом второго элемента 2й, первый вход которого подключен к первому выходу блока гальванической развязки, второй выход которого подключен к входу первого цифроаналогового преобразователя, второй вход второго элемента 2И подключен к второму выходу блока управления, четвертый выход которого подключен к управляющему входу блока фиксации результатов, пятый выход блока управления соединен соответственно с вторым входом блока памяти, второй выход которого соединен с входом блока управления, а третий выход блока памяти . соединён с входом третьего цифроаналогового преобразователя, выход которого подключен к второй потенциальной клемме узла подключения контролируемых диодов, четвертый выход блока' памяти соединен с вторым вхо- . дом блока гальванической развязки.
2. Устройство по п.1, о т л и чающее 'с я тем, что блок уп- равления содержит две пусковые? кнопки, четыре формирователя импульсов, элемент 2И, элемент 2ИЛИ, RS-триггер, генератор, тактовый счетчик, распределитель импульсов, адресный счетчик, причем первый вывод первой пусковой кнопки соединен через первый формирователь импульсов с первым входом элемента 2И. выход которого соединен с входом адресного счетчика, выход которого подключен к первому выходу блока управления, второй вход элемента 2И соединен с инверсным выходом RS-триггера, S-вход которого соединен через второй формирователь импульсов с первым выводом второй пусковой кнопки, а R-вход с выходом элемента 2ИЛИ, который также подключен к R-входу тактового счетчика, первый вход элемента
2ИЛИ соединен с выходом третьего формирователя импульсов, а второй вход - с. первым выходом распределителя импульсов, второй, третий и чет вертый выходы которого соединены соответственно с пятым, третьим и вторым выходами блока управления, четвертый выход которого соединен с V-входом тактового счетчика и выходом четвертого формирователя импульсов, вход которого соединен с прямым выходом RS-триггера и входом генератора, выход которого подключен к С-входу тактового счетчика, D-вход которого подключен к входу блока управления, а выход тактового счетчика соединен с входом распределителя импульсов, вторые выводы пусковых кнопок .подключены к общей шине .
SU833620525A 1983-07-15 1983-07-15 Устройство дл разбраковки полупроводниковых диодов SU1164636A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833620525A SU1164636A1 (ru) 1983-07-15 1983-07-15 Устройство дл разбраковки полупроводниковых диодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833620525A SU1164636A1 (ru) 1983-07-15 1983-07-15 Устройство дл разбраковки полупроводниковых диодов

Publications (1)

Publication Number Publication Date
SU1164636A1 true SU1164636A1 (ru) 1985-06-30

Family

ID=21073929

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833620525A SU1164636A1 (ru) 1983-07-15 1983-07-15 Устройство дл разбраковки полупроводниковых диодов

Country Status (1)

Country Link
SU (1) SU1164636A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445640C1 (ru) * 2010-10-01 2012-03-20 Государственное образовательное учреждение высшего профессионального образования "Самарский государственный аэрокосмический университет имени академика С.П. Королева (национальный исследовательский университет)" (СГАУ) Устройство для отбраковки двуханодных стабилитронов
RU2691545C1 (ru) * 2018-06-13 2019-06-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Уральский государственный университет путей сообщения" (УрГУПС) Устройство контроля светодиодного излучателя

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. ГОСТ 18986.15-75. 2. Авторское свидетельство СССР № 800913, кл. G 01 R 31/26, 1979. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445640C1 (ru) * 2010-10-01 2012-03-20 Государственное образовательное учреждение высшего профессионального образования "Самарский государственный аэрокосмический университет имени академика С.П. Королева (национальный исследовательский университет)" (СГАУ) Устройство для отбраковки двуханодных стабилитронов
RU2691545C1 (ru) * 2018-06-13 2019-06-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Уральский государственный университет путей сообщения" (УрГУПС) Устройство контроля светодиодного излучателя

Similar Documents

Publication Publication Date Title
US4180203A (en) Programmable test point selector circuit
US3826909A (en) Dynamic comparison tester for go-no-go testing of digital circuit packages in normal environment
US4743842A (en) Tri-state circuit tester
SU1164636A1 (ru) Устройство дл разбраковки полупроводниковых диодов
GB1278631A (en) Improvements relating to measuring and testing electrical circuits
US4496800A (en) Ringing generator testing arrangement for a digital telephone network
SU1314281A2 (ru) Устройство дл контрол сопротивлени изол ции линии посто нного тока
RU2024888C1 (ru) Устройство для проверки аппаратов токовой защиты
RU1791819C (ru) Устройство дл проверки правильности монтажа
SU1725144A1 (ru) Индикатор посто нного напр жени
SU853571A1 (ru) Устройство контрол ключевых элементов
SU932464A1 (ru) Устройство дл контрол временных параметров реле
SU1434375A1 (ru) Устройство дл контрол контактировани
SU995003A1 (ru) Двухпороговое устройство контрол уровн напр жени
SU615432A1 (ru) Устройство дл контрол параметров микросхемы
SU1145309A1 (ru) Устройство дл контрол целостности электрической цепи
SU1157480A1 (ru) Устройство дл измерени реактивностей
SU883874A1 (ru) Устройство дл контрол работы электромагнита
SU503189A1 (ru) Устройство дл проверки работоспособности электрического монтажа
SU1700501A2 (ru) Пробник дл проверки цепей логических устройств
SU1705778A1 (ru) Пробник дл проверки цепей логических устройств
SU1265829A1 (ru) Устройство дл контрол работоспособности ламповых индикаторов
SU817607A1 (ru) Устройство дл контрол сопро-ТиВлЕНи изОл ции
SU958988A1 (ru) Пробник дл диагностировани технического состо ни источников посто нного тока
SU1511718A1 (ru) Устройство дл проверки аппаратов токовой защиты