SU1160406A1 - Device for digital logarithmic generation of power functions of time - Google Patents

Device for digital logarithmic generation of power functions of time Download PDF

Info

Publication number
SU1160406A1
SU1160406A1 SU833664286A SU3664286A SU1160406A1 SU 1160406 A1 SU1160406 A1 SU 1160406A1 SU 833664286 A SU833664286 A SU 833664286A SU 3664286 A SU3664286 A SU 3664286A SU 1160406 A1 SU1160406 A1 SU 1160406A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
synchronizer
switch
Prior art date
Application number
SU833664286A
Other languages
Russian (ru)
Inventor
Павел Николаевич Чернявский
Владимир Андреевич Завгородний
Марк Исаакович Шлякцу
Андрей Николаевич Гуржий
Владимир Георгиевич Андрианов
Римма Ароновна Бурштейн
Original Assignee
Государственный Научно-Исследовательский Институт Стройматериалов И Изделий
Научно-Исследовательский Институт Строительных Конструкций Госстроя Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственный Научно-Исследовательский Институт Стройматериалов И Изделий, Научно-Исследовательский Институт Строительных Конструкций Госстроя Ссср filed Critical Государственный Научно-Исследовательский Институт Стройматериалов И Изделий
Priority to SU833664286A priority Critical patent/SU1160406A1/en
Application granted granted Critical
Publication of SU1160406A1 publication Critical patent/SU1160406A1/en

Links

Landscapes

  • Indication And Recording Devices For Special Purposes And Tariff Metering Devices (AREA)

Abstract

УСТРОЙСТВО ДТШ ЦИФРОВОГО ЛОГАРИФМИЧЕСКОГО ПРЕОБРАЗОВАНИЯ СТЕПЕННЫХ ФУНКЦИЙ ВРЕМЕНИ, содержащее I преобразователь приращений функции в импульсный сигнал, синхронизатор, генератор частоты, делитель частоты, счетчик, счётчик с управл емым коэффициентом пересчета, блок индикации, блок пам ти и коммутатор, вход устройства соединен с входом преобразовател  приращений функции в импульсный сигнал, выход которого подключен к входу синхронизатора, первый вход которого соединен с синхровходом блока пам ти и входом сброса счетчика с управл емым коэффициентом пересчета , выход генератора частоты подключен к входу делител  частоты, выход которого соединен с первым информационным входом коммутатора, выход счетчика подключен к информационному входу блока пам ти, о т л ич а ю щ е е с   тем, что, с целью повышени  точности логар1Иф йровани , в него введены |сумматор, блок эадержки и RS-триггер, выход генератора частоты соединен с вторым информационным входом коммутатора, выход которого подключен к счетному входу счетчика с управл емым коэффициентом пересчета,, выход которого соединен (Л с информационным входом сумматора и входом сброса RS-триггера, первый выход синхронизатора подключен к входу установка RS-триггера и через блок задержки к входу сброса счетчика, информационный вход которого соединен с выходом делител  частоты, второй . выход синхронизатора подключен к входу сброса сумматора, выход которого о: соединен с входом блока индикации, о -выход блока пам ти подклю 1ен к уста4i новочному входу счетчика с управл в О 65 мым коэффициентом пересчета, единич 1ый выход RS-триггера соединен cfi управл кицим входом коммутатора. DTSH DIGITAL LOGARIFMIC TRANSFORMATION DEVICE OF POWER TIME FUNCTIONS, containing the I function increment converter into a pulse signal, a synchronizer, a frequency generator, a frequency divider, a counter, a counter with a controlled conversion factor, a display unit, a sy system, a sy system, a sy set, a sy set, a counter, and a sy set. increments of the function to the pulse signal, the output of which is connected to the synchronizer input, the first input of which is connected to the synchronous input of the memory unit and the reset input of the counter from the control In particular, the conversion factor, the output of the frequency generator is connected to the input of the frequency divider, the output of which is connected to the first information input of the switch, the output of the counter is connected to the information input of the memory unit, so as to increase logar1If of accuracy th connected (A to an information input of the adder and to the reset input RS-flip-flop, a first output connected to the input synchronizer installing RS-flip-flop and through a delay unit to a reset input of the counter, an information input coupled to an output of the frequency divider, the second one. the synchronizer output is connected to the reset input of the adder, the output of which is: connected to the input of the display unit, the output of the memory block is connected to the set input of the counter with control O 65 conversion factor, unit 1 output RS-flip-flop connected cfi control switch input.

Description

1 1 Изобретение относитс  к измерительной технике и может быть использовано дл  измерени  и регистрации характеристик затухающих процессов, например, в инерционных и других системах, перемещени  в которых характеризуютс  отрицательными ускорени ми . Известен логарифмический преобразователь , содержащий генератор импульсов , блок управлени , делитель частоты, коммутатор, счетчик, два формировател  импульсов, формирователь кода коммутатора, формирователь кода счетчика и счетчик с управл емым коэффициентом пересчета 1 . Недостатками этого преобразовател   вл ютс  сравнительно низка  точность вычислени  и невозможность визуального отображени  результата вычислени . Наиболее близким к изобретению техническим решением  вл етс  измеритель скорости, содержащий генератор эталонной частоты, датчик, управ л емьгй делитель частоты, делитель частоты, счетчик, блок управлени , блок индикации и регистр пам ти 2 Недостатками известного устройства  вл ютс  низка  точност ь вычислени . Цель изобретени  повышение точности логарифмировани . Поставленна  цель достигаетс  тем, что в устройство дл  цифрового логарифмического преобразовани  степенных функций врембни, содержащее преобразователь приращений функции в импульсный сигнал, синхронизатор, генератор частоты, делитель частоты счетчик, счетчик с управл емым коэффициентом пересчета, блок индикации блок пам ти и коммутатор, вход устройства соединен с входом преобразовател  приращений функции в импульсный сигнал, выход которого подключен к входу синхронизатора, первый выход которого соединен с синхровходом бло ка пам т1- и входом сброса счетчика с управл е-М15 м коэффициентом пересчета , выход генератора частоты подключегг к входу делител  частоты, выход которого соединен с перв,м информационным входом кo мyтaтopa, выход счетчика подключен к информационному входу блока пам ти, введены cyMNiaTop блок задер.-кки и- RS-триггер, выход, генератора частоты cocди feн с вторым 62 информационным входом коммутатора, выход которого подключен к счетному входу счетчика с управл ем7.1М коэффициентом пересчета, выход которого соединен с информационным входом сумматора и входом сброса RS-триггера, первый выход синхронизатора подключен к входу установки RS-триггера и через блок задержки к входу сброса счетчика, информационньй вход, которого соединен с выходом делител  частоты , второй выход синхронизатора подключен к входу сброса сумматора, выход которого соединен с входом блока индикации, выход блока пам ти подключен к установочному входу счетчика с управл емым коэффициентом пересчета , единичный выход RS-григгера соединен с управл ющим входом коммутатора . Каждый цикл цифрового логарифмического преобразовани , т.е. получение одного дифференциала логарифма функции, при достаточно малых приращени х функции характеризуетс  уравне н ие м At, -ut -ЬК Atn К где Д1 - времена равных приращений степенной функции времени вида при ; п - пор дковый номер приращени  этой функции. Получение первого периода каждого аналога дифференциала логарифма функции делением эталонной частоты -f на цифровой аналог предыдущего дифференциала функции, в течение времени последующего приращени , реализует действие вычитани  в числителе левой части уравнени  (1), так как при этом осуществл ют деление той же частоты, при которой получен цифровой аналог делител , и, следовательно, получаемый первый период равен времени предыдущего дифференциала. Получение остальных пе эиодов каждого аналога дифференциала логарифма функции делением эталонной частоты f 2 I реализует уравнение (1) в целом . Последовательное суммирование аналогов логарифмического преобразовани  по количеству периодов реализует уравнение преобразовани , которое №1еет вид где С, - коэффициент пропорциональности; N - сумма количества периодов всех аналогов дифференциалов логарифма функции к мо менту времени t; Л - основание логарифмов, в сие теме которых нормируют вели чину С, N. Из уравнени  (2) преобразовани  следует, что в координатах (М, f. результат преобразовани  функции tотобразитс  пр мой с угловым коэффициентом г/-, что при развертке л этого результата в логарифмическом масштабе времени позвол ет фиксировать и контролировать величину К. На чертеже представлена структурна  Схема устройства дл  цифрового логарифмического преобразовани  степенных функций времени. Устройство содержит преобразователь 1 приращений функции в импульсный сигнал, синхронизатор 2, генератор 3 эталонной частоты, коммутатор делитель 5 частоты, счетчик 6, блок пам ти, счетчик 8 с управл емым коэф фициентом пересчета, сумматор 9, блок 10 индикации, R5-триггер 11 и блок 12 задержки. Устройство работает следующим образом. К моменту прихода очередного импульса от преобразовател  1, который преобразует последовательные рав ные приращени  функции в импульсный сигнал, устройство заканчивает текущий цикл преобразований. При этом им пульсы с частотой f генератора 3 частоты через коммутатор 4 поступают на счетный вход счетчика 8 с управ-л емым коэффициентом пересчета, коэф фициент пересчета которого зафиксирован блоком 7 пам ти. Сумматор 9 суммирует импульсы с выхода счетчика 8 с управл емым коэффициентом пере счета и преобразует эти импульсы в цифровой аналог суммы, который поступает в блок 10 индикации и индици руетс  им. Счетчик 6 считает импульсы с частотой f| , поступающие от делител  5 частоты, подготавлива  ЭТ1 коэффициент пересмета в следующем цикле преобразовани  счетчика 8 с управл емь1М коэффициентом пересчета .. RS -триггер 11 первым импульсом в текущем цикле с выхода счетчика 8 с управл емым коэффициентом йересчета переведен в состо ние, которое уровнем сигнала с выхода R5-триггера 11 переключает коммутатор 4 на подачу на счетный вход счетчика 8 с управл емым коэффициентом пересчета импульсов с частотой выхода генератора 3 частоты, и на последующие импульсы с выхода этого счетчика .не реагирует. С приходом переднего фронта очередного импульса преобразовател  1j которым фиксируютс  граничные моменты меж,цу смежными приращени ми, синхронизатор 2 вырабатывает импульс перевода устройства в очередной цикл преобразовани . При этом R -триггер 11 переводитс  в состо ние, которое уровнем сигнала с выхода RS-триггера 11 переключает коммутатор 4 на подачу на счетный вход счетчика 8 с управл емым коэффициентом пересчета импульсов с частотой fj с выхода делител  5 частоты, разрешаетс  перезапись блоком 7 пам ти состо ни  счетчика 6, чем устанавливаетс  коэффициент пересчета счетчика 8 с управл емым коэффициентом пересчета , равным цифровому аналогу At, интервала времени предыдущего приращени  функции, устанавливаетс  в нуль счетчик 8 с управл емым коэффициентом пересчета, и сигналом, задержанным блоком 12 задержки, после перезаписи состо ни  блоком 7 пам ти устанавливаетс  в нуль счетчик 6. С этого момента начинаетс  очередной цикл работы устройства дл  цифрового логарифмического преобразовани  за Интервал времени Atj между поступившим импульсом от преобразовател  1 и очередным импульсом по отношению к поступившему, т.е. за врем  очередного приращени  преобразуемой функции . Счетчик 6 начинает считать импульсы с частотой f, , подготавлива  этим коэффицие.нт пересчета дл  счетчика 8 с управл емым коэффициентом пересчета на интервйл времени Atg последующего приращени  преобразуемой функции . Так как на счетный вход счетчика В с управл емым коэффициентом пересчета поступают импульсы с частотой f/ при коэффициенте пересчета, равном количеству импульсов за врем  4t, предыдущего приращени  функции, то первый импульс на выходе счетчика 8 по вл етс  через врем  At,. Этот им пульс через Я5-триггер11 переключает коммутатор 4 на подачу на счетный вход счетчика 8 с управл емым коэффициентом пересчета частоты f2 с выхода генератора 3 частоты, что обеспечивает получение на выходе счетчика 8 с управл емым коэффициентом пересчета аналога величина () /Л1. в форме количества импульсов, т.е. аналога приращени  логарифма функции, суммируемого сумматором 9. С приходом переднего фронта следующего импульса с выхода преобразовател  1 устройства дл  цифрового логарифмического преобразовани  степенных функций времени заканчивает текущий цикл работы за интервал времени utf . При включении устройства синхро (низатор 2 занул ет сумматор 9 и разрешает суммирование с поступлением переднего фронта второго импульса с выхода преобразовател  1, что обеспечивает получение и установку коэффициента пересчета счетчика 8 с управл емым коэффициентом пересчета. В качестве преобразовател  1 в устройстве дл  цифрового логарифмического преобразовани  степенных функций времени могут быть использованы электроконтактные, фотометрические, объемометрические, радиометрические и другие преобразователи равных угловых , линейных, объемных перемещений шти доз радиации в импульсный-сигнал. Предложенное устройство при повышенной точности и расширенном диапазоне преобразовани  позвол ет, например , при K:t;0,5 и отношении fjft 10 осуществл ть логарифмическое преобразование в интервале изменени  времени равных приращений функций не менее , чем на 5 пор дков.1 1 The invention relates to a measurement technique and can be used to measure and record the characteristics of damped processes, for example, in inertial and other systems, the movements in which are characterized by negative accelerations. A logarithmic converter is known that includes a pulse generator, a control unit, a frequency divider, a switch, a counter, two pulse shapers, a switch code driver, a counter code driver, and a counter with controlled conversion factor 1. The disadvantages of this converter are the comparatively low calculation accuracy and the impossibility of visual display of the calculation result. The closest technical solution to the invention is a speed meter comprising a reference frequency generator, a sensor, a control frequency divider, a frequency divider, a counter, a control unit, a display unit, and a memory register 2. The disadvantages of the known device are low computation accuracy. The purpose of the invention is improving the accuracy of logarithms. The goal is achieved in that a device for digital logarithmic transformation of power functions of time, containing a function increment converter to a pulse signal, a synchronizer, a frequency generator, a frequency divider counter, a counter with a controlled conversion factor, a display unit, a memory block and a switch, a device input connected to the input of the function increment converter into a pulse signal, the output of which is connected to the synchronizer input, the first output of which is connected to the synchronous input of the unit T1- and the reset input of the counter with control-M15 m recalculation factor, the output of the frequency generator connected to the input of a frequency divider, the output of which is connected to the first, m informational input of the motor, the output of the counter is connected to the information input of the memory unit, entered cyMNiaTop block deder . -kk i- RS-flip-flop, output, of the frequency generator sci feen with the second 62 information input of the switch, the output of which is connected to the counting input of the counter with control 7.1.1 scaling factor, the output of which is connected to the information input of the adder and input reset RS-flip-flop, the first output of the synchronizer is connected to the input of the RS-flip-flop setup and through the delay unit to the reset input of the counter, information input, which is connected to the output of the frequency divider, the second output of the synchronizer is connected to the reset input of the totalizer, which output is connected to the input of the display unit , the output of the memory unit is connected to the installation input of the counter with a controlled conversion factor, the single output of the RS grigger is connected to the control input of the switch. Each cycle of the digital logarithmic transformation, i.e. obtaining one differential of the logarithm of the function, with sufficiently small increments of the function, is characterized by the equation At, -ut -КК Atn К where Д1 - times of equal increments of the power function of time of the form with; n is the sequence number of the increment of this function. Obtaining the first period of each analogue of the differential of the logarithm of the function by dividing the reference frequency -f by the digital analogue of the previous differential of the function, during the time of the subsequent increment, realizes the action of subtracting in the numerator of the left side of equation (1), since this divides the same frequency, which obtained the digital counterpart of the divider, and, therefore, the resulting first period is equal to the time of the previous differential. Obtaining the rest of the transmissions of each analogue of the differential of the logarithm of the function by dividing the reference frequency f 2 I implements equation (1) as a whole. Sequential summation of analogs of the logarithmic transformation by the number of periods implements the transformation equation, which is No. 1et, where C, is the proportionality coefficient; N is the sum of the number of periods of all analogs of the differentials of the logarithm of the function at the time t; L is the base of logarithms, the topic of which is normalized to C, N. From the equation (2) the transformation follows that in coordinates (M, f. The result of the transformation of the function t will be represented directly with the angular coefficient r / - result in a logarithmic time scale allows you to record and control the value of K. The drawing shows a block diagram of the device for digital logarithmic conversion of power functions of time.The device contains a function increment converter 1 to pulse signal l, synchronizer 2, generator 3 reference frequency, switch divider 5 frequencies, counter 6, memory block, counter 8 with a controlled conversion factor, adder 9, indication block 10, R5 flip-flop 11 and delay block 12. By the time of arrival of the next pulse from converter 1, which converts successive equal increments of the function into a pulse signal, the device ends the current conversion cycle. At the same time, pulses with a frequency f of the generator 3 frequencies through the switch 4 are fed to the counting input of counter 8 with a controlled conversion factor, the conversion factor of which is fixed by the memory unit 7. The adder 9 sums the pulses from the output of the counter 8 with the controlled conversion factor and converts these pulses into a digital analogue of the sum, which is fed to the display unit 10 and is indicated by it. Counter 6 counts pulses with frequency f | received from the frequency divider 5, preparing the ET1 coefficient in the next cycle of conversion of the counter 8 with a control of the conversion factor. RS is the trigger 11 with the first pulse in the current cycle from the output of the counter 8 with the control of the recalculation factor converted to a state that the signal level from the output of the R5 flip-flop 11 switches the switch 4 to the supply to the counting input of the counter 8 with a controlled pulse conversion factor with the frequency of the generator output 3 frequencies, and to subsequent pulses from the output of this counter. iruet. With the arrival of the leading edge of the next pulse of the converter 1j, which fixes the boundary moments between, the adjacent increments, the synchronizer 2 generates a pulse of the device transferring into the next conversion cycle. At the same time, the R-trigger 11 is transferred to a state where the signal level from the output of the RS flip-flop 11 switches the switch 4 to feed to the counting input of the counter 8 with a controlled pulse recalculation factor fj from the output of the frequency divider 5, is overwritten by the memory block 7 When the state of the counter 6 is established, by which the coefficient of recalculation of the counter 8 is set with the controlled coefficient of recalculation equal to the digital analogue At, the time interval of the previous increment of the function, the counter 8 is set to zero with the controlled coefficient per The counter, and the signal delayed by the delay unit 12, after the state 7 is overwritten by the memory block 7, the counter 6 set to zero. From this moment the next operation cycle of the device for the digital logarithmic conversion starts during the Atj time interval between the incoming pulse from the converter 1 and the next pulse relation to the incoming, i.e. during the next increment of the transformed function. Counter 6 begins counting pulses with a frequency f, by preparing this factor. Recalculation for counter 8 with a controlled conversion factor for the time interval Atg of the subsequent increment of the transformed function. Since the counting input of counter B with a controlled conversion factor receives pulses with a frequency f / at a conversion factor equal to the number of pulses during time 4t, the previous increment of the function, the first pulse at the output of counter 8 appears through time At ,. This pulse through YA5-flip-flop11 switches switch 4 to feed to the counting input of counter 8 with a controlled frequency conversion factor f2 from the generator output 3 frequencies, which ensures that the output of the counter 8 with a controlled analog conversion factor value () / Л1. in the form of the number of pulses, i.e. analogue of the increment of the logarithm of the function, summed by the adder 9. With the arrival of the leading edge of the next pulse from the output of the converter 1 of the device for digital logarithmic conversion of power time functions, it ends the current cycle of operation for the time interval utf. When the syncro device is turned on (the easer 2 zooms up the adder 9 and allows summation with the arrival of the leading edge of the second pulse from the output of the converter 1, which ensures the reception and installation of the conversion factor of the counter 8 with the controlled conversion factor. As a converter 1 for digital logarithmic conversion power functions of time can be used electrocontact, photometric, volumetric, radiometric and other converters of equal angular, linear Volatile, volumetric displacements of radiation doses to pulsed-signal. The proposed device, with increased accuracy and an extended conversion range, allows, for example, K: t; 0.5 and the ratio fjft 10 to perform logarithmic conversion in the time interval of equal increments of functions not less than 5 times.

Claims (1)

УСТРОЙСТВО ДНЯ ЦИФРОВОГО ЛОГАРИФМИЧЕСКОГО ПРЕОБРАЗОВАНИЯ СТЕПЕННЫХ' ФУНКЦИЙ ВРЕМЕНИ, содержащее jпреобразователь приращений функции в импульсный сигнал, синхронизатор, генератор частоты, делитель частоты,· счетчик, счётчик с управляемым коэффициентом пересчета, блок индикации, блок памяти и коммутатор, вход устройства соединен с входом преобразователя приращений функции в импульсный сигнал, выход которого подключен' к входу синхронизатора, первый вход ; которого соединен с синхровходом блока памяти и входом сброса счетчика с управляемым коэффициентом пересчета, выход генератора частоты под ключен к входу делителя частоты, выход которого соединен с первым информационным входом коммутатора, выход счетчика подключен к информационному входу блока памяти, о т л ич а ю щ е е с я тем, что, с целью повышения точности логарифмирования, в него введены |сумматор, блок задержки и R5-триггер, выход генератора частоты соединен с вторым информа ционным входом коммутатора, выход которого подключен к счетному входу счетчика с управляемым коэффициентом пересчета,, выход которого соединен с информационным входом сумматора и входом сброса RS-триггера, первый выход синхронизатора подключен к входу установки RS-триггера и через блок задержки к входу сброса счетчика, информационный вход которого соединен с выходом делителя частоты, второй . выход синхронизатора подключен к входу сброса сумматора, выход которого соединен с входом блока индикации, выход блока памяти подключен к установочному входу счетчика с управляемым коэффициентом пересчета, единилдый выход RS-триггера соединен с?управляющим входом коммутатора.DEVICE FOR DAY OF DIGITAL LOGARITHMIC CONVERSION OF DEGREE 'FUNCTIONS OF TIME, containing j-converter of increments of the function into a pulse signal, synchronizer, frequency generator, frequency divider, · counter, counter with a controlled conversion factor, display unit, input switch unit, commutator switch and switch functions in a pulse signal, the output of which is connected to the synchronizer input, the first input; which is connected to the clock input of the memory block and the counter reset input with a controlled conversion factor, the output of the frequency generator is connected to the input of the frequency divider, the output of which is connected to the first information input of the switch, the output of the counter is connected to the information input of the memory block, In order to increase the accuracy of the logarithm, an adder, a delay unit, and an R5 trigger are introduced into it, the output of the frequency generator is connected to the second information input of the switch, the output of which is connected to the counting the counter input with a controlled conversion factor, the output of which is connected to the information input of the adder and the RS-trigger reset input, the first synchronizer output is connected to the RS-trigger setup input and through the delay unit to the counter reset input, the information input of which is connected to the output of the frequency divider second. the synchronizer output is connected to the reset input of the adder, the output of which is connected to the input of the display unit, the output of the memory unit is connected to the installation input of the counter with a controlled conversion factor, the single output of the RS-trigger is connected to the control input of the switch. >> 1 11604061 1160406
SU833664286A 1983-11-23 1983-11-23 Device for digital logarithmic generation of power functions of time SU1160406A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833664286A SU1160406A1 (en) 1983-11-23 1983-11-23 Device for digital logarithmic generation of power functions of time

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833664286A SU1160406A1 (en) 1983-11-23 1983-11-23 Device for digital logarithmic generation of power functions of time

Publications (1)

Publication Number Publication Date
SU1160406A1 true SU1160406A1 (en) 1985-06-07

Family

ID=21089780

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833664286A SU1160406A1 (en) 1983-11-23 1983-11-23 Device for digital logarithmic generation of power functions of time

Country Status (1)

Country Link
SU (1) SU1160406A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство CGCP № 1038939, кл. G 06 F 7/556, 1982. 2. Авторское свидетельство СССР № 892303, кл. G 01 Р 3/42, 1980 (прототип). . *

Similar Documents

Publication Publication Date Title
SU1160406A1 (en) Device for digital logarithmic generation of power functions of time
US4965817A (en) Device for the measurement of an event
SU760150A1 (en) Shaft angular position-to-code converter
SU752170A1 (en) Digital meter of signal effective value
RU60733U1 (en) PHASOMETER
SU822222A1 (en) Digital integrator
SU533878A1 (en) Frequency signal fluctuation meter
SU830466A1 (en) Shaft angular position-to-code converter
SU974574A1 (en) Frequency-to-voltage converter
SU888162A1 (en) Displacement-to-code converter
SU697938A1 (en) Azimuth determining device
GB1466213A (en) Variable inverse period computer
SU1411680A1 (en) Speed digital meter
SU1115048A1 (en) Frequency multiplier
SU976396A1 (en) Digital frequency meter
SU680011A1 (en) Shaft rotation angle-to-code converter
SU1251332A1 (en) Shaft turn angle-to-digital converter
SU1095089A1 (en) Digital frequency meter
SU1051499A1 (en) Digital meter of time interval with weight averaging
RU2007839C1 (en) Device for thermal correction of crystal oscillator
SU1677656A1 (en) Digital phase meter for measuring instantaneous values
SU698029A1 (en) Shaft angular position-to-code converter
SU1057878A1 (en) Infra low-frequency phase meter
SU1043703A1 (en) Shaft angular position-to-code converter
SU868617A1 (en) Digital frequency meter