SU1140126A1 - Microprocessor - Google Patents

Microprocessor Download PDF

Info

Publication number
SU1140126A1
SU1140126A1 SU833544720A SU3544720A SU1140126A1 SU 1140126 A1 SU1140126 A1 SU 1140126A1 SU 833544720 A SU833544720 A SU 833544720A SU 3544720 A SU3544720 A SU 3544720A SU 1140126 A1 SU1140126 A1 SU 1140126A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
microprocessor
block
address
Prior art date
Application number
SU833544720A
Other languages
Russian (ru)
Inventor
Леонид Дмитриевич Минутин
Original Assignee
Опытно-конструкторское бюро специальных радиотехнических систем Новгородского политехнического института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытно-конструкторское бюро специальных радиотехнических систем Новгородского политехнического института filed Critical Опытно-конструкторское бюро специальных радиотехнических систем Новгородского политехнического института
Priority to SU833544720A priority Critical patent/SU1140126A1/en
Application granted granted Critical
Publication of SU1140126A1 publication Critical patent/SU1140126A1/en

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

МИКРОПРОЦЕССОР, содержащий блок микропрограммного управлени , блок пам ти микрокоманд и операционный блок, причем выход переноса операционного блока соединен с входом признаков блока микропрограммного управлени , выход признаков которого соединен с входом переноса операционного блока, вход кода операции которого соединен с выходом кода микроопераций блока пам ти микрокоманд, выход кода маскировани  которого соединен с входом маски операционного блока, выход адреса обращени  к пам ти данных которого  вл етс  адресным выходом микропроцессора, информационный выход микропроцессора соединен с информационным выходом операционного блока, первый и второй информационные входы которого  вл ютс  соответственно первым и вторым информационными входами микропроцессора , выходы кода управлени - формированием адреса следующей микрокоманды и кода управлени  флажками блока пам ти микрокоманд соединены соответственно с входами управлени  адресом и управлени  занесением и хранением флажков блока микропрог граммного управлени , адресный выход которого соединен с адресным входом блока пам ти микрокоманд, вход кода команды блока микропрограммного управлени   вл етс  входом кода команды микропроцессора, отличающийс  тем, что, с целью повы;Шени  быстродействи , ок содержит управл емый синхронизатор, содержащий три формировател  ийпульсов, элемент НЕ, элемент 2И-ИЛИ-НЕ и ге (П нератор тактовых импульсов, причем выход признака перехода блока пам ти микрокоманд соединен с первым входом элемента 2И-ИЛИ-НЕ и с управл ющим входом генераторатактовых импульсов, первый, второй и третий выходы которого соединены соответственно с входами первого, второго и третьего формирователей импульсов, выходы которых соединены соответствш но с вторым и третьим входами элемента 2И-Ш1И-НЕ и с вхЪдом элемента НЕ, выход которого соединен с входом синхронизации операционного блока, выход элемента 2И-ИЛИ-НЕ соединен с входом синхронизации блока микропрограммного управлени .A MICROPROCESSOR containing a microprogram control block, a microinstructions memory block and an operating block, the transfer output of the operation block connected to the signs input of the microprogram control unit whose feature output is connected to the transfer input of the operation block whose input of the operation code is connected to the output of the microoperations code of the memory block microinstructions, the output of the masking code of which is connected to the mask input of the operating unit, the output of the address of accessing the data memory of which is the address output m microprocessor, microprocessor information output connected to the information output of the operating unit, the first and second information inputs of which are respectively the first and second information inputs of the microprocessor, the outputs of the control code - the formation of the address of the next microcommand and the flag control code of the microprocessor memory block are connected respectively to the control inputs address and control of the entry and storage of the flags of the microprogrammed control unit whose address output is With an address of the microinstructions memory block, the instruction code entry of the microprocessor control block is an input of the microprocessor instruction code, characterized in that, for the sake of speed, ok contains a controlled synchronizer that contains three pulse formers, an element NOT, an element 2I -OR-NOT and r (clock pulse pulse, whereby the output of the sign of the transition of the microcommand memory block is connected to the first input of the 2I-OR-NOT element and to the control input of the clock pulse, the first, second and third outputs connected to the inputs of the first, second and third pulse shapers, the outputs of which are connected respectively to the second and third inputs of the element 2I-Ш1И-НЕ and with the input element NO, the output of which is connected to the synchronization input of the operating unit, the output of element 2I-OR- NOT connected to the sync input of the firmware control block.

Description

11 Изобретение относитс  к вычислительной технике, в частности к микро процессорным системам с микропрограм мным управлением, используемым, например , дл  обработки радиолокационных сигналов. Известен микропроцессор, включающий блок микропрограммного управлени , блок пам ти микрокоманд, операционный блок Л , В этом микропроцессоре выборка микрокоманды из блока пам ти микрокоманд и выполнение этой микрокоманды операционным блоком происходит последовательно в течение такта, что увеличивает его длительность . Наиболее близким к предлагаемому  вл етс  микропроцессор, содержащий блок микропрограммного управлени -, блок пам ти микрокоманд и операционный блок, причем выход переноса операционного блока соединен с входом признаков блока микропрограммного управлени , выход признаков которого соединен с входом переноса операцион ного блока, вход кода операции которого соединен с выходом кода микроопераций блока пам ти микрокоманд, выход кода маскировани  которого соединен с входом маски операционного блока, выход адреса обращени  и пам  ти данных которого  вл етс  адресным выходом микропроцессора, инфорг мационный выход микропроцессора соединен с информационным выходом операционного блока, первый и вто- рой информационные входыкоторого  вл ютс  соответственно первым и. вторым информационными входами микр процессора, выходы кода управлени  флажками и кода управлени  формированием адреса следующей микрокоманды блока пам ти микрокоманд соединены соответственно с входами управ лени  занесением и хранением флажков и управлени  адресом блока микропрограммного управлени , адрес .ный выход которого соединен с адрес ным входом блока пам ти микрокоманд вход кода команды блока микропрограммного управлени   вл етс  входом кода команды мшсропроцессором. В этом микропроцессоре конвейерный регистр задерживает выбранную в текущем такте из блока пам ти микрокоманд микрокоманду до начала 62 следующего такта. С другой стороны, с началом следующего такта начинаетс  выборка очередной микрокоманды из блока пам ти микрокоманд.. Таким образом, происходит частичное нало- жение во времени процедур выборки очередной микрокоманды из блока пам ти микрокоманд и выполнение предыдущей микрокоманды в операционном блоке. Это сокращает длительность такта 2 . Однако в св зи с тем, что выполнение микрокоманды задерживаетс  до следующего такта, соответственно задерживаетс  и выполнение условных переходов по результатам выполнени  микрокоманды. Таким образом, в этом микропроцессоре требуетс  два такта на выполнение условного перехода, что приводит к увеличению времени выполнени  микропрограмм и к уменьшению полезной емкости блока пам ти микрокоманд, часть  чеек которого приходитс  заполн ть пустыми микрокомандами (приход щимис  на второй такт условного перехода). Кроме того, в длительность такта входит врем  записи информации в конвейерный регистр, что несколько увеличивает длительность такта. I . Цель изобретени  - повышение быстродействи  . Поставленна  цель достигаетс  тем, что в микропроцессор, содержащий блок пам ти микрокоманд, блок микропрограммного управлени  и операционный блок, причем выход переноса операционного блока соединен с входом признаков блока микропрограммного управлени , выход признаков которого соединен с входом переноса операционного блока, вход кода операции которого соединен с выходом кода микроопераций блока пам ти микрокоманд, выход кода маскировани  которЬго соединен с входом маски операционного блока, выход адреса обращени  к пам ти данных которого  вл етс  адресным выходом микропроцессора , информационный выход микропроцессора соединен с информационным выходом операционного блока, первьй и второй информационные входы которого  вл ютс  соответственно первым и вторым информационными входами микропроцессора, выходы кода управлени  формированием адреса следующей микрокоманды и кода управле3 НИИ флажками блока пам ти микрокоманд соединены соответственно с вхо дами управлени  адресом и управлени  занесением и хранением флажков блока микропро17раммного управлени , адресный выход которого соединен с адресным входом блока пам ти микр команд, вход кода команды блока мик ропрограммного управлени   вл етс  входом кода команды микропродессора введен управл емый синхронизатор, с держащий три формировател  импульсов , элемент НЕ, элемент 2И-ШШ-НЕ и генератор тактовых импульсов, при чем выход признака перехода блока пам ти микрокоманд соединен с первы входом элемента 2И-ИЛИ-НЕ и с управ л ющим входом генератора тактовых импульсов, первый, второй и третий выходы которого соединены соответст венно с входами первого, второго и третьего формирователей импульсов, выходы которых соединены соответственно с вторым и третьим входами эл мента 2И-ИЛИ-НЕ и с входом элемента НЕ, выход которого соединен с входо синхронизации операционного блока, выход элемента 2И-ИЛИ-НЕ соединен с входом синхронизации блока микропрограммного управлени . На фиг, 1 представлена функциональна  схема микропроцессора; на фиг. 2 - временные диаграммы работы микропроцессора; на фиг. 3 - блоксхема алгоритма функционировани  микропроцессора. Микропроцессор содержит блок 1 пам ти микрокоманд, блок 2 микропрограммного управлени , операционный блок 3, генератор А тактовых импульсов, элемент 2И-ИЛИ-НЕ-5, фор мирователь импульсов 6, 7 и 8 и эле мент НЕ 9. Рассмотрим работу микропроцессора (фиг. 1). Микропрограмма хранитс  в блоке пам ти микрокоманд 1. Блок микропрограммного управлени  2 управл ет выборкой микрокоманд из блока 1 по сигналу управлени  форми рованием адреса следующей микрокоманды (УА), поступающего с выхода блока 1 на соответствующий вход бло ка 2. Кроме того, выборкой микроко .манд может управл ть сигнал с входа команды микропроцессора (КОМ), поступающий на соответствующий вход блока 2. На основе кода команды КОМ блок 2 формирует адрес первой микро 264 команды из последовательности микрокоманд , реализующих эту команду. Следовательно , начало работы микропроцессора , т.е. выборка первой микрокоманды первой команды осуществл етс  на основе состо ни  на входе КОМ блока 2. В процессе выполнени  команды переход к следующей микрокоманде осуществл етс  по состо нию на входе УА блока 2. Блок 2 выполн ет флаговые операции, т.е. занесение и хранение состо ний на входе признаков (F1), и также управл ет состо нием на выходе признаков (FO) по сигналу управлени  флагом (УФ), поступающего с соответствующего выхода блока 1. Выборка очередной микрокоманды осуществл етс  формированием блоком 2 адреса (А) очередной микрокоманды; этот адрес поступает на адресный вход (А) блока 1. Выходы микроинструкций (F) и код маски (К) блока 1 соединены с соответствующими входами операционного блока 3. Сигналы на этих входах определ ют тип никроинструкции предписываемый блоку 3, выбор одного из информациой- ных входов (В) или (М) в качестве источника входной информации. Операционный блок 3 имеет .вход переноса (СО), соединенный с выходом блока 2, и выход переноса (С1), который используетс  в качестве признака при выполнении условных переходов . Выход 01 блока 3 соединен с входом признака блока 2. Выход признака перехода (ПП).блока пам ти микрокоманд 1 соединен с управл юпотаи входом генератора тактовых импульсов / ч и с первым входом элемента 2И-ИЛИ-НЕ 5. Дл  формировани  синхроимпульсов необходимой длительности дл  блоков 2 и 3 используютс  три формировател  импульсов 6, 7 и 8. Элемент 2И-ИЛИ-НЕ 5 по сигналу на первом выходе вьщает на выход, соединенный с синхровходом () блока 1, или два синхроимпульса или один (за такт работы микропроцессора). Элемент 9 используетс  дл  согласовани  логики синхроимпульса с логикой синхровхода () операционного блока 3. В динамике работа микропроцессора происходит следующим образом ( фиг. 2 и 3). По коду на входе КОМ блок микропрограммного управлени  2 формирует адрес А начальной микрокоманды , эта микрокоманда выбираетс  из блока пам ти микрокоманд 1 и оказываетс  на его выходах. С этого момента начинаетс  первый такт работы микропроцессора. Такты с безусловным и условным переходами отличаютс  друг от друга.11 The invention relates to computing technology, in particular microprocessor-controlled microprocessor systems, used, for example, to process radar signals. A microprocessor is known that includes a microprocessor control unit, a microinstructions memory block, an operational block L, In this microprocessor, a microcommand is sampled from the microinstruction memory block and the microcommand is executed by the operating unit sequentially during a clock cycle, which increases its duration. The closest to the present invention is a microprocessor containing a microprogram control unit, a microinstructions memory unit and an operation unit, the transfer output of the operation unit connected to the input of the signs of the microprocessing control unit, the output of which features are connected to the transfer input of the operating unit whose input of the operation code connected to the micro-operations microcode operation code output, the output of the masking code of which is connected to the mask input of the operating unit, the address of the access address and the memory nnyh which is the address output of the microprocessor, the microprocessor Inforga mation output coupled to the data output of the operation unit, the first and secondary cluster information vhodykotorogo are respectively first and. the second information inputs of the microprocessor, the outputs of the control code for the flags and the control code for the formation of the address of the next microcommand of the microcommand memory block are connected respectively to the control input by storing and storing the flags and controlling the address of the microprogrammed control block whose address is connected to the address input of the memory block These microinstructions, the input to the instruction code of the firmware control block is the input to the instruction code by the microprocessor. In this microprocessor, the pipeline register delays the micro-command selected in the current clock from the microinstructions memory block until the beginning of the next 62 clock. On the other hand, with the beginning of the next clock cycle, the next microcommand from the microcommand memory block begins sampling. Thus, partial overlapping of the time of the next microcommand from the microcommand memory block and the previous microcommand in the operational block occurs. This shortens the cycle time 2. However, since the execution of the microcommand is delayed until the next clock cycle, the execution of conditional transitions according to the results of the microcommand is also delayed accordingly. Thus, this microprocessor requires two cycles to perform a conditional transition, which leads to an increase in the execution time of the microprograms and to a decrease in the usable capacity of the microcommand memory block, some of which need to be filled with empty microcommands (arriving at the second time step of the conditional transition). In addition, the duration of the cycle includes the time of recording information in the pipeline register, which slightly increases the duration of the cycle. I. The purpose of the invention is to increase speed. The goal is achieved by the fact that a microprocessor containing a microcommand memory block, a microprogram control unit and an operation block, the transfer output of the operation block is connected to the input of the signs of the microprogram control unit, the output of which signs are connected to the transfer input of the operation block, the input of the operation code of which is connected with the output of the micro-operations micro-operations code, the output of the masking code which is connected to the mask input of the operating unit, the output of the address of the memory address access The output of which is the microprocessor address output, the microprocessor information output is connected to the information output of the operation unit, the first and second information inputs of which are respectively the first and second microprocessor information inputs, the outputs of the control code of the next microcommand and the control code of microcommands connected, respectively, with the inputs for managing the address and controlling the entry and storage of the flags of the microprogrammed control unit The address output of which is connected to the address input of the microprogram memory block, the instruction code entry of the microprocessor control block is the input of the micro-command command code, a controllable synchronizer is inputted, holding the three pulse makers, the HE element, 2I-SH-HE, and the clock generator pulses, the output of the sign of the transition of the microinstructor memory block is connected to the first input of the element 2И-ИИ-Не and to the control input of the clock generator, the first, second and third outputs of which are connected respectively to the inputs and the first, second and third pulse formers, the outputs of which are connected respectively to the second and third inputs of the 2I-OR-NOT element and to the input of the NOT element, the output of which is connected to the synchronization input of the operating unit, the output of the 2I-OR-NOT element is connected to the input synchronization of the firmware control block. Fig, 1 shows a functional microprocessor circuit; in fig. 2 - time diagrams of the microprocessor; in fig. 3 - block scheme of the microprocessor functioning algorithm. The microprocessor contains block 1 of memory of micro-commands, block 2 of microprogram control, operational block 3, generator A of clock pulses, element 2I-OR-NOT-5, pulse former 6, 7 and 8 and the element NOT 9. Consider the operation of the microprocessor (Fig . one). The microprogram is stored in the microcommand memory block 1. The microprogram control unit 2 controls the selection of microcommands from block 1 by the control signal of the address of the next microcommand (A) from the output of block 1 to the corresponding input of block 2. In addition, the microcircuit sample. The mand can control the signal from the input of the microprocessor command (KOM), which arrives at the corresponding input of block 2. Based on the command code of the KOM unit 2 generates the address of the first micro 264 command from the sequence of microcommands that implement this command. Therefore, the start of the microprocessor, i.e. Sampling the first microcommand of the first command is carried out on the basis of the state at the input of the COM of block 2. In the process of executing the command, the transition to the next microcommand is carried out according to the state at the input of the UA of block 2. Block 2 performs flag operations, i.e. entering and storing the states at the input of the signs (F1), and also controls the state at the output of the signs (FO) by the flag control signal (UV) coming from the corresponding output of block 1. Sampling the next microcommand is performed by the formation of address 2 by the block (A ) regular microcommand; This address is sent to the address input (A) of unit 1. The microinstructions outputs (F) and the mask code (K) of block 1 are connected to the corresponding inputs of the operating unit 3. The signals on these inputs determine the type of nickname instructed to block 3, the choice of inputs (V) or (M) as a source of input information. Operational unit 3 has a transfer input (CO) connected to the output of unit 2, and a transfer output (C1), which is used as a sign when performing conditional transitions. The output 01 of block 3 is connected to the input of the characteristic of block 2. The output of the transition flag (PP) of the microcommand memory block 1 is connected to the control and input of the clock / h generator and to the first input of element 2I-OR-NOT 5. For the generation of clock pulses of the required duration for blocks 2 and 3, three pulse formers 6, 7, and 8 are used. Element 2I-OR-NE 5, on the first output signal, outputs the output connected to the synchronous input () of block 1, or two synchro impulses or one (per microprocessor operation cycle) . Element 9 is used to match the logic of the sync pulse with the logic of the clock input () of the operation unit 3. In the dynamics, the microprocessor operates as follows (Fig. 2 and 3). According to the code at the KOM input, the microprogram control unit 2 generates the address A of the initial microcommand; this microcommand is selected from the microcommand memory block 1 and appears at its outputs. From this moment begins the first cycle of the microprocessor. Clocks with unconditional and conditional transitions differ from each other.

Рассмотрим такт с безусловным переходом. Признак перехода ГШ в микрокоманде программируетс  в этом случае в состо ние лог. 1. Сигнал с выхода ПП блока 1 поступает на управл ющий вход генератора 4, который выдает на свои выходы сигналы с периодом Т1. Импульсы на первом, втором и третьем выходах генератора 4 имеют фазовый сдвиг С,, и (/ . По передним фронтам этих импульсов формирователи 6, 7 и 8 формируют импульсы с длительностью соответственно tuBMD ему об пульсыс формирователей 6 и 7 поступают на второй и третий входы элемента 2И-ИЛИ-НЕ 5. Так как на первом входе этого элемента находитс  сигна признака перехода ПП, равный лог,1 то оба импульса проход т через элемент 2И-ИЛИ-НЕ 5 и поступают на синхровход Сем у блока микропрограммног управлени  2, По первому синхроимпульсу блок 2 формирует безусловный адрес следующей микрокоманды. Дл  этого синхроимпульс должен начатьс  через врем  предустановки t ,, сигнал управлени  формированием адреса УА. Через некоторую задержку t д после окончани  синхроимпульса код следующего адреса А по витс  на выходе блока 2. С этого момента начинаетс  процедура выборки следующей микрокоманды из блока пам ти микрокоманд 1, котора  завершитс  через врем  tin.Consider a beat with an unconditional transition. The sign of the transition of the GSH in the microcommand is then programmed into the state log. 1. The signal from the output of the PP block 1 is fed to the control input of the generator 4, which outputs signals with a period T1 to its outputs. The pulses on the first, second and third outputs of the generator 4 have a phase shift C ,, and (/. On the leading edges of these pulses, the formers 6, 7 and 8 generate pulses with a duration of tuBMD, respectively, and the pulse of the formers 6 and 7 are fed to the second and third inputs element 2I-OR-NOT 5. Since at the first input of this element there is a signal of a sign of a PP transition, an equal log, 1, then both pulses pass through element 2I-OR-NOT 5 and arrive at the sync input Sem at the microprogram control unit 2, the first clock pulse unit 2 forms without the address of the next microcommand. For this, the sync pulse must start after the preset time t ,, control signal for generating the address of the UA. After some delay in the sync pulse, the code of the next address A appears on the output of block 2. From this moment the procedure of sampling the next microinstruction from microinstructions memory block 1, which will end in time tin.

/-, « / -, "

О другой стороны, параллельно с формированием адреса А и блоком 2 происходит дешифраци  микроинструкции F . в операционном блоке 3. После дешифрации микроинструкции F на основании кода маски К операционный блок 3 .вырабатывает внутренние сигналы переноса из младших разр дов в старшие и самый старший перенос,  вл ющийс  выходом переноса С1. Суммарное врем  формировани  достоверного сигнала на выходе С1 от начала такта обозначим t . После формировани  сигналов переноса через врем  операционный блок 3 может начинать выполнение микроинструкции F. Дл  этого на его синхровход подаетс  синхроимпульс , начало которого задержано от начала такта на врем  t t чс После окончани  синхроимпульса на состо ние на шинах F и К блока 3 должно быть сохранено в течение времени t., до завершени  всех переходных процессов внутри операционного блока 3. После выработки операционным блоком 3 сигнала на выход С по вл етс  возможность достоверного выполнени  операций занесени  и хранени  флажков в блоке микропрограммного управлени . Эти операции достоверно выполн ютс  по второму синхроимпульсу на Cg,.. Начало этого синхроимпульса должно быть задержано на врем  tym предустановки сигнала на входе признака F1 блока 2. После окончани  этого синхроимпульса состо ние на входах управлени  флагом УФ блока 2 должно быть сохранено на врем  t(ф до окончани  переходных процессовв этом блоке. Та .ким образом можно выделить три пути распространени  сигналов в микропроцессоре , определ ющих длительность такта Тбечисл при безусловном переходе:On the other hand, in parallel with the formation of the address A and block 2, the microinstruction F is decoded. in operation block 3. After the microinstruction F is decrypted based on the mask code K, the operation block 3 generates internal transfer signals from the lower order bits to the senior and most senior transfer, which is the transfer output C1. The total time of the formation of a reliable signal at the output C1 from the start of the clock cycle is denoted by t. After forming the transfer signals through time, the operation unit 3 can begin executing the microinstruction F. To do this, a sync pulse is fed to its sync input, the start of which is delayed from the beginning of the clock cycle for the time tt hours After the sync pulse on the buses F and K of block 3 has been stored, the time t., until the completion of all transients inside the operating unit 3. After the operating unit 3 has developed a signal at output C, it is possible to reliably carry out the recording and storage operations azhkov a microprogram control unit. These operations are reliably performed on the second clock pulse on Cg, .. The start of this clock must be delayed by the time tym of presetting the signal at the input of the F1 attribute of block 2. After this clock pulse is over, the state on the flag controls of the UV block 2 must be saved for time t (f) until the end of the transient processes in this block. In this way, three ways of propagation of signals in the microprocessor can be distinguished, which determine the duration of a cycle during an unconditional transition:

ТБе.усл, ty + t(,g + tft + ;TB. Us, ty + t (, g + tft +;

)ел,---- t(, + ty(p+ + t ;ate, ---- t (, + ty (p + + t;

, Ci -ijC Uoe Длительность такта будет, Ci -ijC Uoe Duration of tact will be

наибольшей из величин Tggjucrt , the largest of the Tggjucrt values,

БИусл, ™ т 6e3tjcA. J определ емых выбором конкретной элементной базы. Длительность такта Т1 генератора 4 должна быть равной Т,..,..,..,. , фазовые BIUSL, ™ t 6e3tjcA. J determined by the choice of a particular element base. The duration of the cycle T1 of the generator 4 must be equal to T, .., .., ..,. phase

Г Л nCJJl.H,GL nCJJl.H,

задержки с,,, L.,2 и с генератора 4 должны обеспечить временные задержки всех синхроимпульсов относительно начала такта на вьш1еупом нуть е времена предустановки t,uu, t + + tLj(p , t + t(j(. . Формирователи импульсов 6, 7 и 8 обеспечивают необходимую длительность синхроимпульсов .delays from ,,, L., 2 and from generator 4 must ensure the time delays of all sync pulses relative to the start of the clock to the maximum preset time t, uu, t + + tLj (p, t + t (j (. Pulse drivers 6 , 7 and 8 provide the necessary duration of clock pulses.

Рассмотрим такт с условным переходом . Признак перехода ПП в микрокоманде программируетс  в этом случае в состо ние лог. О. По сигналу выхода ПП блока 1 генератор 4 переходит в режим формировани  импульсов с периодом 12. Фазовые сдвиги выходных импульсов генератора 4 не измен ютс : они равны , t и t. Так как на первом входе элемента 2И-ИЛИ-НЕ 5 находитс  состо ние лог. О, поступающее с блока 1, то через этот эле-мент 5 не проходит liMiiyjibc с. первого формировател  6 а проходит только импульс с второг-о формировател  7. В результате на блок микропрограммного упраилени  2 поступает один i синхроимпульс. Это синхроимпульс имеет точно такую же задержку t. + tllф относительно начала такта, что и второй синхроим пульс в тактах с безусловными переходами . Следовательно, по рассматри ваемому синхроимпульсу блок микропрограммного управлени  может дост верно выполнить операции занесени  и хранени  флажков, так как сигнал переноса уже сформирован операционным блоком 3. Благодар  наличию достоверного сигнала переноса и моменту синхроимпульса на С ему микропрограммного управлени  2 получают возможность по этому синхроимпульсу сформировать условный, т.е. завис щий от сигнала переноса, адрес следующей микрокоманды. После окончани синхроимпульса С этот условный адрес А с задержкой tд вьщаетс  блоком 2 и через врем  выборки .g блок пам ти микрокоманд 1 выдаст по этому адресу микроко 1анду,  вл ющуюс  первой микрокомандой одной из двух веток программы. В следующем такте начнетс  выполнение этой микрокоманды. Таким образом, условный переход произошел за один такт. Этот такт имеет большую длительност по сравнению с тактами с безусловными переходами на величину ожидани  достоверного сигнала признака из операционного блока 3. Однако он всегда короче, чем два такта прототипа , в которых дважды происходит выборка микрокоманд, дважды повтор ютс  те же задержки на предустановку сигналов, что и в предлагаемом микро процессоре. Синхроимпульс на операционный блок 3 поступает с той же задержкой t t,|C « что и в такта с безусловными переходами, т,е, микроинструкции выполн ютс  в обоих сл ча х одинаково. В рассматриваемом такте также можно вьщелить три пути распространени  сигналов, вли ющих на длительность такта Тц при условном переходе: ijcft, - tj,, + t + tug + t,.; Т ,,од tj., + t(jc + . - t(., + t:(jqp + ty + t.q Длительность такта будет равна наибольшей из этих величин. Длительность такта генератора 4 при условных переходах (т.е. по сигналу лог,. О на управл ющем входе) должна быть равной Тцс , Остальные параметры управл емого синхронизатора такие же, как и в тактах с безусловными переходами. В качестве блока 2 в предлагаемом микропроцессоре можно, например, использовать блок микропрограммного управлени  из микропроцессорных комплектов К586, К589 серий. Дл  построени  операционного блока 3 можно использовать центральные процессорные элементы и схемы ускоренного переноса из любого микропрограммируемого микропроцессорного комплекта, например из тех же К586, К589 серий. Проведем численную оценку быстродействи  микропроцессора в сравнении с прототипом. Пусть врем  выборки информации из блока пам ти микрокоманд tд.Q 40 НС. В качестве элементной базы примем комплект К589 серии, разр дность операционных блоков прототипа и предлагаемого микропроцессора примем равной 16, Временные параметры в рассматриваемом случае ty 10 НС, tцpдy 30 НС, tд Ь44нс, A-Q С, t(. 72 не (эта задержка складываетс  из задержки формировани  сигналов предварительного просмотра переноса центральными элементами, равной 52 не, и времени срабатывани  схемы ускоренного переноса , равного 20 не), tУФ 15 не, tf-ip 20 НС, 27 НС, to(jg 33 не, tjy 5 НС. В результате получим: (5Л, 137 НС. Туед 201 не,, Минимально возможна  длительность такта прототипа равна 162 не. Таким образом при безусловных переходах длительность такта сократилась на 15%, при условных (по сравнению с двум  актами прототипа длительностью 162 нсх2 324 не) - на 38%.Consider a clock with a conditional transition. The sign of the PP transition in the microcommand is then programmed to the log state. A. On the output signal of the PP block 1, the generator 4 enters the pulse shaping mode with a period of 12. The phase shifts of the output pulses of the generator 4 do not change: they are equal, t and t. Since the first input of element 2-OR-NOT 5 is the state of the log. Oh, coming from block 1, then through this element 5 does not pass liMiiyjibc with. the first driver 6a passes only a pulse from the second-driver driver 7. As a result, one i sync pulse is sent to the microprogram control unit 2. This clock has exactly the same delay t. + tllf relative to the start of the clock, as the second clock pulse in clock with unconditional transitions. Consequently, according to the considered sync pulse, the microprogram control unit can adequately perform the flag entry and storage operations, since the transfer signal is already generated by operation block 3. Thanks to the reliable transfer signal and the sync pulse on C, microprogram control 2 can generate a conditional sync pulse. i.e. dependent on the carry signal, the address of the next microcommand. After the termination of the sync pulse C, this conditional address A is delayed by block 2 with delay 2 and, after the sampling time .g, the microcommand memory 1 will issue a microand command, which is the first microcommand of one of the two program branches. In the next cycle, the execution of this microcommand will begin. Thus, the conditional transition occurred in one cycle. This clock has a longer duration compared to clock cycles with unconditional jumps to the amount of waiting for a reliable signal from the operating unit 3. However, it is always shorter than the two clock cycles of the prototype, in which micro-instructions are sampled twice, the same delays for signal presets repeat as in the proposed micro processor. The sync pulse to the operation unit 3 is delivered with the same delay t t, | C "as in the tact with unconditional transitions, t, e, the microinstructions are executed in both cases in the same way. In the considered tact, it is also possible to select three paths of propagation of signals that influence the duration of the cycle TC during a conditional transition: ijcft, - tj ,, + t + tug + t,.; T ,, one tj., + T (jc +. - t (., + T: (jqp + ty + tq The duration of the cycle will be equal to the greatest of these values. The duration of the cycle of the generator 4 during conditional transitions (i.e. by signal log, O on the control input) must be equal to Tcc, the other parameters of the controlled synchronizer are the same as in steps with unconditional transitions. As block 2 in the proposed microprocessor you can, for example, use a microprocessor control block from the K586 microprocessor sets, K589 series. To build the operating unit 3, you can use the central New processor elements and accelerated transfer schemes from any microprogrammable microprocessor set, for example, from the same K586, K589 series. Let us perform a numerical evaluation of the microprocessor speed in comparison with the prototype. Let the sampling time of information from the memory module of microcommands t.Q 40 HC. We will accept the base set K589 of the series, the width of the operating units of the prototype and the proposed microprocessor is 16, the time parameters in the case under consideration are ty 10 NS, tcrdy 30 NS, td b44ns, AQ С, t (. 72 not (this delay consists of the delay in the formation of the transfer preview signals by the central elements equal to 52 non and the response time of the accelerated transfer scheme equal to 20 non), tUF 15 non, tf-ip 20 NS, 27 HC, to (jg 33 non , tjy 5 NS. As a result, we get: (5L, 137 NS. Tooled 201, not, the minimum possible duration of a tact of the prototype is 162 ne. Thus, with unconditional transitions, the duration of a measure was reduced by 15%, with conditional (compared to two acts of the prototype duration of 162 nsx2 324 not) - 38%.

иг.1 i -tig.1 i -t

T1T1

tuffnytuffny

tuGMytuGMy

; ;

гg

tcфtcф

- l ijJDB- l ijJDB

yyyy

Г tcM R tcM

tyc 4 tyc 4

«-i"-I

rr

/L/ L

X-gXg

Тёезусл. Thyozusl.

7272

tuBMytuBMy

tuBMytuBMy

ic(fic (f

tuostuos

iciici

tAtA

/i-g / i-g

tt

Т усл. Фиг.2 Фи .1.3T conv. Figure 2 Phi .1.3

Claims (1)

МИКРОПРОЦЕССОР, содержащий блок микропрограммного управления, блок памяти микрокоманд и операционный блок, причем выход переноса операционного блока соединен с входом признаков блока микропрограммного управления, выход признаков которого соединен с входом переноса операционного блока, вход кода операции которого соединен с выходом кода микроопераций блока памяти микрокоманд, выход кода маскирования которого соединен с входом маски операционного блока, выход адреса обращения к памяти данных которого является адресным выходом микропроцессора, информационный выход микропроцессора соединен с информационным выходом опе- 'рационного блока, первый и второй информационные входы которого являются соответственно первым и вторым информационными входами микропроцессора, выходы кода управления· форми рованием адреса следующей микрокоманды и кода управления флажками блока памяти микрокоманд соединены соответственно с входами управления адресом и управления занесением и хранением флажков блока микропрот граммного управления, адресный выход которого соединен с адресным входом блока памяти микрокоманд, вход кода команды блока микропрограммного управления является входом кода коман ды микропроцессора, отличающийся тем, что, с целью повы шения быстродействия, ок содержит управляемый синхронизатор, содержащий три формирователя ийпульсов, элемент НЕ, элемент 2И-ИЛИ-НЕ и генератор тактовых импульсов, причем выход признака перехода блока памяти микрокоманд соединен с первым входом элемента 2И-ИПИ-НЕ и с управляющим входом генератора’тактовых импульсов, первый, второй и третий выходы которого соединены соответ- ииА ственно с входами первого, второго и мА третьего формирователей импульсов, выходы которых соединены соответствен» но с вторым и третьим входами элемента 2И-ИЛИ-НЕ и с вхЪдом элемента НЕ, выход которого соединен с входом синхронизации операционного блока, выход элемента 2И-ИЛИ-НЕ соединен с входом синхронизации блока микропрограммного управления.1A MICROPROCESSOR comprising a microprogram control unit, a micro-command memory unit and an operation unit, the transfer output of the operating unit being connected to a feature input of the microprogram control unit, the feature output of which is connected to a transfer input of the operating unit, the operation code input of which is connected to the micro-operation code output of the micro-command memory unit, the output of the masking code of which is connected to the input of the mask of the operating unit, the output of the address of the access to the data memory of which is the address output of the micro of the processor, the information output of the microprocessor is connected to the information output of the operating unit, the first and second information inputs of which are the first and second information inputs of the microprocessor, the outputs of the control code · the formation of the address of the next microcommand and the control code of the flags of the micro memory unit are connected respectively to the inputs address management and control of entering and storing flags of the microprotogram control unit, the address output of which is connected to the address the input of the memory block of microcommands, the input of the code of the command of the block of microprogram control is the input of the code of the command of the microprocessor, characterized in that, in order to increase the speed, it contains a controlled synchronizer containing three pulse shapers, an element NOT, an AND-OR-NOT element, and a generator clock pulses, the output of the transition indication of the micro-memory block being connected to the first input of the 2I-IPI-NOT element and to the control input of the clock pulse generator, the first, second and third outputs of which are connected respectively it is with the inputs of the first, second and mA of the third pulse shaper, the outputs of which are connected respectively ”but with the second and third inputs of the element 2I-OR-NOT and with the input of the element NOT, the output of which is connected to the synchronization input of the operating unit, the output of the element 2I -OR- NOT connected to the synchronization input of the firmware control unit. 1
SU833544720A 1983-01-26 1983-01-26 Microprocessor SU1140126A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833544720A SU1140126A1 (en) 1983-01-26 1983-01-26 Microprocessor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833544720A SU1140126A1 (en) 1983-01-26 1983-01-26 Microprocessor

Publications (1)

Publication Number Publication Date
SU1140126A1 true SU1140126A1 (en) 1985-02-15

Family

ID=21047019

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833544720A SU1140126A1 (en) 1983-01-26 1983-01-26 Microprocessor

Country Status (1)

Country Link
SU (1) SU1140126A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Березенко А.И., Кор гин Л.И., Назарь н А.Р. Микропроцессорные комплекты повьппенного быстродействи , М., Радио и св зь, 1981, с. 84-86. 2. Там же, с. 122-126 (прототип). *

Similar Documents

Publication Publication Date Title
EP0168232A2 (en) Apparatus for generating digital timing waveforms
US4402081A (en) Semiconductor memory test pattern generating apparatus
US4553090A (en) Method and apparatus for testing a logic circuit using parallel to serial and serial to parallel conversion
US4203543A (en) Pattern generation system
US4231084A (en) Data transfer system
SU1140126A1 (en) Microprocessor
JP3987277B2 (en) Pulse signal generator
US4764687A (en) Variable timing sequencer
US4713813A (en) Logic analyzer
US5752061A (en) Arrangement of data processing system having plural arithmetic logic circuits
KR880000994B1 (en) Microinstruction controlled data processor
JP2673145B2 (en) Computer-controlled pulse interval sequence generation method
SU1179375A1 (en) Device for checking memory large-scale integration circuits
SU1425607A1 (en) Program control apparatus
SU1647519A1 (en) Modular device for programmed testing and control
US5325514A (en) Program executive timing apparatus for ensuring that state changes of a reference clock signal used to time the execution of the program are not missed
SU1659983A1 (en) Programmable controller
SU1589288A1 (en) Device for executing logic operations
SU1091159A1 (en) Control device
SU1485239A1 (en) Multiprogram controller
SU1168936A1 (en) Microprogram control unit
SU1298912A1 (en) Automatic frequency control device
SU1291981A1 (en) Multiprogram control system
SU1142833A1 (en) Microprogram control device
JP3117214B2 (en) Sequencer microprogram control method