SU1137485A1 - Аналоговое вычислительное устройство - Google Patents

Аналоговое вычислительное устройство Download PDF

Info

Publication number
SU1137485A1
SU1137485A1 SU813331350A SU3331350A SU1137485A1 SU 1137485 A1 SU1137485 A1 SU 1137485A1 SU 813331350 A SU813331350 A SU 813331350A SU 3331350 A SU3331350 A SU 3331350A SU 1137485 A1 SU1137485 A1 SU 1137485A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
switch
integrator
inputs
Prior art date
Application number
SU813331350A
Other languages
English (en)
Inventor
Владимир Ульянович Кизилов
Original Assignee
Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина filed Critical Харьковский Ордена Ленина Политехнический Институт Им.В.И.Ленина
Priority to SU813331350A priority Critical patent/SU1137485A1/ru
Application granted granted Critical
Publication of SU1137485A1 publication Critical patent/SU1137485A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

АНАЛОГОВОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее блок умноже ни ,фильтр низких частот и интегратор , выход интегратора  вл етс  выходом устройства, отличающеес  тем, что, с целью nofibmieни  точности работы и расширени  функциональных возможностей устройства за счет выполнени  операций делени ,, в него введены инвертор, ,мультивибратор , первый,-второй и третий переключатели, причем к первому и второму входам блока умножени  подключены выходы первого и второго переключателей соответственно, выход блока умножени  соединен с первым входом третьего переключател , выход которого через фильтр низких частот подключен к входу интегратора, выход блока умножени  через инвертор соединен с вторым входом третьего переклю чател , первый вход первого переключател   вл етс  первым входом устройства , второй вход первого переi ключател  соединен с выходом интегра тора, первый и второй входы второго переключател   вл ютс  вторым и третьим входами устройства соответст венно, выход мультивибратора подключен к упра.вл ющим входам первого, второго и третьего переключателей. 10 11 ОО 4 00 СП

Description

Изобретение, относитс  к электри ческим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Одно из известных множительноделительных устройств содержит инт ратор,фильтр,мультивибратор ij , Недостаток этого устройства низка  точнос.ть работы. Наиболее близким к предложенном  вл етс  аналоговое вычислительное устройство, содержащее блок умноже фильтр низких частот и интегратор Известное аналог овое вычислительное устррйство характеризуетс  низкой точностью из-за наличи  некомпенсированной аддитивной погр ности блока умножени ,ограниченными .функциональными возможност ми и невозможностью согласовани  с цифровыми устройствами. Цель изобретени  - повьшение точ ности работы, расширение функциональных возможностей за счет выполнени  операции делени  и упрощение .согласовани  с цифровыми устройства ми, С этой целью аналоговое вычислительное устройство, содержащее блок умножени , фильтр низких частот и интегратор, выход интегра тора  вл етс  выходом устройства, введены инвертор, мультивибратор, первый, второй и третий переключате ли, причем к первому и второму входам блока умножени  подключены выходы первого и второго переключател соответственно, выход блока умножени  соединен с первым входом третье го переключател , выход которого через фильтр низких частот подключе к входу интегратора, выход блока . умножени  через инвертор соединен с вторым входом третьего переключател первый вход первого переключател   вл етс  первым входом устройства, второй вход первого переключател  соединен с выходом интегратора, пер вый и второй входы второго переключател   вл ютс  вторым и третьим входами устройства соответственно, выход мультивибратора подключен к управл юпщм входам первого, второго и третьего переключателей. На фиг,1 и 2 приведены функциональные схемы предложенного аналогрвого вычислительного устройства. Устройство содержит блок умножени  1 , инвертор 2, фильтр ниэких 5 частот 3, интегратор 4, мультивибратор 5, первый, второй и третий переключатели 6,7 и 8, первьШ,второй и третий входы 9,10 и 11 и выход 12,преобразователь 13 напр жение - частота, цреобразователь 14 частота - напр жение, дополнительный выход 15, Аналоговое вычислительное устройство работает cлeдyk)щим образом. Пусть на полпериода частоты мультивибратора 5 к входам блока умножени  1 подключены сигналы с первого и третьего входов 9 и 11, а. выход блока умножени  1 подключен к интегратору 4 непосредственно, Изменение напр жени  на интеграто .ре 4 за этот интервал в предположе-i НИИ, что функци  преобразовани  блока умножени , Z .j , bU,-Kv,a Mnthlil Jt, (2) о где Кц - коэффициент передачи блока .: умножени  1;, х,у - сигналы на первом и третьем входах 9 и t1; посто нна  интегратора 4, В следующий полупериод мультивибратора 5 перемножаютс  сигналы с второго входа 10 и с выхода 12, а интегрирование происходит в обратном направлении и изменение напр жени  на интеграторе равно: uU2 )pli)Ji (3) т/г где K(t),/3(t) - сигналы на втором входе 10 и на выходе 12, Сигнал на выходе интегратора 4 змен етс  до тех пор, пока среднее значение напр жени  за врем  интегировани  не будет равно нулю, В установившемс - режиме среднее значение сигнала на выходе- интегратоа 4 за интервал времени, определ еый спектральными характеристиками сигналов, равно нулю. Тогда,приравива  (2) и (з), получим: xltl lD-orit /Ht), (4) де черта сверху означает среднее начение.
311
Предполагаетс , что за полпериода мультивибратора 4 сигналы мило измен ютс .
Если дополнительно предположить, что сигнал А (t) мало измен етс  за период основной гармоники сигналов, то, с учетом (
лШчЫ (-йиГ
(5)
Из (З) следуег, что результат не зависит ни от аддитивной, ни от мультипликативной погрешностей блока умножени  1, ни от его коэффици%нта f передачи.
.2 изображена функциональна  схема предложенного аналогового вычислительного устройства приме374854 . .
нительно к работе с цифровыми устройствами .
Дл  этого случа  выполн етс  соотношение:
(6)
,
(,(ц - коэффициент передачи ;
де К преобразовател  14 частота - напр жение. Из (б) следует:
x(tiya)
i (
«.-к
ПКн
Таким образом, по сравнению с устройством-прототипом предложенное аналоговое вычислительное устройство .обладает повышенной точностью работы и более широкими функциональными возможност ми.

Claims (1)

  1. АНАЛОГОВОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее блок умноже* ния,фильтр низких частот и интегратор, выход интегратора является выходом устройства, отличающееся тем, что, с целью повышения точности работы и расширения функциональных возможностей устройства за счет выполнения операций деле- ния,. в него введены инвертор, мультивибратор, первый,.второй и третий переключатели, причем к первому и второму входам блока умножения подключены выходы первого и второго переключателей соответственно, выход блока умножения соединен с первым входом третьего переключателя, выход которого через фильтр низких частот подключен к входу интегратора, выход блока умножения через инвертор соединен с вторым входом третьего переключателя, первый вход первого переключателя является первым входом устройства, второй вход первого переключателя соединен с выходом интегра* § тора, первый и второй входы второго переключателя являются вторым и третьим входами устройства соответственно, выход мультивибратора подключен к управляющим входам первого, второго и третьего переключателей.
SU813331350A 1981-08-25 1981-08-25 Аналоговое вычислительное устройство SU1137485A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813331350A SU1137485A1 (ru) 1981-08-25 1981-08-25 Аналоговое вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813331350A SU1137485A1 (ru) 1981-08-25 1981-08-25 Аналоговое вычислительное устройство

Publications (1)

Publication Number Publication Date
SU1137485A1 true SU1137485A1 (ru) 1985-01-30

Family

ID=20974350

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813331350A SU1137485A1 (ru) 1981-08-25 1981-08-25 Аналоговое вычислительное устройство

Country Status (1)

Country Link
SU (1) SU1137485A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Патент GB 1302806, кл.С 4 С,опублик.1973. 2. Авторское свидетельство СССР по за вке 2961555/18-24, кл.С 06 G 7/16,1980 (прототип). *

Similar Documents

Publication Publication Date Title
SU1137485A1 (ru) Аналоговое вычислительное устройство
US3294961A (en) Phase and d.-c. voltage analog computing system
SU1166265A1 (ru) Преобразователь ортогональных сигналов в треугольный с удвоением частоты
SU1160441A1 (ru) Устройство дл делени напр жений
SU1242991A1 (ru) Устройство дл перемножени электрических сигналов
SU608178A1 (ru) Функциональный преобразователь
SU1264216A1 (ru) Вычислительное устройство
SU760439A1 (ru) Преобразователь напряжения в длительность импульса 1
SU691862A1 (ru) Устройство дл вычислени логарифмических функций
SU721829A1 (ru) Вычислительное устройство
SU818006A1 (ru) Интегрирующий преобразователь на-пР жЕНи B иНТЕРВАл ВРЕМЕНи
SU984056A1 (ru) Делитель частоты следовани импульсов с дробным коэффициентом делени
SU962971A1 (ru) Функциональный преобразователь
SU652705A1 (ru) Преобразователь напр жени -частота
SU441522A1 (ru) Компаратор частоты
SU809241A1 (ru) Функциональный частотныйпРЕОбРАзОВАТЕль
SU836793A1 (ru) Преобразователь действующего значени НАпР жЕНи
SU1211749A1 (ru) Устройство дл функционального преобразовани ШИМ-сигналов
SU728132A1 (ru) Частотно-импульсный функциональный преобразователь
SU418973A1 (ru)
SU780186A1 (ru) Функциональный преобразователь код-напр жение
SU945984A1 (ru) Преобразователь переменного напр жени в код
SU571897A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU501369A1 (ru) Многоканальна измерительна система
SU1383404A1 (ru) Логарифмический преобразователь