SU1136326A1 - Device for selective ringing and transmission of codograms - Google Patents

Device for selective ringing and transmission of codograms Download PDF

Info

Publication number
SU1136326A1
SU1136326A1 SU833594769A SU3594769A SU1136326A1 SU 1136326 A1 SU1136326 A1 SU 1136326A1 SU 833594769 A SU833594769 A SU 833594769A SU 3594769 A SU3594769 A SU 3594769A SU 1136326 A1 SU1136326 A1 SU 1136326A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
codograms
code
Prior art date
Application number
SU833594769A
Other languages
Russian (ru)
Inventor
Геннадий Васильевич Мажаров
Виктор Георгиевич Плотников
Юрий Иванович Привалов
Original Assignee
Предприятие П/Я Г-4492
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4492 filed Critical Предприятие П/Я Г-4492
Priority to SU833594769A priority Critical patent/SU1136326A1/en
Application granted granted Critical
Publication of SU1136326A1 publication Critical patent/SU1136326A1/en

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

1. УСТРОЙСТВб ИЗБИРАТЕЛЬНОТО ВЫЗОВА и ПЕРЕДАЧИ КОДОГРАММ, состо щее из передатчика сигналов вызова и кодограмм и приемника сигналов вызова и кодограмм, содержащее сигнализатор и блок ввделени  кодовых комбинаций, первый вход которого объединен с входом блока тактовой синхронизации и  вл етс  входом приемника сигналов вызова и кодограмм при этом первый и второй выходы блока тактовой синхронизации подключены к первому и второму входам блока распределени  тактов местного цикла, к третьему входу которого подключен выход элемента ИЛИ, к первому входу которого подключен выход элемента И, отличающеес  тем, что, с целью повьшени  помехоустойчивости передачи сигналов вызова и кодограмм, уменьшени  времени передачи сообщени  и обеспечени  автоматического контрол  состо ни  канала св зи, в приемник сигналов вызова и кодограмм, введены генератор циклических сдвигов М-последователь кости,дешифратор, блок контрол  канапа св зи и последовательно соединенные счетчик, блок анализа адреса и триггер, первый выход которого подключен к первому входу элемента И, а второй выход триггера подключен к входу блока контрол  канала св зи, четвертому входу блока распределени  тактов местного цикла и управл ющему входу счетчика, к счетному входу которого и второму входу элемента И подключен первый выход блока вьщелени  кодовых комбинаций , ft второму входу которого подключен выход генератора циклических сдвигов М-последовательности, к первому входу которого и третьему входу блока вьщелени  кодовых комбинаций подключен первый выход блока распределени  тактов местного цикла , второй выход которого подключен к четвертому входу блока вьщелени  кодовых комбинаций, при выход, счетчика подключен к первому входу дешифратора, к второму входу генератора циклических сдвигов М-последовательности и первому входу сигнализатора , к второму и третьему входам которого подключены соответственно выход блока контрол  канале св зи и второй выход блока анализа адреса , к второму входу которого, а так же к вторьм входам дешифратора и элемента ИЛИ подключен второй выход блока вьщелени  кодовых комбинаций, третий выход которого подкпю--ен к четвертому входу сигнализатора, а выход дешифратора подключен к второму входу триггера. 2. Устройство ПОП.1, отличающеес  тем, что блок распределени  тактов местного цикла содержит последовательно соединенные1. CODGRAM SELECT CALL and TRANSMISSION DEVICE, consisting of a call signal and codogram transmitter and a call signal and codogram receiver, containing a signaling device and a code combination input unit, the first input of which is combined with the clock synchronization unit input and is the input of the call signal receiver and codograms wherein the first and second outputs of the clock synchronization unit are connected to the first and second inputs of the local clock timing distribution unit, to the third input of which the element output is connected OR, to the first input of which the output of the AND element is connected, characterized in that, in order to increase the noise immunity of the transmission of call signals and codograms, reduce the message transmission time and ensure automatic monitoring of the state of the communication channel, a cyclic generator was introduced into the receiver of the call signals and codograms. shifts M-follower bones, decoder, control unit canap communications and serially connected counter, address analysis block and trigger, the first output of which is connected to the first input of the And element, and the second The second trigger output is connected to the input of the communication channel control unit, the fourth input of the local cycle clock distribution unit, and the counter control input, to the counting input of which and the second input of the And element are connected the first output of the code combination block, ft to the second input of which the cyclic generator output is connected M-sequence shifts, to the first input of which and the third input of the block of code combinations the first output of the block of distribution of clock cycles of the local cycle, the second output of which is connected Connected to the fourth input of the block of code combinations, when the output of the counter is connected to the first input of the decoder, to the second input of the cyclic shift generator of the M-sequence and the first input of the indicator, to the second and third inputs of which the output of the control channel and the second output are connected respectively the address analysis block, to the second input of which, as well as to the second inputs of the decoder and the OR element, is connected the second output of the block of code pattern allocation, the third output of which is connected to the fourth th input of the detector, and the output of the decoder is connected to the second input of the trigger. 2. The device POP.1, characterized in that the block distribution of the local cycle cycles contains series-connected

Description

формирователь коротких импульсов, первьпЧ элемент И, элемент ИЛИ, триггер и второй элемент И, а также счетчик тактов, выход которого подключен к второму входу элемента ИЛИ, а счетный и управл ющий входы счетчика тактов объединены соответственно с первым и вторым входами первого элемента И, при этом вход формировател  коротких импульсов, в торой вхоД второго элемента И, второй вход триггера и второй вход первого элемента И  вл ютс  соответственно первым, вторым, третьим и четвертым входами блока распределени  тактов местного цикла, первым и вторым выходами которого  вл ютс  соответственно выход формировател  коротких импульсов и вькод второго элемента И.the short pulse driver, the AND element, the OR element, the trigger and the second AND element, and the clock counter, the output of which is connected to the second input of the OR element, and the counting and control inputs of the clock counter are combined respectively with the first and second inputs of the first AND element, the input of the short pulse driver, in the second input of the second element And, the second input of the trigger and the second input of the first element And are the first, second, third and fourth inputs of the local cycle clock allocation unit, respectively the second and second outputs of which are, respectively, the output of the short pulse shaper and the code of the second element I.

3. Устройство поп,1, отличающеес  тем, что блок выделени  кодовых комбинаций содержит последовательно соединенные эле363263. Device pop, 1, characterized in that the code pattern allocation unit comprises series-connected elements 36326

мент пам ти, сумматор по модулю два и счетчик, выходы которого  вл ютс  первым, вторым и третьим выходами блока вьзделени  кодовых комбинаций, первым, вторым, третьим и четвертым входами которого  вл ютс  соответственно информационный и управл ющие входы элемента пам ти, второй вход сумматора по модулю два и вход считывани  элемента пам ти.memory stick, modulo-two adder and counter, the outputs of which are the first, second and third outputs of the block of code combinations; the first, second, third and fourth inputs of which are respectively the information and control inputs of the memory element, the second input of the adder modulo two and the read input of the memory element.

4. Устройство по П.1, отличающеес  тем, что блок анализа адреса содержит последовательно соединенные дешифратор, триггер и элемент И, при этом первый и второй входы дешифратора  вл ютс  соответственно первым и вторым входами блока анализа адреса, причем второй вход дешифратора объединен с вторым входом элемента И, а третий выход дешифратора и выход элемента И  вл ютс  соответственно первым и вторым выходами блока анализа адреса.4. The device according to claim 1, wherein the address analysis block comprises a serially connected decoder, a trigger and an AND element, wherein the first and second inputs of the decoder are respectively the first and second inputs of the address analysis block, the second input of the decoder is combined with the second the input element And, and the third output of the decoder and the output element And are respectively the first and second outputs of the address analysis block.

Изобретение относитс  к дискретным системам и может быть применено дл  автоматического избирательного вызова и передачи кодограмм корреспонденту радиосети, наход щемус  в дежурном приеме.The invention relates to discrete systems and can be applied for automatic selective calling and transmission of codograms to a correspondent of a radio network that is on duty.

Известно устройство дл  передачи данных, содержащее передатчик, включающий узел кодировани , состо щий из блока ввода данных, генератора тактовых импульсов, регистра данных регистра знаков, блока вывода, и приемник,.включающий блок считывани  и блок контрол  1J .A device for transmitting data is known, comprising a transmitter comprising a coding node consisting of a data input unit, a clock generator, a data register of a character register, an output unit, and a receiver including a read unit and a 1J control unit.

Недостатком устройства  вл етс  отсутствие непрерывного контрол  состо ни  канала св зи.The disadvantage of the device is the lack of continuous monitoring of the state of the communication channel.

Наиболее близким техническим решением  вл етс  устройство избирательного вызова передачи кодограмм, состо щее из передатчика сигналов вызова и кодограмм и приемника сигналов вызова и кодограмм, содержашее сигнализатор и блок вьщелбни  кодовых комбинаций, первьй вход которого объединен с входом блока тактовой синхронизации и  вл етс  входом приемника сигналов вызова и кодограмм , при этом первый и второй выходы блока тактовой синхронизации подключены к первому и второму входам блока распределени  тактов местного цикла, к третьему входу которого подключен выход элемента ИЖ, к первому входу которого подключенThe closest technical solution is a device for selective call transmission of codograms, consisting of a transmitter of call signals and codograms and a receiver of call signals and codograms, containing a signaling device and a block of code combinations, the first input of which is combined with the input of a clock synchronization unit and is the receiver input of signals call and codogram, while the first and second outputs of the clock synchronization unit are connected to the first and second inputs of the local clock distribution block, to the third the input of which is connected to the output of the element IL, to the first input of which is connected

выход элемента И, а также блок фиксации тактов местного цикла, к входам которого подключены выходы блока распределени  тактов местного цикла, причем выходы блока фиксацииthe output of the element I, as well as the block of fixing the cycles of the local cycle, to the inputs of which the outputs of the block of the distribution of the cycles of the local cycle are connected, with the outputs of the block of fixation

тактов местного цикла подключены соответственно к первому входу элемента И, первому входу блока временных интервалов наблюдени  и первому входу счетчика комбинации, к второмуlocal cycle cycles are connected respectively to the first input of the AND element, the first input of the block of time intervals of observation and the first input of the combination counter, to the second

входу которого подключен вькод элемента ИЛИ, а выход счетчика комбинаций подключен к второму входу элемента ИЛИ и первому входу блока выбора вида комбинации, пер вый выход которого подключен к второму входу элемента И, выход которого подключен. 31 к второму входу блока временных интервалов и второму входу блока выде лени  кодовых комбинаций, к третьем входу которого подключен второй выход блока выбора вида комбинаций, к первому и второму входам которого подключены выходы блока временных интервалов наблюдени  и счетчика ко бинаций;, а третий выход блока выбора вида комбинаций подключен к вход сигнализатора и третьему входу элемента ИЖ, а выход демодул тора подключен к объединенным первому входу блока вьщелени  кодовых комбинаций и входу блока тактовой синхронизации 21 . Однако известное устройство обла дает низкой помехоустойчивостью, большим временем передачи сообщени  ив нем отсутствует автоматический контроль состо ни  канала. Цель изобретени  - повьшение помехоустойчивости передачи сигналов вызова и кодограмм, уменьшение времени передачи сообщени  и обеспече .ние автоматического контрол  состо  ни  канала св зи. Поставленна  цель достигаетс  тем, что в устройстве избирательного вызова и передачи кодограмм, состо щем из передатчика сигналов выi зова и кодограмм и приемника сигналов вызова и кодограмм, содержащее сигнализатор и блок вьщелени  кодовьк комбинадай, первьй вход которог объединен с входом блока тактовой синхронизации и  вл етс  входом при емника сигналов вызова и кодограмм, при этом первый и второй вькоды бло ка тактовой синхронизации подключен к первому и второму входам блока распределени  тактов местного цикла к третьему входу которого подключен выход элемента ИЛИ, к первому входу которого подключен выход элемента li в приемник сигналов вызова и кодограмм введены генератор циклических сдвигов М-последовательности, дешифратор , блок контрол  канала св зи и последовательно соединенные счетчик, блок анализа адреса и триг гер первый выход которого подключе к первому входу элемента И, а второй вькоД триггера подключен к вход блока контрол  канала .св зи, четвертому входу блока распределени  тактов местного цикла и управл ющем входу счетчика, к счетному входу 6 которого и второму входу элемента И подключен первый выход блока выделени  кодовых комбинаций, к второму входу которого подключен выход генератора циклических сдвигов М последовательности , к первому входу которого и третьему входу блока выделени  кодовых комбинаций подключен первый выход блока распределени  тактов местного цикла, второй выход которого подключен к четвертому входу блока вьвделени  кодовьк комбинаций, при этом выход счетчика подключен к первому входу дешифратора, к второму входу генератора циклических сдвигов М -последовательности и первому входу сигнализатора, к второму и третьему входам которого подключены соответственно выход блока контрол  канала св зи и второй выход блока анализа адреса, к второму входу которого , а также к вторым входам дешифратора и элемента ИЛИ подключен второй выход блока вьщелени  кодовых комбинаций, третий выход которого подключен к четвертому входу сигнализатора , а выход дешифратора подключен к второму входу триггера. Кроме того, блок распределени  тактов местного цикла содержит последовательно соединенные формирова- тель коротких импульсов, первый элемент И, элемент ИЛИ, триггер и второй элемент И, а также счетчик тактов , выход которого подключен к второму входу элемента ИЛИ, а счетньй и управл ющий входы счетчика тактов объединены соответственно с первым и вторьм входами первого элемента И, при этом вход формировател  коротких импульсов, второй вход второго эле-; мента И, второй вход триггера и второй вход первого элемента И  вл ютс  соответственно;первым, вторьм, третьим и четвертью входами блока распределени  тактов местного цикла, первым и вторым выходами которого  вл ютс  соответственно выход форми ровател  коротких импульсов и выход второго элемента И. Блок выделени  кодовых комбинаций содержит последовательно соединенные элемент пам ти, сумматор по модулю два и сч1;тчик, выходы-которого  вл ютс  первым, вторьм и третьим выходами блока выделени  кодовых комбинаций, первым, вторым, третьим и четвертьм входами которого  вл ютс  соответственно информационный и управл ющие входы элемента пам ти, второй вход сумматора по модулю два и вход считьюани  элемента пам ти.the input of which is connected to the code of the OR element, and the output of the combination counter is connected to the second input of the OR element and the first input of the block for selecting the type of combination, the first output of which is connected to the second input of the AND element whose output is connected. 31 to the second input of the time interval block and the second input of the code combination selection block, to the third input of which the second output of the block for selecting the type of combinations is connected, to the first and second inputs of which the outputs of the block of monitoring time intervals and combination counter are connected ;, and the third output of the block The selection of the type of combinations is connected to the input of the detector and the third input of the IL element, and the output of the demodulator is connected to the combined first input of the block of code combinations and the input of the clock synchronization unit 21. However, the known device has low noise immunity, a long message transmission time and there is no automatic monitoring of the channel state. The purpose of the invention is to increase the noise immunity of the transmission of call signals and codograms, the reduction of the transmission time of a message and the provision of automatic monitoring of the state of the communication channel. The goal is achieved by the fact that in a selective calling and transmitting device, consisting of a call signal transmitter and a waveform recorder and a call signal receiver and a waveform recorder, containing a signaling device and a code combination unit, the first input is combined with the clock synchronization unit input and the receiver of call signals and codograms, with the first and second clock codes of the clock synchronization unit being connected to the first and second inputs of the local cycle clock distribution unit to the third input to The output of the element OR is connected costly; the output of the element li is connected to the first input of the call signal receiver and the waveforms are entered into the M-sequence cyclic shift generator, the decoder, the communication channel control unit and the serially connected counter, the address analysis unit and the trigger whose first output is connected to the first input of the element I, and the second virtual trigger is connected to the input of the channel control unit. connection, to the fourth input of the block of distribution of local clock cycles and the control input of the counter, to the counting input 6 The first output of the code pattern allocation unit is connected to the second input of the element And, to the second input of which the output of the cyclic shift generator of the M sequence is connected, to the first input of which the first output of the clock cycle distribution unit is connected to the third input of the code combination allocation unit, the second output of which is connected to the fourth input of the block of code combinations, while the counter output is connected to the first input of the decoder, to the second input of the cyclic shift generator M - after The first input of the detector, to the second and third inputs of which are connected, respectively, the output of the control unit of the communication channel and the second output of the address analysis block, to the second input of which, as well as to the second inputs of the decoder and the OR element, the second output of the code combination selector, the third the output of which is connected to the fourth input of the detector, and the output of the decoder is connected to the second input of the trigger. In addition, the local clock timing distribution unit contains a short pulse pulse generator connected in series, the first AND element, the OR element, the trigger and the second AND element, as well as the clock counter whose output is connected to the second input of the OR element, and the counting and control inputs clock counter combined respectively with the first and second inputs of the first element And, with the input shaper short pulses, the second input of the second ele; And, the second input of the trigger and the second input of the first element And are respectively; the first, second, third and fourth inputs of the local clock cycle allocation unit, the first and second outputs of which are respectively the output of the short pulse driver and the output of the second element I. Block selection of code combinations contains a serially connected memory element, an absolute modulo two, and a clock; the trick whose outputs are the first, second, and third outputs of the code pattern allocation unit, first, second, third and chetvertm inputs which are respectively an information and control inputs of the memory element, the second input of the adder of modulo two and the entrance schityuani memory element.

При этом блок анализа адреса содержит последовательно соединенные дешифратор, триггер и элемент И, при этом первый и второй входы депшфратор   .вл ютс  соответственно первым и вторым входами блока анализа адреса, причем второй вход дешифратора объединен с вторым входом элемента И, а третий выход дешифра;тора и выход элемента И  вл ютс  соответственна первым и вторь м выходани блока анализа адреса.In this case, the address analysis block contains a serially connected decoder, trigger and AND element, the first and second inputs of the depotfrarator being the first and second inputs of the address analysis block, the second input of the decoder being combined with the second input of the AND element, and the third output of the decoder; The torus and the output of the AND element are correspondingly the first and second outputs of the address analysis block.

На фиг о 1-4 представлены структурные электрические схемы соответственно устройства избирательного вызова и передачи кодограмм (фиг.1), блока распределени  тактов местного цикла (фиг„2), блока вьиелени  кодовы комбинаций (фиг.З) и блока анализа адреса (фиг.4).Fig. 1-4 shows the electrical circuit diagrams, respectively, of the device for selective calling and transmission of codograms (Fig. 1), a block of distribution of local clock cycles (Fig. 2), a block of view, code combinations (Fig. 3) and an address analysis block (Fig. four).

Устройство избирательного вызова и передачи кодограмм содержит передатчик 1 сигналов вызова и кодограмм приемник 2 сигналов вызова и кодограмм , содержащий блок 3 тактовой синхронизации, блок 4 распределени  тактов местного цикла, блок 5 вьщелени  кодовых комбинаций, генератор 6 циклических сдвигов М -последовательности , счетчик 7, блок 8 анализа адреса, сигнализатор 9, дешифрато 10, триггер 11, блок 12 контрол  канала св зи, элемент И 13, элемент ИЛИ 14 о Блок 4 распределени  тактов местного цикла содержит формирователь 15 коротких импульсов, .счетчик 16 тактов, первый элемент И 17., элемент-ИЛИ 18, триггер 19, второй элемент И 20, Блок 5 выделени  кодовых комбинаций, содержаш 1й элемент 21 пам ти , сумматор 22 по модулю два, счетчик 23, Блок 8 анализа адреса содержит дешифратор 24, триггер 25, элемент И 26. The device for selective calling and transmission of codograms contains a transmitter 1 of call signals and codograms, a receiver 2 of call signals and codograms, comprising a clock synchronization unit 3, a local cycle clock allocation unit 4, a code combination assignment unit 5, an M-sequence cyclic shift generator 6, counter 7, address analysis block 8, alarm 9, decrypted 10, trigger 11, communication channel control block 12, AND 13 element, OR 14 o Block of the local cycle clock distribution 4 contains a shaper 15 short pulses, 16 clock ticks, first AND 17 element., OR-18 element, trigger 19, second AND 20 element, Code pattern allocator 5, containing 1st memory element 21, modulator 22, two, counter 23, Address analysis block 8 the decoder 24, the trigger 25, the element And 26.

Устройство избирательного вызова н пер.едачи кодограмм работает следующим образом.The device selective call n perodachi codeogram works as follows.

Передатчик сигналов вызова и кодограмм формирует двоичнзпо последовательность элементов в соответствии с знаками передаваемой кодограммы, Каждо ky знаку кодограмм соответствует кодова  комбинаци  в виде определен1}ого циклического сдвига заданнойThe transmitter of the call signals and codograms generates a binary sequence of elements in accordance with the characters of the transmitted codogram. Each ky sign of the codograms corresponds to a code combination in the form of a defined 1} th cyclic shift given

М-прследовательности. В промежутках времени между передачами сигналов вызова и кодограмм непрерывно передаетс  специальна  кодова  комбинаци  (команда), соответствующа  одному из циклических сдвигов М -последовательности .M-sequences. In the intervals between transmissions of call signals and codograms, a special code combination (command) is transmitted continuously corresponding to one of the cyclic shifts of the M-sequence.

Эта кодова  комбинаци  используес  дл  осуществлени  циклового фазировани  приемника 2 сигналов вызова и кодограмм, а также дл  непрерьганого контрол  качества канала св зи.This code combination is used to perform the cyclic phasing of the receiver 2 call signals and codograms, as well as for uninterrupted control of the quality of the communication channel.

С вькода передатчика 1 сигналов вызова и кодограмм двоична  последовательность элементов по каналу, св зи поступает на вход приемникаFrom the transmitter 1 of the call signals and codograms, the binary sequence of elements over the channel is connected to the input of the receiver.

2сигналов вызова и кодограмм.2 call signals and codograms.

Входна  последовательность элементов поступает одновременно в блокThe input sequence of elements enters the block simultaneously.

3тактовой синхронизации и блок 5 вьщёлени  кодовых комбинаций. На первом выходе блока 3 тактовой синхронизации формируютс  импульсы, которые синхронизированы по частоте и фазе с элементами входной последовательности , а на втором выходе формируютс  тактовые импульсы за дающего генератора, наход щегос  в блоке3-stroke synchronization and block 5 code combinations. At the first output of block 3 of clock synchronization, pulses are formed, which are synchronized in frequency and phase with the elements of the input sequence, and at the second output, clock pulses are formed for the supplying generator located in the block

3 тактовой синхронизации. Блок 3 тактовой синхронизации  вл етс  известным устройством дискретной автоподстройки частоты с косвенным управлением частотой задающего генератора3 clock synchronization. The clock synchronization unit 3 is a known discrete frequency control device with indirect control of the frequency of the master oscillator.

Импульсы синхронизации и тактовые Импульсы задающего генератора из блока 3 тактовой синхронизации поступают в блок 4 распределени  тактов местного цикла, в котором, в свсио очередь, формируютс  управл ющие импульсы (сигналы), необходимые дл  обеспечени  согласованной работы всех блоков и функциональных частей приемника 2 сигналов вызова и кодограмм .The synchronization pulses and clock pulses of the master oscillator from the clock synchronization block 3 enter the local clock cycle allocation unit 4, in which, in turn, control pulses (signals) are generated to ensure the coordinated operation of all blocks and functional parts of the receiver 2 call signals and codograms.

Блок 4 распределени  тактов местного цикла формирует две последовательности управл ющих импульсов: на первом выходе - дл  записи элементов входной последовательности в запоминающее устройство блока 5 выделени  кодовых комбинацийf на втором выходе - дл  управлени  работой генератора 6 циклических сдвигов М-последовательности и считьшани  записанных элементов входной последовательности и запоминающего устройства блока 5 вьщелени  кодовых комбинаций . На каждый импульс тактовой синхронизации , поступающий на первый вход блока 4 распределени  тактов местного цикла, формирова1ель 15 коротких импульсов вырабатывает один управл ющий импульс на первом выходе блока 4 распределени  тактов местного цикла. Работа формировател  15 коротких импульсов не зависит от других вход ных и внутренних сигналов блока 4 распределени  тактов местного цикла Формирование управл ющих импульсов на втором выходе блока 4 распределе ни  тактов местного цикла осуществл етс  в зависимости от. входного сигнала на четвертом входе блока 4 рас пределени  тактов местного цикла. При наличии этого сигнала импуль формировател  15 коротких импульсов проходит через первый элемент И 17 и элемент ИЛИ 18 на вход триггера 1 устанавлива  его в рабочее состо ние; при этом открываетс  второй эл мент И 20, который начинает пропускать тактовые импульсы задающего генератора, поступающие на второй выход блока 4 распределени  тактового местного цикла. Тактовые импульсы задающего гене ратора проход т на второй выход бло ка 4 распределени  тактов местного цикла до по влени  импульса на третьем входе блока 4 распределени  тактов местного цикла, при этом триггер 19 устанавливаетс  в исходное состо ние, второй элемент И 20 закрываетс . . Отметим, что счетчик 16 при наличии сигнала на четвертом входе блока 4 распределени  тактов местного цикла удерживаетс  в исходном состо нии. Яри отсутствии сигнала на четвер том входе блока 4 распределени  тактов местного цикла первый элемент И 17 закрыт и счетчик 16 ведет счет импульсов, поступающих от форЮ1ровател  15 коротких импульсов. После поступлени  определенного числа импульсов на выходе счетчика 16 вырабатываетс  импульс, который через элемент ИЛИ 18 поступает на вход триггера 19, устанавлива  его в рабочее состо ние. Дальнейшее функционирование блока 4 распределени  тактов местного цикла аналогично описанному дл  случа  наличи  сигнала на четвертом входе блока. По сигналам от блока 4 распределени  тактов местного цикла элементы входной последовательности записываютс  в элемент 21 пам ти блока 3 вьщелени  кодовых комбинаций, ем- . кость которого рассчитана на запоминание элементов одной кодовой комбинации . В блоке 5 вьщелени  кодовых комбинаций производитс  декодирование (определение переданного знака) кодограммы , записанной в элементе 21 пам ти блока 5 вьделени  кодовых комбинаций. Декодирование осуществл етс  сумматором 22 по модулю два и счетчиком 23 путем поэлементного сравнени  этой кодовой комбинации последовательно с каждым из возможных циклических сдвигов известной М -последовательности , которые формируютс  генератором 6 циклических сдви- гов М -последовательности. Номер формируемого циклического сдвига М последовательности задает счетчик 7. Запись элементов входной последовательности , поступающих на первый вход блока 5 вьщелени  кодовых комбинаций , в элемент 21 пам ти, который может представл ть собой, например , регистр сдвига, производитс  по сигналам, поступающим на четвертый вход блока 5 вьщелени  кодовых комбинаций. Дл  записи каждого элемента требуетс  один управл ющий импульс. Декодирование записанной в элементе 21 пам ти кодовой комбинации производитс  под действием серии управл ющих импульсов, поступающих на второй вход блока 5 вьщелени  кодовых комбинаций. Под действием этих импульсов происходит последовательное (один за другим) считывание элементов кодовой комбинации из элемента 21 пам ти и сравнение их в сумматоре 22 по модулю два с элементами, поступающими на третий вход блока 5 вьщелени  кодовых комбинаций от Ieнератора 6 формировани  циклических сдвигов М -последовательности. Число несовпадающих элементов подсчитываетс  счетчиком 23. Счетчик 23 вырабатывает импульс на первом выходе блока 5 выделени  кодовых комбинаций , если число несовпадавших элементов превьшает определенное число (порог), которое определ етс  испра л ющей способностью используемого кода. Счетчик 23 вьфабатывает импул на втором выходе блока А выделени  кодовьк комбинаций, если число несовпадавших -элементов равно или мен ше порогового числа. На третьем вы ходе счетчика 23 формируютс  сигналы в виде параллельного двоичного кода о текущем числе несовпадений (ошибок) в декодированной кодовой комбинации. Приемник сигналов вызова и кодограмм может находитьс  в двух режимах - поиска цикловой фазы и приема сообщени . Режим работы приемника 2 сигнало вызова и кодограмм определ етс  состо нием , в котором находитс  триггер 11. В режиме поиска цикловой фазы триггер 11 находитс  в исходном состо нии , при этом счетчик 7 удерживаетс  также .в исходном состо нии, а элемент И 13 открыт. В этом режиме декодирование кодовой комбинации , записанной в элементе 21 пам ти блока 5 вьцхвлени  кодовых комбинаций , производитс  после записи каждого элемента входной последовательности . Поиск целевой фазы производитс  по следующему алгоритму. После записи очередного элемента входной последовательности блок 4 распределени  тактов местного цикла на втором выходе формирует такто вые импульсы, которые поступают в блок 5 вьзделени  кодовых комбинаций и в генератор 6 циклических сдвигов М -последовательности. Под действием этих тактовых импульсов генератор 6 циклических сд гов W -последовательности формирует М-последовательность, соответствующую команде циклового фазировани , а в блоке 5 вццелени  кодовых комби наций происходит декодирование запи санной в запоминающем устройстве к довой комбинации. При несовпадении декодируемой кодовой комбинации с указанной М последовательностью на первом выхо де блока 5 вьщелени  кодовых комби 610 наций по вл етс  импульс, который через открытый элемент И 13, элемент ИЛИ 14 поступает в блок 4 распределени  тактов местного цикла и прекращает формирование тактовых импульсов . I После записи следующего элемента входной последовательности описанный алгоритм работы повтор етс . При совпадении декодируемой кодовой комбинации с формируемой М -последовательностью на втором выходе блока 5 вьщелени  кодовых комбинаций по вл етс  импульс, которьй поступает через элемент ИЛИ 14 в блок 4 распределени  тактов местного цикла и прекращает формирование тактовых . импульсов, а также через дешифратор 10, настроенный на кодовую комбинацию циклового фазировани  на второй вход триггера 11. Триггер 11 устанавливаетс  в состо ние, соответствующее режиму приема сообщени . Таким образом, приемник 2 сигналов вызова и кодограмм сфазирован по циклу и находитс  в режиме приема сообщени . В этом режиме декодирование кодовой комбинации, записанной в запоминающем устройстве, блока 5 вьщелени  кодовых комбинаций, производитс  после записи всех элементов очередной кодовой комбинации. Работа приемника 2 сигналов вызова и кодограмм в режиме приема сообщени  осуществл етс  по следующему алгоритму. Декодирование кодовой комбинации, записанной в запоминающем устройстве блока 5 вьщелени  кодовых комбинаций, начинаетс  после записи последнего элемента этой кодовой комбинации и производитс  аналогично алгоритму декодировани  в режиме поиска цикловой фазы. При по влении импульса на первом выходе блока 5 вьщелени  кодовых комбинаций счетчик 7 переходит в следующее состо ние, после чего генератор 6 циклических сдвигов начинает формирование М -последовательности, соответствующей другому знаку сообщени , а в блоке 5 выделени  кодовых комбинаций будет производитьс  сравнение декодируемой кодовой комбинации с этой М-последовательностью. Если после сравнени  на первом выходе блока 5 вьщелени  кодовых комбинаций снова по витс  импульс, то n счетчик перейдет в новое состо ние. Произойдет сравнение декодируемой кодовой комбинации с новой М -после довательностью и так до тех пор, по ка не произойдет совпадение декодируемой кодовой комбинации с одной из возможных М -последовательностей при совпадении на втором выходе бло ка 5 вьщелени  кодовых комбинаций по вл етс  импульс, который через элемент ИЛИ 14 проходит в блок -4 распределени  тактов местного цикла прекраща  формирование тактовых импульсов , и в блок 8 анализа адреса. В блоке 5 вьделени  кодовых комбинаций производитс  также подсчет числа ошибочно прин тых элементов в декодированной кодовой комбинации Информаци  о числе ошибок поступает в виде сигналов двоично-дес тичного кода в .сигнализатор 9, где отобража етс  на табло в дес тичном коде. По числу ошибок в декодируемых кодовых комбинаци х можно судить о качестве канала св зи, по которому работает устройство. Отметим, что отображение числа ошибок производитс  в режиме приема сообщени . В блоке 8 анализа адреса произво дитс  анализ декодируемых знаков сообщени , отождествленных с кодом счетчика 7. Анализ декодируемых знаков, поступающих на первый вход блока 8 анализа адреса в виде сигналов двоичиого параллельного кода, осуществл етс  дешифратором 24. Результат анализа вьщаетс  по сигналу, поступающему на второй вхо блока 8 анализа адреса. Если код декодируемого знака соответствует адресу (номеру), присво енному данному приемнику, то на выходе Адрес дешифратора 24 по вл етс  импульс, который устанавливает триггер 25 в рабочее состо ние, при этом элемент И 26 открываетс . В дальнейшем все импульсы, посту пающие .на второй вход блока В анализа адреса (эти импульсы соответствуют приему каждого знака кодограммы ) , через открытый элемент И 26 проход т на второй выход блока 8 анализа адреса. 2612 При поступлении кода, соответствующего команде (знаку) циклового фазировани , на выходе Сброс дешифратора 24 по вл етс  импульс, которьй возвращает триггер 25 в исходное состо ние. Напомним, что команда циклового фазировани  соответствует концу передаваемой кодограммы. При поступлении на первьгй вход блока 8 анализа адреса нулевой кодовой комбинации (эта ситуаци  возникает при необходимости декодировать очередной знак кодограммы), дешифратор 24 вырабатывает импульс на перBOM выходе блока 8 анализа адреса. При декодировании знака сообщени , соответствующего адресу, присвоенному данному приемнику, из блока 8 анализа адреса в сигнализатор 9 поступает сигнал, который разрешает запись последующих декодированных знаков сообщени  в пам ть сигнализатора 9 и их отображение на табло. Если в процессе декодировани  какой-либо кодовой комбинации не произойдет совпадени  ни с одним из возможных циклических сдвигов М последовательности , то в блоке 8 анализа адреса вырабатываетс  импульс , который поступает на первый вход триггера 11 и переводит его в исходное состо ние. Приемник 2 сигналов вызова и кодограмм переходит в режим поиска цикловой фазы. Если поиск цикловой фазы будет продолжатьс  больше заданного времени, то блок 12 контрол  канала св зи, который может быть реализован на основе счетчика тактовых импульсов, вьфабатывает сигнал Авари , который поступает в сигнализатор 9 и отображаетс  на табло. Таким образом, предлагаемое устройство избирательного вызова и передачи кодограмм обеспечивает повышение помехоустойчивости передачи сигналов вызова и передачи кодограмм, уменьшение времени передачи сообщени  и автоматический контроль сото ни  канала св зи. Автоматический контроль состо ни  анала св зи позвол ет своевременно ринимать меры по восстановлению каества канала св зи.The local clock cycle allocation unit 4 generates two control pulse sequences: at the first output, for recording the elements of the input sequence into the memory of the code pattern extracting unit 5 at the second output, for controlling the operation of the M-sequence cyclic shift generator 6 and reading the recorded elements of the input sequence and a memory of block 5 in the allocation of code combinations. For each clock synchronization pulse, which arrives at the first input of the local clock cycle allocation unit 4, the short pulse generator 15 generates one control pulse at the first output of the local cycle clock distribution unit 4. The operation of the shaper 15 short pulses does not depend on the other input and internal signals of the local cycle timing distribution unit 4 The control pulses are generated at the second output of the distribution unit 4 of the local cycle cycles, depending on. the input signal at the fourth input of the block 4 of the distribution of the cycles of the local cycle. With the presence of this signal, the pulse of the driver of the short 15 pulses passes through the first element AND 17 and the element OR 18 at the input of the trigger 1 sets it to the working state; at the same time, the second element I 20 opens, which begins to pass the clock pulses of the master oscillator, which arrive at the second output of the local clock distribution block 4. The clock pulses of the master oscillator pass to the second output of the local clock cycle distribution block 4 until the pulse appears at the third input of the local clock cycle distribution block 4, the trigger 19 is reset, and the second element 20 is closed. . Note that the counter 16, in the presence of a signal at the fourth input of the block 4 of the distribution of the local cycle cycles, is kept in the initial state. In the absence of a signal at the fourth input of the block 4 of the distribution of the local cycle cycles, the first element I 17 is closed and the counter 16 counts the pulses from the for1 15 short pulses. After the arrival of a certain number of pulses at the output of the counter 16, a pulse is generated, which through the OR element 18 arrives at the input of the trigger 19 and sets it to the operating state. Further operation of the local clock cycle allocation unit 4 is similar to that described for the case of the presence of a signal at the fourth input of the unit. According to the signals from the local clock cycle allocation unit 4, the elements of the input sequence are recorded in the memory unit 21 of the code pattern allocation unit 3, i.e. whose bone is designed to memorize the elements of one code combination. In block 5, the combination of code combinations is used to decode (determine the transmitted character) the codogram recorded in the memory element 21 of block 5 of the combination of code combinations. Decoding is performed by modulo two adder 22 and counter 23 by element-wise comparison of this code pattern in series with each of the possible cyclic shifts of a known M-sequence, which are generated by the generator 6 of the M-sequence cyclic shifts. The number of the generated cyclic shift M of the sequence sets the counter 7. The entry of the elements of the input sequence arriving at the first input of the block 5 of the code pattern insertion into the memory element 21, which may be, for example, the shift register, is produced by signals arriving at the fourth input block 5 in the allocation of code combinations. Each control requires one control pulse to record. The decoding of the code combination recorded in the memory element 21 is performed under the action of a series of control pulses arriving at the second input of the code selection block 5. Under the action of these pulses, sequential (one after the other) reading of the elements of the code combination from the memory element 21 occurs and their comparison in the modulator 22 modulo two with the elements arriving at the third input of the block 5 of the code combinations from the Ierer 6 to generate cyclic shifts of the M-sequence . The number of mismatched elements is counted by counter 23. Counter 23 generates a pulse at the first output of code pattern extracting unit 5, if the number of mismatched elements exceeds a certain number (threshold), which is determined by the correcting ability of the code used. The counter 23 eliminates the impulse at the second output of the block A of the coding combinations, if the number of mismatched э elements is equal to or less than the threshold number. In the third run of counter 23, signals are generated in the form of a parallel binary code about the current number of mismatches (errors) in the decoded code combination. The receiver of call signals and codograms can be in two modes - search for the cyclic phase and receive the message. The mode of operation of the receiver 2 and the call signal and codograms is determined by the state in which the trigger 11 is located. In the cyclic phase search mode, the trigger 11 is in the initial state, while the counter 7 is also held in the initial state, and And 13 is open. In this mode, the decoding of the code combination recorded in the memory element 21 of the code combination block 5 is performed after each element of the input sequence is recorded. The search for the target phase is performed according to the following algorithm. After recording the next element of the input sequence, the local clock cycle allocation unit 4 at the second output generates clock pulses, which are fed to the code pattern allocation unit 5 and the M-sequence cyclic shifts generator 6. Under the action of these clock pulses, the generator of 6 cyclic frames of the W-sequence generates an M-sequence corresponding to the cyclic phasing command, and in block 5, the code combinations target the decoding recorded in the storage device to the data combination. If the decoded code combination does not match the indicated M sequence, a pulse appears at the first output of block 5 of the code combination of 610 nations, and through the open element And 13, the OR 14 element enters block 4 of the local cycle clock distribution and stops generating clock pulses. I After recording the next element of the input sequence, the described operation algorithm is repeated. When a decoded code combination coincides with a generated M-sequence, a pulse appears at the second output of block 5 of code combinations separation, which enters through the OR 14 element in block 4 of the distribution of local clock cycles and stops generating clocks. pulses, as well as through the decoder 10, configured for a cyclic phasing code combination to the second input of the trigger 11. The trigger 11 is set to the state corresponding to the message receiving mode. Thus, the receiver 2 of the call signals and codograms is looped through and is in the message reception mode. In this mode, the decoding of the code combination recorded in the memory device, block 5 of the allocation of code combinations, is performed after the recording of all elements of the next code combination. The operation of the receiver 2 of the call signals and codograms in the message reception mode is performed according to the following algorithm. The decoding of the code combination recorded in the memory of the block 5 of the allocation of code combinations begins after the last element of this code combination is recorded and is performed similarly to the decoding algorithm in the cycle phase search mode. When a pulse appears at the first output of block 5, the combination of code 5 enters the next state, after which the cyclic shift generator 6 begins to form an M-sequence corresponding to another message character, and in block 5, the code combination to be decoded is compared with this M-sequence. If, after comparing, at the first output of block 5 in the allocation of code combinations, the pulse again appears, then the counter goes into a new state. There will be a comparison of the decoded code combination with the new M-sequence and so on until the decoded code combination matches one of the possible M-sequences when the output of the 5 block of the code combination coincides, an impulse appears, which the OR 14 element is passed to the local cycle clock allocation block-4, stopping the formation of clock pulses, and to the address analysis block 8. In block 5 of the combination of code combinations, the number of erroneously received elements in the decoded code combination is also counted. Information on the number of errors is transmitted as signals of a binary-decimal code to the indicator 9, which is displayed on the scoreboard in the decimal code. By the number of errors in the decoded code combinations, one can judge the quality of the communication channel through which the device operates. Note that the display of the number of errors is performed in the message reception mode. In the address analysis block 8, the decoded message characters identified with the counter code 7 are analyzed. The decoded characters received at the first input of the address analysis block 8 as binary binary code signals are analyzed by the decoder 24. The result of the analysis is given by the signal received The second input of the address analysis block 8. If the code of the decoded character corresponds to the address (number) assigned to this receiver, then the output of the Address of the decoder 24 is a pulse, which sets the trigger 25 to the working state, and the And 26 element opens. Subsequently, all the pulses delivered to the second input of the B block of the address analysis (these pulses correspond to the reception of each character of the cogram), through the open element I 26 pass to the second output of the block 8 of the address analysis. 2612 When a code corresponding to a cyclic phasing command (sign) is received, the output of Resetting the decoder 24 is a pulse, which returns the trigger 25 to its initial state. Recall that the cyclic phasing command corresponds to the end of the transmitted cogram. When a null code combination arrives at the first input of the address analysis block 8 (this situation arises when it is necessary to decode the next codogram sign), the decoder 24 generates a pulse at the first output of the address analysis block 8. When decoding the sign of the message corresponding to the address assigned to this receiver, from the address analysis block 8, a signal is sent to the alerter 9 that allows the subsequent decoded message characters to be written to the memory of the alerter 9 and displayed on the scoreboard. If during the decoding of any code combination, no one of the possible cyclic shifts of the M sequence occurs, then in the address analysis block 8 a pulse is generated that arrives at the first input of the trigger 11 and returns it to its original state. Receiver 2 call signals and codogram enters the cyclic phase search mode. If the cyclic phase search continues longer than the specified time, the communication channel control unit 12, which can be implemented on the basis of a clock counter, accumulates the Alarm signal, which enters the alarm 9 and is displayed on the board. Thus, the proposed device for selective calling and transmission of codograms provides increased noise immunity of transmission of call signals and transmission of codograms, reduction of the transmission time of a message, and automatic monitoring of the communication channel. Automatic monitoring of the condition of the communication channel allows timely taking measures to restore the quality of the communication channel.

. 5 00. 5 00

Ф14г.2Ф14г.2

Claims (1)

I 1. УСТРОЙСТВ^ ИЗБИРАТЕЛЬНОГО ВЫЗОВА И ПЕРЕДАЧИ КОДОГРАММ, состоящее из передатчика сигналов вызова и кодограмм и приемника сигналов вызова и кодограмм, содержащее сигнализатор и блок выделения кодовых комбинаций, первый вход которого объединен с входом блока тактовой синхронизации и является входом приемника сигналов вызова и кодограмм, при этом первый и второй выходы блока тактовой синхронизации подключены к первому и второму входам блока распределения тактов местного цикла, к третьему входу которого подключен выход элемента ИЛИ, к первому входу которого подключен выход элемента И, отличающееся тем, что, с целью повышения помехоустойчивости передачи сигналов вызова и кодограмм, уменьшения времени передачи сообщения и обеспечения автоматического контроля состояния канала связи, в приемник сигналов вызова и кодограмм, введены генератор циклических сдвигов М-последователь? кости, 'дешифратор, блок контроля канала связи и последовательно соединенные счетчик, блок анализа адI 1. DEVICES FOR SELECTIVE CALLING AND TRANSFER OF CODES, consisting of a transmitter of call signals and codograms and a receiver of call signals and codograms, comprising a signaling device and a block for extracting code combinations, the first input of which is combined with the input of the clock synchronization block and is the input of the receiver of call signals and codograms , while the first and second outputs of the clock synchronization block are connected to the first and second inputs of the local cycle clock distribution block, the third input of which is connected to the output of the OR element, to The first input of which the output of the And element is connected, characterized in that, in order to increase the noise immunity of the transmission of call signals and codograms, reduce the transmission time of the message and provide automatic control of the state of the communication channel, the M-follower cyclic shift generator is introduced into the receiver of call signals and codograms? bones, 'decoder, control unit of the communication channel and series-connected counter, hell analysis unit
SU833594769A 1983-05-20 1983-05-20 Device for selective ringing and transmission of codograms SU1136326A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833594769A SU1136326A1 (en) 1983-05-20 1983-05-20 Device for selective ringing and transmission of codograms

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833594769A SU1136326A1 (en) 1983-05-20 1983-05-20 Device for selective ringing and transmission of codograms

Publications (1)

Publication Number Publication Date
SU1136326A1 true SU1136326A1 (en) 1985-01-23

Family

ID=21064707

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833594769A SU1136326A1 (en) 1983-05-20 1983-05-20 Device for selective ringing and transmission of codograms

Country Status (1)

Country Link
SU (1) SU1136326A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент DE № 1537023, кл. 21 а 7/03, 1967. 2. Авторское.свидетельство СССР № 271591, кл. Н 04 L 3/04, 1968 (прототип). | *

Similar Documents

Publication Publication Date Title
JPS5810038B2 (en) Communication exchange method
US3463887A (en) Time-division multiplexed pcm transmission system
SU1136326A1 (en) Device for selective ringing and transmission of codograms
US3969582A (en) System for automatic synchronization of blocks transmitting a series of bits
US4510579A (en) Fast correlation system
SU1570033A2 (en) Device for selective ringing and transmission of patterns
US3535448A (en) Two-channel time-multiplex transmission systems
SU1481831A1 (en) Receiver of adaptive data from distributed units
SU1753615A1 (en) Device for transmission of information
SU1583953A1 (en) System for transmission and reception of information
SU1566517A2 (en) Selective call system
SU1663785A1 (en) Device for switching digital channels with time sharging
SU1555864A1 (en) Device for reception of coded signals
SU1022205A1 (en) Device for receiving telecontrol instructions
SU944146A1 (en) Discrete information transmitting and receiving system
SU1058080A1 (en) System for transmitting and receiving digital information
SU1424044A1 (en) Remote control system
SU563731A1 (en) Multi-channel device for transmission and reception of binary information
SU1213492A1 (en) Device for adaptive majority decoding of phasing signals
SU1352663A1 (en) Device for synchronizing noise-like signals
SU649177A1 (en) Apparatus for interrogation of communication network stations
SU1269174A1 (en) Information transmission-reception device
SU1698902A1 (en) Adapter for receiving information from distributed objects
SU1714813A1 (en) Tandem office communication system controller
SU843273A1 (en) Cyclic synchronization device