SU1101983A1 - Versions of device for adjusting thyristors connected in parallel opposing - Google Patents

Versions of device for adjusting thyristors connected in parallel opposing Download PDF

Info

Publication number
SU1101983A1
SU1101983A1 SU833570596A SU3570596A SU1101983A1 SU 1101983 A1 SU1101983 A1 SU 1101983A1 SU 833570596 A SU833570596 A SU 833570596A SU 3570596 A SU3570596 A SU 3570596A SU 1101983 A1 SU1101983 A1 SU 1101983A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
amplifier
driver
pulses
Prior art date
Application number
SU833570596A
Other languages
Russian (ru)
Inventor
Леонид Исакович Гитман
Original Assignee
Gitman Leonid
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gitman Leonid filed Critical Gitman Leonid
Priority to SU833570596A priority Critical patent/SU1101983A1/en
Application granted granted Critical
Publication of SU1101983A1 publication Critical patent/SU1101983A1/en

Links

Landscapes

  • Rectifiers (AREA)
  • Power Conversion In General (AREA)

Abstract

1. Устройство дл  управлени  встречно-параллельно включенными тиристорами, содержащее блок синхронизации с сетью, R5-триггер и формирователь управл ющих импульсов, отличающеес  тем, что, с целью упрощени , оно снабжено трем  усилител ми-формировател ми,дифференцирующей цепочкой и элементами 2И и 2ШШ, причем входы первого и второго усилителей-формирователей подключены к вько з.у блока синхронизации , выход первого усилител -формировател  - к первому входу элемента 2И, второй вход которого пред . назначен дл  подключени  к источнику управл ющего сигнала, а выход присоединен к первому входу элемента 2ШШ и входу RJ-триггера, выход второго усилител -формировател  подклю чен к входуR { -триггера, инверсный выход через дифференцирующую Цепочку и третий усилитель-формирователь соеди еи с вторым входом элемента 2ШЩ,а выход элемента 2ИЛИ подключен к входу фор шровател  управл ющих импульсов. 2. Устройство дл  управлени  встречно-параллельно включенными тиристорами , содержащее блок синхронизации с сетью и формирователь управл ющих импульсов, отличающеес  тем что, с целью упрощени , оно снабжено усилителем-формироваСО телем, элементом 2И и одновибратором, причем формирователь управл ющих импульсов вьшолнен в виде заторможен§ ного блокинг-генератора, вход усили- тел -формировател  подключен к выходу блока синхронизации, его выход - к первому входу элемента 2И,второй вход которого предназначен дл  подключени  к источнику управл ющего ф сигнала, а выход подключенк входу 00 00 одновибратора, выход одновибратора присоединен к входу формировател  управл юфх импульсов.1. A device for controlling back-connected thyristors comprising a synchronization unit with the network, an R5 trigger and driver of control pulses, characterized in that, for the purpose of simplification, it is equipped with three amplifiers-formers, a differentiating chain and elements 2I and 2W, the inputs of the first and second amplifiers-formers are connected to the unit of the synchronization unit, the output of the first amplifier-former is to the first input of element 2I, the second input of which is before. assigned to connect to the source of the control signal, and the output is connected to the first input of the element 2W and the input of the RJ flip-flop, the output of the second amplifier-former is connected to the input R {-trigger, the inverse output through the differentiating circuit and the third amplifier forming the connection with the second the input of the element 2SHSCH, and the output of the element 2IL is connected to the input of the rotator for the control pulses. 2. A device for controlling anti-parallel thyristors, comprising a synchronization unit with the network and a driver for controlling pulses, characterized in that, for the sake of simplicity, it is equipped with a shaping amplifier, a 2I element and a single vibrator, and the driver for controlling pulses is executed in the form decelerated blocking generator, the amplifier maker input is connected to the output of the synchronization unit, its output is connected to the first input of element 2I, the second input of which is intended to be connected to the source control signal, and the output is connected to input 00 00 of the one-shot, the output of the one-shot is connected to the input of the driver of control pulses.

Description

Изобретение относитс  к электротехнике , в частности к преобразовательной технике, и может быть использовано дл  управлени  тиристора ми, предназначенными дл  коммутации , цепей переменного тока. Встречно-параллельно соединенные тиристоры используютс  в качестве силовых ключей в цеп х питани  электрических трансформаторов. С целью повышени  надежности работы таких ключей путем устранени  бросков тока в переходных процессах при включении трансформаторов (воэникакмцих вследствие остаточной намагниченности ферромагнитных сердечников трансформаторов) примен ют системы управлени  тиристорами,обес печивающие устранение бросков тока за счет включени  тиристоров в соответствующие полупериоды напр жени электрической сети. Устранение брос ков тока достигаетс  при этом путем первоначального перемагничивани  сердечника трансформатора. , Известно устройство, содержащее формирователь-усилитель импульсов, используемый дл  управлени  тиристорами , и блок магнитной пам ти, обеспечивающий запоминание остаточного магнитного потока в сердечнике и включение тиристоров в те полупериоды сетевого напр жени , при которых достигаетс  первоначальное перемагничивание сердечника трансформатора .l . Недостатками устройства  вл ютс  сложность конструкции и недостаточна  надежность. Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  управлени  встречнопараллельно включенными тиристорами содержащее блок .синхронизации с сет . RS-триггер и формирователь управл ю щих импульсов С 2 3. Недостатком известного устройств  вл етс  его сложность, так как дл  реализации указанного принципа оно содержит также датчик тока тиристоров блок магнитной пам ти, пороговый элемент и р д логических элементов. Цель изобретени  упрощение устройства . Дл  достижени  поставленной цели согласно первому варианту устройство дл  управлени  встречно-параллельно включенными тиристорами, содержащее блок синхронизации с сетью, RiS-триггер и формирователь управл ющих импульсов , снабжено трем  усилител миформировател ми , дифференцирующей цепочкой и элементами 2И и 2ИЛИ,причем входы первого и второго усилителей-формирователей подключены к выходу блока синхронизации, выход первого усилител -формировател  - к первому входу элемента 2И,второй вход которого предназначен дл  подключени  к источнику управл ющего сигнала, а выход присоединен к первому входу элемента 2ИЛИ и входу Триггера, выход второго усилител формировател  подключен к входу R5-триггера, инверсный выход которого через дифференцирующую цепочку и третий усилитель-формирователь соединен с вторым входом элемента 2IinH, а выход элемента 2ШТИ подключен к входу формировател  управл ющих импульсов . Кроме того,согласно второму варианту. устройство, содержащее блок синхронизации с сетью и формирователь управл юищх импульсов, снабжено усилителем-формирователем , элементом 2И и одновибратором, причем формирователь управл ющих импульсов выполнен в виде заторможенного блокинг-генератора , вход усилител -формировател  подключен к выходу блока синхронизации , его выход - к первому входу элемента 2И, второй вход которого предназначен дл  подключени  к источнику управл ющего сигнала, а выход подключен к входу одновибратора,выход одновибратора присоединен к входу формировател  управл ющих импульсов. На фиг . 1 Показана функциональна  схема устройства, первый вариант; на фиг.2 - диаграммы, по сн ющие работу устройства; на фиг.З - устройство, второй вариант. Устройство содержит блок синхронизации с сетью, образованный однополупериодным выпр мителем 1, амплитудным дискриминатором 2 и дифференцирующей цепью 3, первьй и второй усилителиформирователи 4 и 5, логический элемент 2И 6, RS -триггер 7, дифференцирующую цепь 8, третий усилительформирователь 9 и логический элемент 2ИЛИ 10. Управление тиристорами осуществл етс  формирователем 11 управл ющих импульсов, выходы которого соединены с управл ющими электродами тиристоров 12, включенными в цепиThe invention relates to electrical engineering, in particular to converter equipment, and can be used to control thyristors intended for switching AC circuits. Counter-parallel connected thyristors are used as power switches in the power supply of electrical transformers. To improve the reliability of such keys by eliminating current surges in transients when transformers are turned on (due to the residual magnetization of the ferromagnetic transformer cores), thyristor control systems are used to ensure the elimination of current surges by including the thyristors in the corresponding half-periods of the mains voltage. The elimination of current surges is achieved through the initial reversal of the transformer core. A device is known that contains a pulse shaper used to control thyristors and a magnetic memory unit that stores the residual magnetic flux in the core and turns on the thyristors in those half-periods of the mains voltage at which the initial reversal of the transformer core is reached. The drawbacks of the device are design complexity and lack of reliability. The closest in technical essence to the invention is a device for controlling counter-parallel-connected thyristors containing a synchronization unit with a set. The RS trigger and the C 2 3 control pulse shaper. A disadvantage of the known devices is its complexity, since for implementing this principle it also contains a thyristor current sensor, a magnetic memory unit, a threshold element, and a series of logic elements. The purpose of the invention is to simplify the device. To achieve this goal, according to the first variant, a device for controlling back-parallel thyristors, containing a synchronization unit with a network, a RiS trigger and a driver for controlling pulses, is equipped with three amplifiers, a differentiating chain and elements 2I and 2IL, and the inputs of the first and second the driver amplifiers are connected to the output of the synchronization unit, the output of the first amplifier driver is to the first input of element 2I, the second input of which is intended to be connected to the source control signal, and the output is connected to the first input of the 2IL element and the Trigger input, the output of the second amplifier of the driver is connected to the input of the R5 flip-flop, the inverse output of which is connected to the second input amplifier through the differentiating chain and the third driver of the driver 2IinH connected to the input of the driver control pulses. In addition, according to the second option. The device containing the synchronization unit with the network and the driver of control pulses is equipped with an amplifier driver, element 2I, and a single vibrator, the driver of the control pulses is designed as a braked blocking generator, the amplifier driver is connected to the output of the synchronizer unit, its output is the first input of the element 2И, the second input of which is intended to be connected to the source of the control signal, and the output is connected to the input of the one-shot, the output of the one-shot is connected to the input ate control pulses. FIG. 1 Shows the functional diagram of the device, the first option; 2 shows diagrams explaining the operation of the device; on fig.Z - the device, the second option. The device contains a synchronization unit with a network formed by a half-wave rectifier 1, amplitude discriminator 2 and differentiating circuit 3, first and second amplifiers 4 and 5, logic element 2I 6, RS-trigger 7, differentiating circuit 8, third amplifier 9 and logic element 2IL 10. The control of the thyristors is carried out by the driver 11 of the control pulses, the outputs of which are connected to the control electrodes of the thyristors 12 connected to the circuits

питани  трансформатора 13. На входы устройства подаетс  напр жение синхронизации и управл ющий сигнал дл  включени  устройства.transformer 13 power supply. A clock voltage and a control signal are supplied to the device inputs to turn on the device.

Принцип работы устройства состоит в том, что независимо от момента начала и окончани  управл ющего сигнал по отношению к сетевому напр жению фаза включени  устройства и его отключени  противоположны и задаютс  заранее, т.е. независимо от момента начала и конца управл ющего сигнала при его поступлении тиристорывключаютс  в положительный полупериод, а отключаютс  в .отрицательный полупериод .The principle of operation of the device is that, regardless of the start and end of the control signal, with respect to the network voltage, the turn-on and turn-off phase of the device is opposite and set in advance, i.e. regardless of the moment of the beginning and end of the control signal, the thyristor is switched on in the positive half period when it is received, and the negative half period is turned off.

Рассмотрим работу устройства (фиг.1) по диаграмме напр жений (фиг.2). Однополупериодный выпр митель 1 выдел ет из напр жени  синхронизации (диаграмма 14) положительные полупериоды (диаграмма 15), которые подаютс  на вход амплитудного дискриминатора 2. Выходное напр жение дискриминатора 2 - последовательность пр моугольных импульсов , совпадающих, фронтами с моментами перехода через нуль сетевого напр жени  (диаграмма 16). От передних и задний фронтов импульсов диффёренцирующей цепью 3 формируютс  разнопол рные импульсы (диаграмма 17 Импульсы положительной пол рности поступают на вход первого усилител формировател  4, который усиливает их (диаграмма 18), второй усилительформирователь 5 преобразует в положительные импульсы отрицательной пол рности (диаграмма 19). С выхода усилител -формировател  4 импульсы поступают на первый вход элемента 2И 6. При отсутствии сигнала на включение устройства импульсы на выходе элемента 2И отсутствуют, R-S-триггер 7 находитс  в нулевом состо нии и импульсы на входе формировател  11 управл ющих импульсов отсутствуют. При подаче управл ющего сигнала ( диаграмма 20) в моменты начала положительных полупериодов на выходе элемента 2И по вл ютс  импульсы (диаграмма 21), которые запускают триггер 7 и одновременно через элемент 2ИЛИ запускают формирователь 11 управл ющих импульсов и генерирующий короткий импульс дл  отпирани  соответствующего тиристора Триггер 7, переведенный описаннымConsider the operation of the device (Fig. 1) according to the voltage diagram (Fig. 2). The half-wave rectifier 1 extracts from the synchronization voltage (diagram 14) positive half-periods (diagram 15), which are fed to the input of the amplitude discriminator 2. The output voltage of the discriminator 2 is a sequence of square impulses coinciding with the edges of zero-crossing network times wives (figure 16). From the leading and trailing edges of the pulses of the diverting circuit 3, opposite polarity pulses are formed (diagram 17) Positive polarity pulses are fed to the input of the first amplifier of the shaping device 4, which amplifies them (diagram 18), the second amplifier of the negative voltage 5 converts to positive pulses of negative polarity (diagram 19) From the output of amplifier 4, the pulses arrive at the first input of element 2I 6. If there is no signal to turn on the device, there are no pulses at the output of element 2I, the RS flip-flop 7 is in the zero state there are no pulses at the input of the control pulse generator 11. When the control signal is applied (diagram 20), pulses appear at the beginning of the positive half-cycles at the output of element 2I (diagram 21), which trigger trigger 7 and simultaneously through element 2IL start the control pulse shaper 11 and generating a short pulse to unlock the corresponding thyristor Trigger 7, translated as described

импульсом в единичное состо ние (диаграмма 22), остаетс  в этом состо нии до конца полупериода и прихода на его вход И1 тульса с выхода усилител -формировател  5 (диаграмма 19). Выходной сигнал триггера 7 снимаетс  с его инверсного выхода (диаграмма 23). Дифференцирующа  цепь 8 формирует из выходного сигнала триггера последовательность разнопол рных импульсов, совпадающих фронта1«1 с моментами перехода сетевого напр жени  через нуль (диаграмма 24). Третий усилитель-формирователь 9 усиливает положительные импульсы на выходе дифференцирующей цепи 8, которые совпадают с моментом начала отрицательного полупериода (диаграмма 25 Таким образом, независимо от момента подачи управл к цего сигнала после его подачи на первый вход элемента 2Ш1И подаютс  импульсы, совпадающие с началом положительных полупериодов а на второй вход - импульсы, совпадающие с началом отрицательного полупериода . Причем независимо от длительности управл ющего сигнала и момента его пепачи первый импульс на выходе элемента 2Ш1И 10 совпадает с началом положительного полупериода а последний - с началом отрицательного полупериода сетевого напр жени  (диаграмма 26). Получаемые таким образом импульсы подаютс  на вхо формировател  11 управл ющих импульсов , генерирующего импульс управлени  тиристорами 12 (диаграмма 27). В результате к трансформатору 13 прикладьгоаетс  сетевое напр жение (диаграмма 28), первый полупериод которого всегда положительный а последний полупериод независимо от длительности командного сигнала отрицательный.impulse to the unit state (diagram 22), remains in this state until the end of the half-period and the arrival at its input of the pulses I1 from the output of the amplifier-former 5 (diagram 19). The output of trigger 7 is removed from its inverse output (Figure 23). The differentiating circuit 8 forms from the output signal of the trigger a sequence of opposite-polarity pulses coinciding with the front 1 '1 with the moments of the transition of the mains voltage across zero (diagram 24). The third shaping amplifier 9 amplifies positive pulses at the output of the differentiating circuit 8, which coincide with the moment of the beginning of the negative half-period (diagram 25) Thus, regardless of the moment of supplying the control signal to this signal, after it is fed to the first input of the element 2Ш1И, pulses coincide with the beginning of the positive half periods and the second input are pulses that coincide with the onset of the negative half period, regardless of the duration of the control signal and the moment of its output, the first pulse to the output element 2Ш1И 10 coincides with the beginning of the positive half-period and the last with the beginning of the negative half-cycle of the mains voltage (diagram 26.) The pulses obtained in this way are fed to the input of the control pulse generator 11, which generates a thyristor control pulse 12 (diagram 27). As a result, the transformer 13, a network voltage is applied (diagram 28), the first half period of which is always positive and the last half period regardless of the duration of the command signal is negative.

Второй вариант устройства проще, но потребл ет повышенную мощность. В этом случае оно содержит один усилитель-формирователь 1, элемент 2И 6, одновибратор 31 и заторможенный блокинг-генератор 32 (фиг.3).The second variant of the device is simpler, but consumes increased power. In this case, it contains one amplifier-shaper 1, element 2 and 6, a one-shot 31 and a braked blocking generator 32 (figure 3).

Работа устройства во втором варианте протекает следующим образом. Блок синхронизации с сетью работает аналогично (диаграммы 14 и 17).Усилитель-формирователь 4 формирует положительные импульсы из импульсов,The operation of the device in the second embodiment proceeds as follows. The synchronization unit with the network works in the same way (diagrams 14 and 17). Amplifier 4 generates positive impulses from impulses,

получаемых на выходе дифферен1Ц рующей цепи 3 (диаграмма 18), которые подаютс  на первый вход элемента 2И. При подаче на второй вход этого элемента управл ющего сигнала на его выходе также по вл ютс  импульсы (диаграмма 21), которые запускают одновибратор 31 (диаграмма 29). Длительность импульсов одновибратора 31 устанавливаетс  равной длительности примерно полутора полупериода сетевого напр жени . Заторможенный блокинг-генератор 32 при подаче на его вход импульса одновибратора 31 вырабатывает последовательность импульсов, которые используютс  дл  управленг   тиристорами 12. Длительность генерируемой последовательности равна длительности импульса одновибратора (диаграмма 30). Работа устройства по второму варианту отличаетс  тем,что дл  работы блокинг-генератора 32 требуетс  повышенна  мощность источника питани  устройства управлени .received at the output of the differential circuit 3 (diagram 18), which are fed to the first input of the element 2I. When a control signal is applied to the second input of this element, pulses also appear at the output (diagram 21), which trigger the one-shot 31 (diagram 29). The pulse duration of the one-shot 31 is set equal to the duration of approximately one and a half of the half-cycle of the mains voltage. The inhibited blocking generator 32, when a pulse of the one-shot 31 is applied to its input, generates a sequence of pulses that are used to control the thyristors 12. The duration of the generated sequence is equal to the length of the pulse of the one-shot (chart 30). The operation of the device according to the second embodiment is characterized in that for the operation of the blocking generator 32, an increased power supply of the control device is required.

Таким образом, использование изобретени  позвол ет упростить схемы управлени  встречно-параллельно включенными тиристорами.Thus, the use of the invention makes it possible to simplify control circuits of anti-parallel-connected thyristors.

ЦC

1515

16sixteen

ПP

1818

19nineteen

2020

2121

2222

2d

2424

2525

2626

2727

ii

-at

-а taa t

tt

-ek-ek

tt

-E

tt

-ЭВВ.-EVV.

tt

29 JO29 JO

Фиг.22

ue.J .ue.j.

Claims (2)

1. Устройство для управления встречно-параллельно включенными тиристорами, содержащее блок синхронизации с сетью, RS -триггер и формирователь управляющих импульсов, отличающееся тем, что, с целью упрощения, оно снабжено тремя усилителями-формирователями,дифференцирующей цепочкой и элементами 2И и 2ИЛИ, причем входы первого и второго усилителей-формирователей подключены к выходу блока синхронизации, выход первого усилителя-формирователя - к первому входу элемента 2И, второй вход которого предназначен для подключения к источнику управляющего сигнала, а выход присоединен к первому входу элемента 2ИЛИ и входу^ -триггера, выход второго усилителя-формирователя подключен к входуR RS-триггера, инверсный выход которого через дифференцирующую цепочку и третий усилитель-формирователь соединен с вторым входом элемента 2ИЛИ,а выход элемента 2ИЛИ подключей к входу формирователя управляю· щих импульсов.1. A device for controlling counter-parallel connected thyristors, comprising a synchronization unit with a network, an RS-trigger and a control pulse generator, characterized in that, for the sake of simplification, it is equipped with three amplifiers-shapers, a differentiating circuit and elements 2I and 2OR, the inputs of the first and second amplifier-drivers are connected to the output of the synchronization unit, the output of the first amplifier-driver is connected to the first input of the 2I element, the second input of which is designed to connect to the control source signal, and the output is connected to the first input of the 2 OR element and the input of the ^ -trigger, the output of the second amplifier-driver is connected to the input R of the RS-trigger, whose inverse output is connected through the differentiating chain and the third amplifier-driver to the second input of the 2 OR element, and the output of the element 2 OR connect to the input of the shaper control pulses. 2. Устройство для управления встречно-параллельно включенными тиристорами, содержащее блок синхронизации с сетью и формирователь управляющих импульсов, отличающееся тем, что, с целью упрощения, оно снабжено усилителем-формирователем, элементом 2И и одновибратором, причем формирователь управляющих импульсов выполнен в виде заторможенного блокинг-генератора, вход усилителя-формирователя подключен к выходу блока синхронизации, его выход - к первому входу элемента 2И,’второй вход которого предназначен для подключения к источнику управляющего сигнала, а выход подключен· к входу одновибратора, выход одновибратора присоединен к входу формирователя управляющих импульсов.2. A device for controlling counter-parallel connected thyristors, comprising a synchronization unit with a network and a control pulse shaper, characterized in that, for the sake of simplicity, it is equipped with a shaper amplifier, a 2I element and a one-shot, and the control pulse shaper is made in the form of inhibited blocking -generator, the input of the amplifier-driver is connected to the output of the synchronization unit, its output is to the first input of element 2I, 'the second input of which is designed to connect to the source I control signal, and the output is connected · to the input of the single-shot, the output of the single-shot is connected to the input of the shaper of control pulses.
SU833570596A 1983-04-01 1983-04-01 Versions of device for adjusting thyristors connected in parallel opposing SU1101983A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833570596A SU1101983A1 (en) 1983-04-01 1983-04-01 Versions of device for adjusting thyristors connected in parallel opposing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833570596A SU1101983A1 (en) 1983-04-01 1983-04-01 Versions of device for adjusting thyristors connected in parallel opposing

Publications (1)

Publication Number Publication Date
SU1101983A1 true SU1101983A1 (en) 1984-07-07

Family

ID=21055986

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833570596A SU1101983A1 (en) 1983-04-01 1983-04-01 Versions of device for adjusting thyristors connected in parallel opposing

Country Status (1)

Country Link
SU (1) SU1101983A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 419862, кл. G 05 F 1/14, 1970. 2. Авторское свидетельство СССР № 731523 кл. Н 02 М 1/08, 1977. *

Similar Documents

Publication Publication Date Title
US3735235A (en) Dc to dc converter with voltage regulation feedback loop achieving isolation between input and output by time domain techniques
GB997706A (en) Inverter
GB920106A (en) Improvements in or relating to inverters
US3370215A (en) Step up cycloconverter with harmonic distortion reducing means
GB1261392A (en) Electric power conversion circuit
US3925715A (en) Regulated DC to DC converter
SU1101983A1 (en) Versions of device for adjusting thyristors connected in parallel opposing
PL174861B1 (en) Electronic power supply unit
US3333204A (en) Apparatus for producing pulses having adjustable phase and uniform width
KR900015424A (en) Switch mode power circuit
Hamblin et al. Cycloconverter control circuits
RU2014707C1 (en) Equipment for automatic synchronization of synchronous generators
US3526824A (en) Current transformer device for high voltage
SU1071953A1 (en) Magnetic flaw detector
SU1066025A1 (en) Device for rectifier converter control
SU758470A1 (en) Device for control of m-phase thyristorized inverter
RU2006158C1 (en) Ac pulse-width regulator
SU1497696A1 (en) Parallel current inverter
SU1226594A1 (en) Method of controlling three-phase thyristor regulator
RU1820949C (en) Demagnetizing device
SU955459A1 (en) Magnetotransistor multivibrator outrut voltage forming method
SU1012411A1 (en) Device for dynamic braking of single-phase electric motor
SU1098102A1 (en) Magnetic-transistor switching device for adjusting rectifier converter
SU1723651A1 (en) Device for control over a c electric motor
SU765972A1 (en) Method and device for shaping wide pulses for control of power-diode converters