Изобретение относитс к специализированным средствам вычислительной . тех т1Ки и может быть использовано в систе KfaX обнаружени и поиска сигнала. Известно устройство дл определени среднеквацратического значени , содержащее пвухполупериоШ1Ь1й вьшр митель квацратор, блок усреднени и блок извле чени квадратного корн l }. Наиболее близким по техническому решению вл етс устройство дл определени среднеквадратического значени , содержащее компаратор, выход которого через последовательно соединенные нако питель, цифроаналоговый преобразователь подключен ко входу корректирующего фильтра, выход которого соединен с первым входом компаратора, второй вход которого вл етс входом устройства С2 Недостатком известных устройств вл етс Ш1зка точность оценки средне- квадраттгческого значени .. Целью изобретени вл етс повышени точности устройства. Поставленна цель достигаетс тем, что устройство дл определени средне- квадратического значени случайного процесса, содержащее накопитель, выход которого через цифроанйлоговый преобразователь подключен ко входу корректирующего фильтра, выход которого соединен с первым входом компаратора и вл етс выходом устройства, содержит двухполупериодный вьшр митель и блок формировани двоичного кода, состо щий из триггера, двух элементов И, элемента НЕ, вход которого объединен со входом первого элемента И и триггера и подключен к выходу компаратора, второй вход которого соединен с выходом двух- полупериодного вьшр мител , пр мой выход триггера подключен ко второму входу первого элемента И, выход которого соединен с первым информационным входом накопител , И1терсный выход триггера подключен к первому входу второго элемента И и ко второму информационному входу накопител , управл ющий вход которого соединен с выходом второго элемента И, второй вход которого подключен к выходу элемента НЕ. На фиг. 1 приведена блок-схема устройства- , на фиг. 2 - блок-схема блока формировани двоичного кода. Устройство содержит двухполупериодный вьшр митель 1, компаратор 2, блок 3 формировани двоичного кода, накопитель 4, цифроалалоговый преобразователь 5, корректирующий фильтр 6. 6842 Блок 3 состоит из триггера 7, первого элемента И 8, элемента НЕ 9, второго элемента И 10. Устройство работает следующим обраЗОМ . На вход двухполупериодного выпр мител 1 поступают импульсы исследуемого процесса, которые после вьшр млени сравниваютс в компараторе с некоторым пороговым уровнем -jp. , соответствующим содержимому накопител 4. В результате этого сравнени на выходе компаратора в каждый момент времени опроса по вл етс сигнал Лог. 1, если исследуемое напр жение больще или равно порогу, и Лог. О, если исследуемое напр жение мс-ньще порога. Таким образом, работу компаратора (по BbixojSy) в каждый к-й момент времени можно описать следующей функцией: если и / у оД« Х (О, если и -у - выходна функци компаратора в k-4i момент времени; Т л.- значение измерительного порога в К-й момент времени и. - значение напр жени на входе компаратора в -К-й момент времени , причем K . - значение напр жени на входе измерител в it-й момент времени . Далее сигнал с выхода компаратора i поступает на вход блока 3, работа кото- . рого описываетс следующим выражением: Г2, если 1, У 1, 1, если 1, У О, если У О, ., t-1, если У О, « О, де Pt - выходна функци блока 3. В этот момент опроса сигнал с выхоа блока 3 поступает на вход накопител , Сигнал на выходе накопител аждый к-й момент -t времени 1к предтавл ет собой сумму содержимого накоител в предыдущий (К-1)-й момент ремени N -1 и сигнала на выходе лока 3 момент времени, так как .-.Ч Содержимое накопител 4 с помощью ЦИфроаналогового преобразовател 5 пересчитьтаетс в порог -jp, значение которого получаем на выходе цифроаналогового преобразовател 5: , где у - значение измерительного порога в К-й момент времени; q, - коэффициент передачи иифроаналогового преобразовател . Корректирующий фильтр 6 предназна- чек дл сглаживани пульсаций напр жени на выходе цифроаналогового преобразовател и работает как в известном устройстве. Формирование сигнала на выход блока 3 происходит в соответствии с алгоритмом (1); в этом процессе участвуют сигналы , имеющие место на выходе компаратора в1(-й и в (к-1)-й моменты времени . Дл запоминани сигнала на выходе компаратора в предшествующей (к-1)момент времени предназначен триггер 7. Особенностью работы блока 3 вл етс то, что , имеем на выходе триггера, а У, на выходе компаратора. Допустим, в первый момент опроса триггер находитс в состо нии О, и, если в этот момент опроса If If то на выходе элемента И 8 имеем сигнал Лог. О , т. е. Ц Одновременно сигнал Лог.1 с инверсного выхода триггера поступает на выход блока 3 (т. е. получим fe-jt 1) и на первый вход второго элемента И 1О В это же врем сигнал Лог. 1 с выхода триггера поступает на вход элемен104 44 та , на выходе которого получаем Лог. О , поступающий на второй вход второго элемента И 1О, на выходе которого получаем сигнал, Лог.О, т. е. 1., « О. К концу импульса опроса Лог.1 запшиетс в триггер 7, сигнал т, е. на пр мом выходе триггера получим Лог., а на инверсном - Лог. О , при этом сигнал Лог.1 на входе триггера прекратитс , т. е. по витс Лог. О . Таким образом, блок готов к работе по следующему сигналу с выхода компаратора в следующий момент времени. Если в следующий ()-й момент времени превыщени порога не произойдет, т. е. У « О, то на выходе блока, аналогично предыдущему, сформируетс сигнал г-к О, 2 о, о. в следующий момент опроса формирование выходного сигнала осуществл етс аналогично описанному. Введение в устройство дл определени среднеквадратического значени случайного процесса двухполупериодного выпр мител и вычислител вьпгодно отличает предлагаемое устройство от известного, так как при этом уменьщаетс смещение оценки, а также повышаетс точность измерени , т, е. уменьщаетс среднеквадратическа ошибка измерени в стационарном н нестационарном режимах.This invention relates to specialized computational tools. Those T1Ks can also be used in the KfaX signal detection and search system. A device for determining the mean square value is known, which contains a two-half-half-half-square expander, a quartzrator, an averaging unit and a square-root extraction unit l}. The closest in technical solution is a device for determining the RMS value, which contains a comparator, the output of which is connected to the first input of the comparator through a serially connected accumulator, a digital-to-analog converter, the second input of which is an input of the C2 device. devices is the accuracy of the estimate of the mean square value. The aim of the invention is to improve the accuracy of the device. The goal is achieved by the fact that the device for determining the root-mean-square value of a random process, which contains a drive, the output of which is connected to the input of a correction filter through the digital-analogue converter, whose output is connected to the first input of the comparator and is the output of the device, contains a full-wave counter and a shaping unit a binary code consisting of a trigger, two AND elements, an NOT element, whose input is combined with the input of the first And element and a trigger and connected to the output at the comparator, the second input of which is connected to the output of a two-half-period top receiver, the direct output of the trigger is connected to the second input of the first element I, the output of which is connected to the first information input of the storage device, I1ters trigger output is connected to the second information input the input of the accumulator, the control input of which is connected to the output of the second element I, the second input of which is connected to the output of the element NO. FIG. 1 shows a block diagram of a device; FIG. 2 is a block diagram of a binary code generation unit. The device contains a full-wavelength exponent 1, a comparator 2, a binary code generation unit 3, a storage device 4, a digital-analogue converter 5, a correction filter 6. 6842 Block 3 consists of trigger 7, first element AND 8, HE 9 element, second element 10. And 10. Device works as follows. At the input of the full-wave rectifier 1, the pulses of the process under study are received, which, after expiration, are compared in the comparator with some threshold level -jp. corresponding to the contents of accumulator 4. As a result of this comparison, a Log signal appears at the output of the comparator at each moment of polling. 1, if the test voltage is greater or equal to the threshold, and Log. Oh, if the voltage under investigation is ms-less than the threshold. Thus, the operation of the comparator (by BbixojSy) at each kth time instant can be described by the following function: if and / y OD "X (O, if and -y is the output function of the comparator at k-4i time point; T l.- the measurement threshold value at the Kth time instant and the voltage value at the input of the comparator at the Kth time moment, and K. is the voltage value at the input of the meter at the ith time point.Then the signal from the output of the comparator i comes to the input of block 3, whose operation is described by the following expression: Г2, if 1, У 1, 1, if 1, У О, if У О,., t-1, if У О, O, de Pt is the output function of block 3. At this moment of the interrogation, the signal from the output of block 3 is fed to the input of the accumulator. The output signal of the accumulator Each kth time -t time 1k represents the sum of the content of the accumulator in the previous one (K-1) moment of time N -1 and the signal at the output of the Lok 3 point in time, since .-. H The contents of the accumulator 4 are converted into a threshold -jp with the help of a DIGITAL-analogue converter 5, whose value is obtained at the output of the D / A converter 5: measuring threshold at the Kth instant of time; q, is the transfer coefficient of the analog to analog converter. The correction filter 6 is intended for smoothing the voltage ripples at the output of the digital-to-analog converter and operates as in a known device. The formation of the signal at the output of block 3 occurs in accordance with the algorithm (1); Signals occurring at the output of the comparator B1 (th and (k-1) th moments of time) are involved in this process. Trigger 7 is used to store the signal at the output of the comparator at the preceding (k-1) time point. is what we have at the output of the trigger, and Y, at the output of the comparator. Suppose, at the first moment of the poll, the trigger is in the state O, and if at this moment of the If If poll, then at the output of the And 8 element we have the Log signal. O, i.e. Ts At the same time, the signal Log.1 from the inverse output of the trigger arrives at the output of block 3 (i.e. by we learn fe-jt 1) and to the first input of the second element I 1O At the same time, the signal Log.1 from the trigger output goes to the input of the element 104 44, the output of which we get Log.O, coming to the second input of the second element I 1O, on the output of which receives a signal, Log.O., i.e., 1. “O. By the end of the polling pulse, Log.1 is set to trigger 7, the signal m, that is, at the direct output of the trigger, we get Log., and on the inverse, Log Oh, while the signal Log.1 at the input of the trigger stops, i.e., according to the Log. ABOUT . Thus, the unit is ready for operation at the next signal from the comparator output at the next moment in time. If the next () moment of time does not exceed the threshold, i.e. Y o, then the output of the block, similarly to the previous one, will generate a signal rkk O, 2 o, o. at the next polling moment, the output signal is generated as described. An introduction to the device for determining the RMS value of a random process of a full-wave rectifier and calculator distinguishes the proposed device from the known one, since this reduces the estimation bias and also increases the measurement accuracy, i.e., the measurement error in the steady-state nonstationary mode decreases.
8181
Фиг. 2FIG. 2