SU1040612A1 - Device for remote control of line channels of digital transmission systems - Google Patents

Device for remote control of line channels of digital transmission systems Download PDF

Info

Publication number
SU1040612A1
SU1040612A1 SU823398196A SU3398196A SU1040612A1 SU 1040612 A1 SU1040612 A1 SU 1040612A1 SU 823398196 A SU823398196 A SU 823398196A SU 3398196 A SU3398196 A SU 3398196A SU 1040612 A1 SU1040612 A1 SU 1040612A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
output
outputs
analyzer
Prior art date
Application number
SU823398196A
Other languages
Russian (ru)
Inventor
Игорь Феодосьевич Забелин
Александр Григорьевич Мозель
Александр Ильич Милин
Валерий Михайлович Робинков
Александр Сергеевич Продан
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU823398196A priority Critical patent/SU1040612A1/en
Application granted granted Critical
Publication of SU1040612A1 publication Critical patent/SU1040612A1/en

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

1. УСТРОЙСТВО ТЕПЕКОН- ТРОЛЯ ЛИНЕЙНЫХ ТРАКТОВ ЦИФРОВЫХ СИСТЕМ ПЕРЕДАЧИ, содержащее на каждой оконечной станции первый и второй эпементы пам ти, источник информационного сигнала и генератор псевдослучайной , поспедоватепьности, выходы которых подкпючень к информационным входам первого коммутатора, выход которого подключен к первому входу управтт емого преобразовател  кода, выход которого- соединен с линейным трактом, обнаружитель нарушений бипоп рности и анализатор псевдослучайной последовательности , входы которых объединены и соединены с линейдам трактом, при этом выход анализатора псевдослучайной последовательности подключен к первому входу, второго коммутатора, второй вход и выход которого соединены соответственно с ВЫХОДОМобнаружител  нарушений бипо- л рности и со счетным входом счетчика, выходы которого соединены с первым и вторым входами блока управлени , служеб-. ньш входы первого и второго коммутатор ров подключены к соответствующим выходам блока управлени , причем на тактовый вход счетчика и анализатора псевдослучайной последовательности поданы тактовые импульсы, на каждой промежуточной .станции - регенератор пр мого направлени , выходы которого через искусственную пинию подключены к входам регенератора обратного направлени , элемент пам ти, выход котосюго чесез ключ подключен к коммутирующему вхоцу искусственной линии и к другому входу регенератора обратного направлени , о т п .и ч а ю щ е е с   тем,что, с целью повышени  достоверности контрол  путем обеспечени  контрол  исход щего направлени  без перерыва св зи, на каждой оконечной станции введены дешифратор фиксированной комбинации , делитель с переменным коэффициентом делени  и анализатор нарушений би (Л пол рности, при этом вы ход первого коммутатора через последовательно соединенС ные дешифратор фиксированной комбина ции и делитель с перемен 1ым коэффициентом делени , установочные входы которого соединены с соответствующими выходаi I ми блока управлени , подключен к второму входу управл емого преобразовател  кода, установочный вход которого соединен с соответствующим входом блока 0) управлени , причем первый, второй и тре-/ тий входы анализатора нарушений бипол рности подключены соответственно к выходу и входам обнаружител  нарушений бипол рности, а первь й, второй, третий .г четвертый и п тый выходы аналкзйтора нарушений бипол рности соединены соответственно через первый и второй элементы пам ти с третьим и четвертым входами блока управлени  и с п тым входом блока управлени  непосредственно, соответствующие выходы которого соедигнень с установочными входами анапюатора нарушений бипол рности и счетчика.1. TEPECONTROL DEVICE OF LINEAR TRACTS OF DIGITAL TRANSMISSION SYSTEMS, containing at each end station the first and second memories, the source of the information signal and the pseudo-random generator, which outputs to the information inputs of the first switch, which has to be connected to the information inputs of the first switch. a code converter, the output of which is connected to a linear path, a detector of bipopularity violations and a pseudo-random sequence analyzer whose inputs are combined connected to line paths, with the output of a pseudo-random sequence analyzer connected to the first input, second switch, the second input and output of which are connected respectively to the OUTPUT detector of bipolarity violation and to the counter input of the counter, the outputs of which are connected to the first and second inputs of the control unit , service- The inputs of the first and second switches are connected to the corresponding outputs of the control unit, and the clock input of the counter and the pseudo-random sequence analyzer is supplied with clock pulses, and at each intermediate station there is a forward regenerator, the outputs of which are fed through an artificial pin to the reverse direction regenerator, memory element, the output of the co-suction key is connected to the switching gate of the artificial line and to the other input of the reverse direction regenerator, as well as This is so that, in order to increase the reliability of monitoring by providing control of the outgoing direction without interrupting the connection, a fixed combination decoder, a divider with a variable division factor and a biometric violation analyzer (L polarity) are introduced at each end station output of the first switchboard through a series-connected fixed-decoder and a divider with changes by the 1st division factor, the setup inputs of which are connected to the corresponding outputs of the control unit connected to the second input of the controlled code converter, the setup input of which is connected to the corresponding input of the control unit 0), the first, second and third inputs of the bipolar violation analyzer connected to the output and inputs of the bipolar violation detector, and the first The second, third, fourth, and fifth outputs of the bipolar violation analyzer are connected to the third and fourth inputs of the control unit and the fifth input of the control unit, respectively, through the first and second memory elements. directly, the corresponding outputs of which are connected to the installation inputs of the anapuator of bipolarity violations and the counter.

Description

а на каждой  ромежуточной станиии введевы тганейный анапизатор нарушений бипоп рности и обнаружитель нарушений, бшютшрносги, входы которого соединены с выходами регенератора пр мого напра&пенк  и с первым и вторым входами . линейного анализатора нарушений бипотшрности , третий вход и выходы которого соединены соответственно с хронирующим выходом регенератора пр мого направлени  и с входами элемента пам ти, а чет вергый вход пинейногчз анализатора нарушений бипол рности соединен с выходом обнаружитеп  нарушений бипол раости, причем регенераторы пр мого и обратного направлени  соединены с лийейным трактом ., ,On each of the villages, a bipopity violation ananalyzer and a violation detector were introduced, the inputs of which are connected to the outlets of the regenerator of the direct direction and the first and second inputs. linear analyzer of bipolarity violations, the third input and outputs of which are connected respectively to the timing output of the regenerator in the forward direction and to the inputs of the memory element, and the fourth input of the analyzer of bipolarity violations is connected to the output to detect bipolarity violations, and the regenerator of the forward and reverse directions connected to the linear path.,,

2. Устройство по п. 1, о т л и ч а ю щ е е с   тем, что анализатор нарушений бипол рности состоит Из дешифратора , блока совпадени  и двух решающих бпоков, первый и второй входы которых обьединвны и соединены соответственно :; с №1 ходами дешифратора и блока совпадени , при этом выход дешифратора оо&диаен с первым входом блока совпадени , на тактирующий вход дешифратора поданы тактовые импульсы, причем рой вход блока совпадени , первый и второй входы дешифратора  вл ютс  со- j2. A device according to claim 1, wherein the analyzer of bipolar violations consists of a decoder, a coincidence unit and two decisive bits, the first and second inputs of which are connected and connected, respectively:; with the # 1 moves of the decoder and the match block, the output of the decoder o & dia with the first input of the match block, clock pulses are applied to the clock input of the decoder, and the swarm input of the match block, the first and second inputs of the decoder are j

ответственно первым, вторым и третьим входами анализатора нарушений бшюп рности , соответствующие входы обоих решаюших блоков  вл ютс  установочными входами анализатора нарушений бипол рностИ| а соответствующие выходы решающих блоков  вл ютс  первым, вторым, третьим и четвертым выходами анализатора нарушений бипол рности, п тым выходом которого  вл етс  третий выход первого решающего блока.Responsibly the first, second and third inputs of the breach violation analyzer, the corresponding inputs of both crucial blocks are the installation inputs of the bipolar violation analyzer | and the respective outputs of the decision blocks are the first, second, third and fourth outputs of the bipolar violation analyzer, the fifth output of which is the third output of the first decision block.

3. Устройство по п. 2, о т л и ч а ю щ е ее   тем, что решающий блок состоит из стетчика, блока совпадени , блока неравнозначности и накопител , причем первые и вторые входы блока совпадени  и блока неравнозначности объединены и соединены соответственно с выходом и nepBbiM входом счетчика, а выходы блока совпадени  и блока неравнозначности соединены с соотвегствук шимй входами накопител , первый и вгорой И установочные входы счетчика  вл ютс  первым и вторым и установочными входами- решающего блока, а выходы накопител , блока неравнозначности и блока совпадени  Явл ютс  соответственж) первым , вторым и третьим выходами решающего блока.3. The device according to claim 2, wherein the decisive block consists of a stetchik, a coincidence block, an unequality block and an accumulator, the first and second inputs of the coincidence block and an unequalities block being combined and connected respectively to the output and the nepBbiM input of the counter, and the outputs of the match block and unequality block are connected to the corresponding inputs of the accumulator, the first and the second And the installation inputs of the counter are the first and second and installation inputs of the decision unit, and the outputs of the accumulator, unequality block and block of coincidence are the first, second, and third outputs of the decision block.

Изобретение относитс  к технике св зи и может использоватьс  при построении цифровых систем передачи информаци Известно устройство телеконтрол , содержащее линейное и станционное обору дование, соединенные через линейныйThe invention relates to communication technology and can be used in the construction of digital information transmission systems. A telecontrol device is known that contains linear and station equipment connected via linear

ГЛ.Ch.

трактtract

Недостатком известного устройства  вл етс  большой объем оборудовани  пиней ной части, необходимый дл  обеспечени  высокой помехозащищенности.A disadvantage of the known device is a large amount of equipment of the pin part necessary to ensure high noise immunity.

Наиболее близким к предлагаемому техническ.им решением  вл етс  устройство телеконтрол  линейных трактов цифровых систем передачи, содержащее на каждой оконечюй станции источник и формационного сигнала и генератор псевдослучайной последовательности, выходы которых подключены к информационным входам первого к 4мутатора, выход которого подключен к первому входу управThe closest to the proposed technical solution is a device for monitoring the linear paths of digital transmission systems, containing at each end station a source and a formational signal and a pseudo-random sequence generator, whose outputs are connected to the information inputs of the first switch, the output of which is connected to the first control input.

л емрго Преобразовател  кода, выход которого соединен с линейнь М трактом, обнаружитель нарушений бипол рности и анализатор псевдослучайной последовательности , входы которых объединены и соединены с линейным трактом, а выход анализатора псевдослучайной последовательгноети подключей к первому входу второго KOMMyriaTopa, второй вход и выход которого соединены соответственно с выходом обнаружител  нарушений бипол рнрсти и со счетным в,ходом счетчика, выходы которого соединены с первым и вторым входами блока управлени , а служебные входы первого и второго коммутаторов подключены к соответствующим выходам блока управлени, причем на тактовый вход счетчика и анализатора псевдослучайной последовательности поданы тактовые импульсы , а на каждой промежуточной - регенератор пр мого направлени . выходы которого через искусственную пинию подключены к входам регенератора обратного направлени , элемент пам ти, выход которого через ключ Подключен к коммутирующему входу искусственной пиНИИ и к другому входу регенератора обратного направлени  2 , Однако это устройство имеет низкую достоверность контрол . Цепь изобретени  - повышение достоверности контрол  путем обеспечени  конт рол  исход щего направпени  без перерыв св зи. Поставленна - цель достигаетс  тем, что в устройстве телеконтрол  линейных трактов цифровых систем передачи, содер жащим на каждой оконечной станции первый и второй элементы пам ти, источник инфэрмационного сигнала и ге-нератор псевдослучайной последовательности, вы- ходы которых подключень к информаиионн ным входам первого коммутатора,выход которого подключен к первому входу управл емого преобразовател  кода,выход которого соединен с линейным трактом, обнаружитель нарушений бипол рности и анализатор псевдослучайной последовательности, рходы которых-объединены и соединены с линейным трактом, при этом выход анализатора псевдослучайной последоватеиьности подключен к первому входу второ-. го коммутатора, второй вход и выход коToporxD соединены соответственно с выходом обнаружител  нарушений биполчрн носги и со счетным входом счетчика, ходы которого соединены с первым и вторым входами блока управлени , а слу жебные входы первого и второго коммутаторов подключены к соответствующим выходам блока управлени , причем, на тактовый вход счетчика и канализатора псевдослучайной последовательности поданы тактовые импульсы, на каждой промежуточной станции - регенератор пр мого направлени ,, выходы которого через искусственную пинию подключены к входам регенератора обратного направлени , элемент пам ти, выход которого через кпюч подключен к коммутирующему входу искусственной линии и к другому .входу регенератора обратного направлени , на каждой оконечной станции введены дешифратор фиксированной комбинации, делитель с переменным коэффициентом делени  и анализатор нарушений бипоп  хности , при этом выход первого коммутатора через последовательно соединенные дешифратор фиксированной комбинации и делитель с переменным коэффициентом  е пени , установочные входы которого соединены с соответствующими выходамибпока управпени , подключен к второму входу управп емого преобразовател  кода, установочный вход которого соединен с соответствующим входом блока управлени , причем первый, второй и третий входы анализатора нарушений бипол рнооти подключены соответственно к выходу и входам обнаружител  нарушений бипоп рности , а первый, второй, третий, четвертый и п тый выходы анализатора нарушений бипол рности соединены соответственно через первый и второй элементы пам ти с третьим и четвертым входами блока управлени  и с п тым вхо- о дом блока управлени  непосредственно, соответствующие выходы которого соединены с установочными входами анализатора нарушений бипол рности и счетчкн ка, а на каждой промежуточной станции введены линейный анализатор нарушений бипол рности и обнаружитель нарушений бипол рности, входы которого соединены с выходами регенератора пр мого направлени  и с первым и вторым входами линейного анализатора нарушений бицоп рности , третий вход и йыходь которого соединеш 1 соответственно с хронирующим выходом регенератора пр мого направлени  и с входами элемента пам ти, а четвертый вход линейного анализатора нарушений бипол рности соединен с выходом обнаружител  нарушений бипол рности , причем регенерато{  1 пр мого и обратного направлени  соединены с линейным трактом. При этом анализатор нарушений бипол рности СОС-1-ОИТ из деши4ратора, блока . совпадени  и двух решающих блоков, первый и второй входы которых объединены и соединены соответственно с выходами дешифратора и блока совпадени , при этом дешифратора соединен с первым входом, блока совпадени , на тактирующий вход дешифратора поданы тактовые импульол, причем второй вход блока совпадени , первый и второй входы дешифратор  вл ютс  соответственно первым, вторлм и третьим входами анализатора нарушений бипоп рности, соответствующие . входы обоих решающих блоков  вл ютс  устатовочными входами анализатора нарушений бипол рности, а соответствующие выходы решающих блоков  вл ютс  , вторым, третьим и четвертым выходами анализатора нарушений бипотг рнооти , п тым выходом которого  вл етс  третий выход первого решающего бпока.. Причем решающий бпок состоит из счетчика, бпока совпадени , бпока неравкозвачности и какопктетм, причем первые в BTOpbie входы бпока совпадени  и бпок веравнозшчности объединены и соедийюны cootBeTCTBeHBo с выходом .i первым входом счетчика, а выходы бпока совпадени и блока неравнозначности соединены с со ответстэукпцими входами накопител , пер вый в второй и установочные входы счет чика  вл ютс  первым и вторым и устан вочными входами рехиакзщего блока, а выходы накопител , блока неравнозначное ти и блока совшщенй   вл ютс  соответственно первым, вторым и третьим выходами решающего блока. На фиг.1 представлена структурна  электрическа  схема оконечной станции, предлагаемого устройства; на фиг. 2 то же, промежуточной станции. Устройство телеконтрол  линейных трактов цифровых систем передачи содержит на оконечной станции (фиг.ДУиоточнйк 1 инфортлаиионного сигнала, первый коммутатор 2, генератор 3 псевдослучайной последовательности, бпок 4 управлени , управл емый преобразователь кода, дешифратор 6 фиксированной ком 1инации, делитель 7 с переменным коэфг ;зш1иентом делени , анализатор 8 нарушений бипол рности, состо щий из дешифратора 9, блока 10 совпадени  и дву решающих блоков 11Д и 11.2, каждый из которых состоит да счетчика 12, блока 13 совпадени , блока 14 неравнозначности н накопител  15, обнаружитель 16 нарушений бипоп рности, анализатор 17 псевдослучайной последовательности , второй к шутатор 18j счетчик 19, первь1й и-второй элементы 20 И 21 пам ти соответственно, а на каждой промежуточной станции (фиг. 2) регенератор 22 пр мого ваправлентщ, регенератор 2:3 обратного направлени , искусственную линию 24, элемент 25 пам ти, ключ 26, обнаружитель 27 нарушё{Шй бипол рности, линейный а на 28 нарушений бипол рности, состо щий из дешифратора 29, блока ЗО совпадени  и решающего блока: 31, который состоит 153 счетчика 32, блока 33 совпа денп  блока 34 неравнозначности и накопител  35. Устройство работает следующим образом . В услови х прохождени  рабочего сигнала оборудование телеконтроп  на каждой оконечной станции (фиг. 1) анап зирует качество принимаемого цифрового потока по нарушени м бипоп рности и с обнаружител  16 нарушени  бипол рности через второй коммутатор 18/ скоммутированный блоком 4 управлени  дп  прохождени , на счетчик 19 выходного сигнала обнаружител  16 нарушений бипол рности . При ухудшении достоверности передачи, оцениваемой на промежуточной станции (фиг. 2) до аварийного или предупредительного состо ни , на соответствующем выходе счетчика 19 по вл  етс  сигнал. В блоке 4 управлени  имеетс  коммутаци , позвол юща  пропускать выходной сигнал счетчика 19 на соот-. ветствующий вход первого коммутатора, в результате чего с источника 1 информационного сигнала (рабочий сигнал) поступает через дешифратор 6 фиксированной комбинации, делитель 7 и управл егльШ преобразователь кода 5 в линейный тракт. Дешифратор 6 фиксированной комбинации выдел ет символ рабочего сигнала, которому предшествует н-битна  комбинаци  заданного вида, встречающа с  в .случайном сигнале с большой веро тностью . Делитель 7 выдел ет каждый е-й символ из поступающих на его вход, где определ етс  состо нием установочных входов, которые в режиме не-. обслуживаемой станции управл ютс  вы -ходными сигналами счетчика 19 через блок управлени . Сигнал с выхода делител  7, воздейству  на вкод управл емого преобразовател  5 кОда, нарушает бипол рность символов по соответсгвующему закону.Рабочий сигнал с нарушенной бипол рностью линейных символов поступает на вход станции, где нарушени  бипол рности выдел ютс  обнаружителем 16 нарушений бипоп рности, позиции.символа, которому предшествует фиксированна  комбинаци  выдел ютс  дешифратором фиксированной комбинаций, а на вы коде блока 1О совпадени  ан1апизатора 8 выдеп ют- с  пЬзиции симвопов, которым предшествует фиксированна  комбинаци , и бипоп рность KOTopbix нарушена. В решающих блоках 11.1 и 11.2 происходит проверка закона нарушени  бипол рности в передаваемом сигнале на соответствие закону, определ емому структурой счетчика 12 и состо нием их установочных входов. Дл  того, чтобы запланированные нарушени The code converter, the output of which is connected to the linear M path, the detector of bipolar violations and the pseudo-random sequence analyzer, whose inputs are combined and connected to the linear path, and the output of the pseudo-random sequence analyzer connected to the first input of the second KOMMyriaTopa, the second input and output of which are connected with the output of the detector of violations of bipolar and with counting in, the stroke of the counter, the outputs of which are connected to the first and second inputs of the control unit, and the service inputs The first and second switches are connected to the corresponding outputs of the control unit, and clock pulses are fed to the clock input of the counter and the pseudo-random sequence analyzer, and a forward direction regenerator is sent to each intermediate. the outputs of which are connected through artificial pini to the inputs of the reverse direction regenerator, a memory element whose output is via a key connected to the switching input of artificial PINN and to another input of the reverse direction regenerator 2, However, this device has a low reliability of control. The circuit of the invention is to increase the reliability of control by providing control of the outgoing direction without interrupting communication. The goal is achieved by the fact that in the device of telecontrol of linear paths of digital transmission systems, the first and second memory elements, the information source and the pseudo-random sequence generator, whose outputs are connected to the information switches of the first switch, are located at each end station. whose output is connected to the first input of a controlled code converter, the output of which is connected to a linear path, a bipolar violation detector and a pseudo-random analyzer follow lnosti, which rhody-joined and connected to the linear path, the output of the pseudorandom posledovateinosti analyzer is connected to a first input of second-. The second switch, the second input and the output of ToporxD are connected respectively to the output of the bipolation alarm detector and to the counter input of the counter, the strokes of which are connected to the first and second inputs of the control unit, and the service inputs of the first and second switches are connected to the corresponding outputs of the control unit, clock pulses are fed to the clock input of the counter and the pseudo-random sequence canalizer; at each intermediate station, there is a forward direction regenerator, the outputs of which are through an artificial pin connected to the inputs of the reverse direction regenerator, a memory element whose output is connected to the switching input of the artificial line and to the other input of the reverse direction through the terminal; a fixed combination decoder, a variable division ratio divider, and a bipolar disorder analyzer are inserted at each end station, at the same time, the output of the first switchboard through a serially connected decoder of a fixed combination and a divider with a variable factor e penalty, the installation input which is connected to the corresponding outputs of the control panel, is connected to the second input of the controlled code converter, the installation input of which is connected to the corresponding input of the control unit, the first, second and third inputs of the analyzer of impaired bipolarity are connected respectively to the output and inputs of the detector of bipopularity violation, and the first The second, third, fourth, and fifth outputs of the bipolar violation analyzer are connected via the first and second memory elements, respectively, to the third and fourth inputs. control unit and with the fifth input of the control unit directly, the corresponding outputs of which are connected to the installation inputs of the analyzer of bipolarity violations and the counter, and at each intermediate station a linear analyzer of bipolarity violations and a detector of bipolarity violations, the inputs of which are connected with the outputs of the regenerator in the forward direction and with the first and second inputs of the linear analyzer of bicopoolity violations, the third input and the exit of which connects 1, respectively, with a chronical output m regenerator forward direction and with the memory element inputs, while the fourth input line analyzer bipolar disorders polarity a detector connected to the output polarity bipolar disorders, and regenerate {1 forward and reverse direction are connected with the linear path. At the same time, the analyzer of the bipolarity violation SOS-1-IIT from a remote controller, block. matches and two decision blocks, the first and second inputs of which are combined and connected respectively to the outputs of the decoder and the matching block, while the decoder is connected to the first input of the match block, a clock pulse is fed to the clock input of the decoder, the second input of the coincidence block, the first and second The decoder inputs are the first, second, and third inputs of the bipoparity violation analyzer, respectively. the inputs of both decision blocks are the fixing inputs of the bipolar violation analyzer, and the corresponding outputs of the decision blocks are the second, third and fourth outputs of the bipotency violation analyzer, the fifth output of which is the third output of the first decisive switch. And the decisive switch consists of counter, match byte, inequality byte and kakoptetm, the first in BTOpbie are inputs of byte matching and bvoc are combined and the cootBeTCTBeHBo connectors with the output .i are the first input of the counter, and the outputs are bpock matches and inequality block are connected to the accumulator inputs of the accumulator, the first to the second and installation inputs of the counter are the first and the second and the set inputs of the reject block, and the outputs of the accumulator, the unequal unit and the modern unit are respectively the first, second and third outputs of the decision block. Figure 1 shows the structural electrical circuit of the terminal station of the proposed device; in fig. 2 the same as the intermediate station. The telecontrol device of the linear paths of the digital transmission systems contains at the terminal station (fig. division, analyzer 8 bipolar violations, consisting of a decoder 9, a block of 10 matches and two decisive blocks 11D and 11.2, each of which consists of a counter 12, block 13 matches, block 14 unequal values of accumulator 15, detector of bipoparity 16, analyzer 17 of a pseudo-random sequence, second counter 19 to the humor 18j, first and second elements 20 and 21 of memory, respectively, and at each intermediate station (Fig. 2) the direct vairentrant 22 regenerator , regenerator 2: 3 reverse direction, artificial line 24, memory element 25, key 26, detector 27 violated {bipolarity, linear and 28 bipolar violations, consisting of decoder 29, coincidence block AOR and decisive block: 31 which consists of 153 counters 32, Lok unit 33 coincides Denpa nonequivalence 34 and accumulator 35. The apparatus operates as follows. Under the conditions of the working signal transmission, the telecontrol equipment at each terminal station (Fig. 1) announces the quality of the received digital stream due to bipolar disturbances and the bipolar violation detector 16 through the second switch 18 / switched by the passing unit 4 of the control, dp The output signal of the detector is 16 bipolar violations. When the reliability of the transmission estimated at the intermediate station (Fig. 2) to an emergency or warning condition deteriorates, a signal appears at the corresponding output of the counter 19. In block 4 of the control, there is a switch that allows the output signal of the counter 19 to pass through. the first input of the first switch, with the result that the source 1 of the information signal (working signal) is fed through the decoder 6 of the fixed combination, the divider 7 and the control code converter 5 to the linear path. The decoder 6 of the fixed combination selects the symbol of the working signal, which is preceded by an n-bit combination of the specified type, which occurs in the random signal with a high probability. Divisor 7 selects each e-th character from its input, where it is determined by the state of the setup inputs that are in non-mode. the serviced station is controlled by the output signals of the counter 19 through the control unit. The signal from the output of the divider 7, acting on the code of the controlled converter 5 kOhA, violates the bipolarity of the characters according to the corresponding law. the character preceded by a fixed combination is extracted by the decoder of the fixed combinations, and on you the code of block 1O matches the exponent 8, you are removed from the character preceded by fixed combinations, and bipop polarity KOTopbix broken. In decision blocks 11.1 and 11.2, the law of bipolar violation in the transmitted signal is checked for compliance with the law, which is determined by the structure of the counter 12 and the state of their installation inputs. To ensure that violations are scheduled

Claims (3)

1. УСТРОЙСТВО ТЕЛЕКОНТРОЛЯ ЛИНЕЙНЫХ ТРАКТОВ ЦИФРОВЫХ СИСТЕМ ПЕРЕДАЧИ, содержащее на каждой оконечной станции первый и второй элементы памяти, источник информационного сигнала и генератор псевдослучайной, последовательности, выходы которых подключены к информационным входам первого коммутатора, выход которого подключен к первому входу управляемого преобразователя кода, выход которого· соединен с линейным трактом, обнаружитель нарушений биполярности и анализатор псевдослучайной последовательности, входы которых объединены и соединены с линейным трактом, при этом выход анализатора псевдослучайной последовательности подключен к первому входу второго коммутатора, второй вход и выход которого соединены соответственно с выходом-обнаружителя нарушений биполярности и со счетным входом счетчика,выходы которого соединены с первым и вторым входами блока управления, спужебные входы первого й второго коммутаторов подключены к соответствующим выходам блока управления, причем на тактовый. вход счетчика и анализатора псевдоспучайной последовательности поданы тактовые импульсы, на каждой промежуточной ..станции - регенератор прямого направления, выходы которого через искусственную пинию подключены к входам регенератора обратного направления, элемент памяти, выход которого чеоез ключ подключен к коммутирующему вхоцу искусственной пинии и к другому входу регенератора' обратного направления, о т п и ч а ю - ' щ е е с я тем,· что, с цепью повышения достоверности контроля путем обеспечения контроля исходящего направления без перерыва связи, на каждой оконечной станции введены дешифратор фиксированной комбинации, делитель с переменным коэффициентом деления и анализатор нарушений би- полярности,, при этом выход первого ком-1. TELECOMMUNICATION DEVICE FOR LINEAR DIGITAL TRANSMISSION SYSTEMS, containing at each terminal station the first and second memory elements, an information signal source and a pseudorandom generator, sequences whose outputs are connected to the information inputs of the first switch, the output of which is connected to the first input of the managed code converter, the output which is connected to the linear path, a detector of bipolarity disturbances and a pseudo-random sequence analyzer, the inputs of which are combined and connected They are connected with a linear path, while the output of the pseudo-random sequence analyzer is connected to the first input of the second switch, the second input and output of which are connected respectively to the output-detector of bipolarity disturbances and to the counter input of the counter, the outputs of which are connected to the first and second inputs of the control unit, input inputs the first and second switches are connected to the corresponding outputs of the control unit, and to the clock. the input of the counter and pseudo-random sequence analyzer is supplied with clock pulses, at each intermediate .. station there is a forward direction regenerator, the outputs of which are connected via inputs to the inputs of the reverse direction regenerator, a memory element whose output is connected via a switching input to the artificial pin and to another input regenerator 'of the reverse direction, and the result is that, with the chain of increasing the reliability of control by providing control of the outgoing direction without per A break in communication, a fixed combination decoder, a divider with a variable division coefficient and an analyzer of bi-polarity disturbances are introduced at each terminal station, while the output of the first '. мутатора через последовательно соединенные дешифратор фиксированной комбинации и делитель с переменным коэффициентом деления, установочные входы которо' го соединены с соответствующими выхода— ·. ми блока управления, подключен к второму входу управляемого преобразователя кода, установочный вход которого соеди нен с соответствующим входом блока управления, причем первый, второй и тре-/ тий входы анализатора нарушений биполярности подключены соответственно к выходу и входам обнаружителя нарушений биполярности, а первый, второй, третий., четвертый и пятый выходы анализатора нарушений биполярности соединены соответственно через первый и второй элементы памяти с третьим и четвертым входами блока управления и с пятым входом блока управления непосредственно, соответствующие выходы которого соединены с установочными входами анализатора нарушений биполярности и счетчика,'. mutator through a series-connected decoder of a fixed combination and a divider with a variable division coefficient, the installation inputs of which are connected to the corresponding output— ·. the control unit is connected to the second input of the controlled code converter, the installation input of which is connected to the corresponding input of the control unit, the first, second and third inputs of the bipolarity disturbance analyzer are connected respectively to the outputs and inputs of the bipolarity disturbance detector, and the first, second , third., the fourth and fifth outputs of the analyzer of bipolarity disturbances are connected respectively through the first and second memory elements with the third and fourth inputs of the control unit and with the fifth input of the unit ION directly corresponding to the outputs of which are connected to the inputs of the analyzer mounting bipolar disorders and counter SU„, 1040612 а на каждой промежуточной станнин введены линейный анализатор нарушений биполярности и обнаружитель нарушений, биполярности, входы которого соединены с выходами регенератора прямого направления и с первым и вторым входами . линейного анализатора нарушений биполярности, третий вход и выходы которого соединены соответственно с хронирующим выходом регенератора прямого направления и с входами элемента памяти, а четвертый вход линейного анализатора нарушений биполярности соединен с выходом обнаружителя нарушений биполярности, причем регенераторы прямого и обратного направления соединены с линейным трактом. , ,SU „, 1040612 and a linear bipolarity disturbance analyzer and a bipolarity disturbance detector, the inputs of which are connected to the outputs of the forward direction regenerator and to the first and second inputs, are introduced on each intermediate stann. a linear bipolarity disturbance analyzer, the third input and outputs of which are connected respectively to the clocking output of the forward direction regenerator and to the inputs of the memory element, and the fourth input of the linear bipolarity disturbance analyzer is connected to the output of the bipolarity disturbance detector, the forward and reverse regenerators being connected to the linear path. ,, 2. Устройство по π. 1, о т лича ю щ е е с я тем, что анализатор нарушений биполярности состоит из дешифратора, блока совпадения и двух решающих блоков, первый и второй входы которых объединены и соединены соответственно ; с выходами дешифратора и блока совпадения, при этом выход дешифратора соединен с первым входом блока совпадения, на тактирующий вход дешифратора поданы тактовые импульсы, причем вто- : рой вход блока совпадения, первый и второй входы дешифратора являются со-j ответственно первым, вторым и третьим входами анализатора нарушений биполярности, соответствующие входы обоих решающих блоков являются установочными . входами анализатора нарушений биполярности, а соответствующие выходы решающих блоков являются первым, вторым, третьим и четвертым выходами анализатора нарушений биполярности, пятым выходом которого является третий выход первого решающего блока.2. The device according to π. 1, the difference is that the analyzer of bipolarity disturbances consists of a decoder, a coincidence unit, and two decision blocks, the first and second inputs of which are combined and connected, respectively; with the outputs of the decoder and the coincidence unit, while the decoder output is connected to the first input of the coincidence unit, clock pulses are applied to the clock input of the decoder, and the second : the second input of the coincidence unit, the first and second inputs of the decoder are co-j respectively the first, second and third inputs of the analyzer of bipolarity disturbances, the corresponding inputs of both decision blocks are installation. inputs of the analyzer of bipolarity disturbances, and the corresponding outputs of the decision blocks are the first, second, third and fourth outputs of the analyzer of bipolarity disturbances, the fifth output of which is the third output of the first decision block. 3. Устройство по п. 2, о гл и ч а ю щ е е с я тем, что решающий блок состоит из счетчика, блока совпадения, блока неравнозначности и накопителя, причем первые и вторые входы блока совпадения и блока неравнозначности объединены и соединены соответственно с выходом и первым входом счетчика, а выходы блока совпадения и блока неравнозначности соединены с соответствующими входами накопителя, первый и второй и установочные входы счетчика являются первым и вторым и установочными входами' решающего блока, а выходы накопителя, блока неравнозначности и блока совпадения являются соответственно первым, вторым и третьим выходами реша- 1 ющего блока.3. The device according to claim 2, the main point being that the decisive unit consists of a counter, a coincidence unit, an ambiguity unit, and a drive, the first and second inputs of the coincidence unit and the ambiguity unit being combined and connected respectively with the output and the first input of the counter, and the outputs of the coincidence block and the block of ambiguity are connected to the corresponding inputs of the drive, the first and second and installation inputs of the counter are the first and second and installation inputs of the deciding block, and the outputs of the drive, the block of ambiguity and coincidence blocks are, respectively, the first, second, and third outputs of the decisive 1 block.
SU823398196A 1982-02-19 1982-02-19 Device for remote control of line channels of digital transmission systems SU1040612A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823398196A SU1040612A1 (en) 1982-02-19 1982-02-19 Device for remote control of line channels of digital transmission systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823398196A SU1040612A1 (en) 1982-02-19 1982-02-19 Device for remote control of line channels of digital transmission systems

Publications (1)

Publication Number Publication Date
SU1040612A1 true SU1040612A1 (en) 1983-09-07

Family

ID=20997961

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823398196A SU1040612A1 (en) 1982-02-19 1982-02-19 Device for remote control of line channels of digital transmission systems

Country Status (1)

Country Link
SU (1) SU1040612A1 (en)

Similar Documents

Publication Publication Date Title
US4426697A (en) Bus system with address and status conductors
US4380762A (en) Polyfunction programmable data receiver
US4849995A (en) Digital signal transmission system having frame synchronization operation
SU1040612A1 (en) Device for remote control of line channels of digital transmission systems
CA1045731A (en) Submultiplex transmission of alarm status signals for a time division multiplex system
US3873776A (en) Alarm arrangement for a time-division multiplex, pulse-code modulation carrier system
SU1374436A1 (en) Arrangement for remote monitoring of line routes of digital transmission system
SU1104670A2 (en) Bipulse regenerator
SU1095434A1 (en) Device for selecting frame synchronization marker
SU949832A1 (en) Cyclic synchronization device
SU902308A1 (en) Device for monitoring calls of switching stations
SU1088052A1 (en) Device for transmitting and receiving telecontrol signals
SU987836A1 (en) Cyclic synchronization device
SU658788A1 (en) Selective call receiver
SU1153337A2 (en) Multichannel monitoring device
SU951738A2 (en) Cycle synchronization device
SU1241494A1 (en) Device for telemetric and supervisory control of linear sections of digital transmission systems
SU1390809A1 (en) Device for transmitting and receiving main and additional signals
RU2012045C1 (en) Device for multiplex information exchange
SU1107321A1 (en) System for transmitting voice-frequency carrier telegraphy signals
SU771891A2 (en) Discrete matched filter
SU1141510A2 (en) Pulse synchronizer
SU1120333A1 (en) Device for checking switching of data channels
SU944115A2 (en) Device for remote monitoring of linear regenerators
SU1478239A1 (en) Cyclic synchronous channel-timesharing remote-control system for electric centralization of switches and signals