SU1027799A1 - Phase discriminator - Google Patents

Phase discriminator Download PDF

Info

Publication number
SU1027799A1
SU1027799A1 SU823397581A SU3397581A SU1027799A1 SU 1027799 A1 SU1027799 A1 SU 1027799A1 SU 823397581 A SU823397581 A SU 823397581A SU 3397581 A SU3397581 A SU 3397581A SU 1027799 A1 SU1027799 A1 SU 1027799A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
outputs
clock
output
Prior art date
Application number
SU823397581A
Other languages
Russian (ru)
Inventor
Григорий Кузьмич Болотин
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU823397581A priority Critical patent/SU1027799A1/en
Application granted granted Critical
Publication of SU1027799A1 publication Critical patent/SU1027799A1/en

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Abstract

ФАЗОВЫЙ ДИСКРИМИНАТОР, содержащий дифференцирующую цепь, вход которой  вл етс  информационным входом фазового дискриминатора, a выход через выпр митель соединен с первыми входами двух элементов И, вторие входы которых непосредственно и через инвертор соединены с тактовым входом фазового дискриминатора , отличающийс  тем. что, с целью повышени , точности и быстродействи  формировани  корректирующего воздействи , в него введены две линии задержки с отводами, два коммутатора и измеритель частоты , управл ющие выходы которого соединены с объединенными управл ющими входами коммутаторов, выходы которых  вл ютс  выходами устройства , a коммутируемые входы коммутаторов соединены с выходами линий задержки , входы которых соединены с выходами соответствующих элементов И, первые входы которых соединены с информационным входом измерител  частоты, тактовый выход последнего соединен с объединенными тактовыми § входами коммутаторов, a тактовый (Л вход соединен с тактовым входом фазового дискриминатора.A PHASE DISCRIMINATOR containing a differentiating circuit, the input of which is the information input of the phase discriminator, and the output is connected via a rectifier to the first inputs of two AND elements, the second inputs of which directly and through an inverter are connected to the clock input of the phase discriminator differing from that. that, in order to increase the accuracy and speed of the formation of a corrective action, it introduced two delay lines with taps, two switches and a frequency meter, the control outputs of which are connected to the combined control inputs of the switches, the outputs of which are the outputs of the device, and the switchable inputs switches are connected to the outputs of the delay lines, the inputs of which are connected to the outputs of the corresponding elements And, the first inputs of which are connected to the information input of the frequency meter, clock the output of the latter is connected to the combined clock inputs of the switches, and the clock (L input is connected to the clock input of the phase discriminator.

Description

i/г./ Изобретение относитс  к радиотех нике и может быть использовано, в частности, в приемной части системы .передачи информации. Известен.фазовый дискриминатор д дл  коррекционного устройства с дис кре.тным управлением, содержащий два сумматора по модулю два, регистрирующий блок,две линии задержки,логические элементы и счетчик импульсовГ Недостатками данного устройства  вл ютс  высока  сложность и отсутствие учета прерываний в канале св  зи и структуры принимаемых сообщений , что снижает быстродействие и точность формировани  корректирующе воздействи . -. Наиболее близким к предлагаемому  вл етс  фазовый дискриминатор, содержащий дифференцирующую цепь, вход которой  вл етс  информационным входом фазового дискриминатора, а выход дифференцирующей цепи через выпр митель соединен с первыми входами двух элементов И, выходы кО торых  вл ютс  выходами фазового дискриминатора, а входы элементов И непосредственно и через инвертор соединены с тактовым входом фазово го дискриминатора 2. Данное устройство предназначено дл  анализа взаимного месторасполо жени  тактовых импульсов и элементов принимаемого сообщени  и форми рует корректирующие импульсы добав лени  или вычитани  (по одному на каждый фронт элемента сообщени ). Однако известное устройство обе печивает малое быстродействие корректирующего воздействи , так как не реагирует на изменение структуры сообщений и на предшествующий моменту анализа режим работы прием ной части системы передачи. Применение данного фазового дис криминатора в приемкой систе синхронизации приводит к снижению быстродействи . Цель изобретени  - оовьаиение быстродействи  формировани  коррек тирующего воздействи . Поставленна  цель достигаетс  тем, что в фазовый дискриминатор, содержащий дифференцируклаую цепь, вход которой  вл етс  информационшлм входом устройства, а выход диф ференцирующей цепи через выпр миуель соединен с первыми входами двух элементов И, вторые входы которых непосредственно и через инвертор соединены с тактовым входом фазового дискриминатора# введены две линии задержки с отводами, два коммутатора и измеритель частоты, управл ющие выходы которого соеди . иены с объединенными управл ющими входами коммутаторов, выходы которых  вл ютс  выходами устройства, коммутируемые входы коммутаторов соединены с выходами линий задержки входы которых соединены t выходами соответствующих элементов И, первые входы которых соединены с информационным входом измерител  частоты , тактовый выход последнего соединен с объединенными тактовыми входами коммутаторов, а тактовый вход соединен с тактовым входом устройства . На фиг. 1 приведена электрическа  структурна  схема предлагаемого устройства На фиг. 2 - временна , диаграмма его работы, . где а - импульсы на информационном входе устройства; б - импульсы на выходе дифференцирующей цепи; в - импульсы на выходе вьтр мител , г - импульсы на тактовом входе устройства, д - импульсы на выходе инвертора , е, ж - импульсы на выходах соответственно второго и первого элементов HV и - импульсы на к выходах второг Ь элемента задержки, к - импульсы на тактовом выходе измерител  частоты; л, м - импульсы на выходах соответственно второго и первого коммута-. торов. Устройство содержит первый и второй элементы Hi и.2, первую и вторую линии 3 и 4 Задержки, первый и второй коммутаторы 5 и б, дифференцирующую цепь 7, выпр глитель 8, инвертор $, измеритель 10 частоты, состо щий из первого и второго счётчиков 11 и 12. Тактовый вход устройства соединен с входом инвертора 9, вторым входом элемента 2 и тактовым входом измерител  10, информационный вход которого соединен с первыми входами элементов И 1 и 2 и выходом выпр мител  8, вход которого соединен с выходом дифференцирук цей цепи 7, вход которой  вл етс  информационным входом устройства. Первым выходом устройства  вл, етс  ,выход коммутатора 5, коммутируемые входы которого через линию 3 соединенны с . выходом элемента И 1 второй вход которого соединен с выходом инвертора 9, вторим выходом устройства  вл етс  выход коммутатора 6, коммутируеьвле входы которого линию 4 соединены с выходом элемента И 2. Управл ющие входы коммутаторов 5 и 6 объединены между собой и соединены с управл ющими выходами измерители 10, тактовый выход которого соединен с объединенными тактовыми входами коммутаторов 5 и 6. Реализаци  составных частей устройства не вызывает затруднений.i / y. / The invention relates to radio engineering and can be used, in particular, in the receiving part of the information transmission system. The known phase discriminator d for a corrective device with discrete control, containing two modulo two adders, a recording unit, two delay lines, logic elements and a pulse counter. The disadvantages of this device are high complexity and the absence of interruptions in the communication channel and structures of received messages, which reduces the speed and accuracy of the formation of corrective action. -. The closest to the present invention is a phase discriminator containing a differentiating circuit, the input of which is the information input of the phase discriminator, and the output of the differentiating circuit is connected via rectifier to the first inputs of two And elements, the outputs of which are phase discriminator, and the inputs of And elements directly and through an inverter connected to the clock input of the phase discriminator 2. This device is designed to analyze the mutual location of clock pulses and elements message and generates correction pulses of addition or subtraction (one for each edge of the message element). However, the known device both bakes a low response rate of the corrective action, since it does not react to the change in the message structure and to the mode of operation of the receiving part of the transmission system that precedes the analysis moment. The use of this phase dis criminator in the acceptance of a synchronization system leads to a decrease in speed. The purpose of the invention is to improve the speed of the formation of the corrective action. The goal is achieved by the fact that a phase discriminator containing a differentiating circuit, whose input is the information input of the device, and the output of the differentiating circuit, via a rectifier, is connected to the first inputs of two And elements, the second inputs of which are directly and via an inverter connected to the clock input of the phase discriminator # introduced two delay lines with taps, two switches and a frequency meter that controls the outputs of which connect. Yen with the combined control inputs of the switches, the outputs of which are the device outputs, the switching inputs of the switches are connected to the outputs of the delay lines whose inputs are connected by the t outputs of the corresponding AND elements, the first inputs of which are connected to the information input of the frequency meter switches, and the clock input is connected to the clock input device. FIG. 1 shows an electrical block diagram of the device of the invention. FIG. 2 - temporary, diagram of his work,. where a - the pulses at the information input device; b - pulses at the output of the differentiating circuit; c - pulses at the output of the miter, g - pulses at the clock input of the device, g - pulses at the output of the inverter, e, f - pulses at the outputs of the second and first elements HV, respectively, - pulses at the outputs of the second b of the delay element, k - pulses on the clock output frequency meter; l, m - pulses at the outputs, respectively, of the second and first switch-. tori. The device contains the first and second elements Hi and 2, the first and second lines 3 and 4 Delays, the first and second switches 5 and b, the differentiating circuit 7, the rectifier 8, the inverter $, the frequency meter 10, consisting of the first and second counters 11 and 12. The clock input of the device is connected to the input of the inverter 9, the second input of element 2 and the clock input of the meter 10, the information input of which is connected to the first inputs of the elements 1 and 2 and the output of the rectifier 8, the input of which is connected to the output of the differential circuit 7 whose input is information nym input device. The first output of the device is the output of the switch 5, the switching inputs of which through line 3 are connected to. the output of the element 1 is the second input of which is connected to the output of the inverter 9, the second output of the device is the output of the switch 6, the switching inputs of which line 4 are connected to the output of the element of the 2nd. meters 10, the clock output of which is connected to the combined clock inputs of the switches 5 and 6. The implementation of the component parts of the device is not difficult.

I Линии 3 и 4 задержки - типовые линии задержки с отводами. Число отводов К определ ет максимальный коэффициент размножени  сигналов, которое выбираетс , исход  из требуемого быстродействи  к шага подстройки частоты устройства тактовой синхронизации . Максимальное врем  задержки сигналов не должно превышать длительности одиночного элемента сообщени .I Lines 3 and 4 delays - typical delay lines with taps. The number of taps, K, determines the maximum signal multiplication factor that is selected, based on the desired response time, to the frequency step of the clock synchronization device. The maximum signal delay time should not exceed the duration of a single message element.

Коммутаторы 5 и 6 могут быть реализованы .на основе входных триггеров пам ти и элементов И . В момент поступлени  импульса на тактовый вход коммутатора, код числа,.имеющегос  на его управл ющих входах переписываетс  во входные триггера пам ти/ выходные уровни напр жений которых посредством элементов И сое дин ют вьрсод коммутатора с определенным числом его коммутируемых входов . Чем больше код числа на управл ющих входах коммутатора, тем меньшее число его коммутируемых входов подключаетс  к выходу.Switches 5 and 6 can be implemented on the basis of input triggers of memory and AND elements. At the moment a pulse arrives at a clock input of the switch, the code of the number on its control inputs is rewritten into input memory trigger / output voltages of which by means of the elements connect the signals of the switch with a certain number of its switched inputs. The greater the number code at the control inputs of the switch, the smaller the number of its switched inputs is connected to the output.

Измеритель 10 частоты предназначен дл  определени  средней частотц следовани  импульсов за определённый промежуток времениi В простейшем случае фиг. 1) может быть реализован посредством счетчика 11, вход которого  вл етс  тактовым входом измерител  10, тактовый выход которого  вл етс  выходом счетчика 11 и соединен с сбросовым входом счетчика 12, выходы разр дов которого  вл ютс  управл ющими выходами измерител  10, информационшлй вход которого  вл етс  тактовым входом счетчика 12. Емкость счетчика 11 и частота следовани  его входных импульсов определ ют промежуток времени, в течение которого производитс  измерение . Емкость счетчика 12 должна быть достаточной, чтобы за врем  между двум  импульсс1ми, поступакицими на его сбросовый вход, не произошло его переполнение импульсами, -посч тупаквдими на информационный вход измерител -10. Чем выше средн   час тота следовани  этих импульсов, тем больше крд числа на выходах счетчика 12 в момент времени, предшествующий его сбросу.Frequency meter 10 is designed to determine the average frequency of the pulse following a certain period of time. In the simplest case of FIG. 1) can be implemented by a counter 11, the input of which is the clock input of the meter 10, the clock output of which is the output of the counter 11 and connected to the fault input of the counter 12, the outputs of the bits of which are the control outputs of the meter 10, whose information input is The clock input of the counter 12. The capacitance of the counter 11 and the frequency of its input pulses determine the time interval during which the measurement is made. The capacity of the counter 12 must be sufficient so that during the time between the two pulses, arriving at its fault input, it does not overflow with the pulses, –path and time with the information input of the meter -10. The higher the average frequency of these pulses, the greater is the number of times the number at the outputs of counter 12 at the moment of time preceding its reset.

Устройство работает следующим образом.The device works as follows.

Формируемые устройством тактовой синхронизации, в состав которого входит предлагаемый фазовый дискриминатор , тактовые импульсы (тактовый миандр) с частотой, близкой к скорости телеграфировани  (передачи) принимаемых элементов сообщени , постун пают на тактовый вход устройства. На второй вход элемента И 2 тактовые импульсы поступают непосредствен но (фиг. 2г), а на второй вход элемента И 1 через инвертор (фиг. 2д),Generated by the clock synchronization device, which includes the proposed phase discriminator, the clock pulses (clock frequencyr) with a frequency close to the speed of wiring (transmission) of the received message elements are sent to the clock input of the device. The second input element And 2 clock pulses come directly (Fig. 2d), and the second input element And 1 through the inverter (Fig. 2e),

подготавлива  их к работе-( разреша  работу на соответствующий полупериод ).preparing them for work- (permitting work for the corresponding half-period).

Принимаемые элементы сообщени  поступают на информационный входReceived message elements arrive at the information input.

устройства (фиг. 2а), дифференцирующа  цепь 7 осуществл ет выделение их фронтов (фиг. 2б), которые выпр мл ютс  (фиг. 2в) выпр мителем 8/ с.выхода которого поступают на первыеthe device (Fig. 2a), the differentiating circuit 7 carries out the separation of their fronts (Fig. 2b), which are rectified (Fig. 2c) by the rectifier 8 / s.

входы элементов И 1 и 2. Если фаза тактовых импульсов отстает от фазы принимаемых элементов-сообщени  (фиг. 2а, г), то импульс формируетс  на выходе элемента И 2 (фиг.2е),the inputs of the And 1 and 2 elements. If the phase of the clock pulses lags behind the phase of the received message elements (Fig. 2a, d), then a pulse is formed at the output of the And 2 element (Fig. 2e),

если опережает - то на выходе элемента И 1.if it is ahead, then at the output of the element I 1.

Временна  диаграмма (фиг. 2) приведена дл  случа  отстаивани  фазы тактовых импульсов при использовании линии задержек с четырьм  отводами (). .The timing diagram (Fig. 2) is shown for the case of upholding the phase of the clock pulses when using the delay line with four taps (). .

В случае отставани  фазы тактовых импульсов импульс с выхода элемента И 2 (фиг. 2е) поступает на вход линии 4 задержки, где происходи :In the case of a lag phase of the clock pulses, the pulse from the output of the element II 2 (Fig. 2e) is fed to the input of the delay line 4, where

его размножение, т.е. на каждом из выходов (отводов) линии 4 задержки формируетс  по одному (соответствующим образом задержанному друг отно;сительно друга) импульсу (фиг.2и),its reproduction, i.e. At each of the outputs (taps) of the delay line 4, one (respectively, delayed relative to each other) pulse is generated (FIG. 2i),

которые поступают на коммутируемые . входа коммутатора 6.which arrive at the switched. switch input 6.

Кроме того, выделенные выпр мителем 8 фронты принимаемых элементов сообщени  поступают на информационный ВХОД измерител  10 частоты (записываютс  в счетчик 12). В момент формировани  Импульса (фиг. 2к) на тактовом выходе измерител  10 частоты {При заполнении счетчика 11/ код числа с управл ющих выходов измерител  10 (показани  счетчика 12) переписываетс  в коммутатор 5 и б, которые устанавливают соответствукмций этому коду коэффициент размножени  ; корректирующих импульсов. После этого осуществл етс  сброс в нулевоеIn addition, the 8 edges of the received message elements allocated by the rectifier arrive at the information INPUT of the frequency meter 10 (recorded in the counter 12). At the moment of forming the impulse (Fig. 2k), at the clock output of the frequency meter 10 (when the counter 11 is filled / the number code from the control outputs of the meter 10 (counter 12 readings) is copied to the switch 5 and b, which determine the multiplication factor for this code; corrective impulses. Thereafter, a reset to zero is performed.

состо ние счетчика 12. Чем чаще чередуютс  единичные и нулевые элементы в сообщении или их группы, т.е. чем чащ осуществл етс  сравнение фазывходных тактовых импульсов с фазой принимаемых элементов сообщени , тем выше показани  измерител  10 частоты и тем меньше коэффициенты размножени  сигналов устанавливают коммутаторы 5 и 6. Аналогичным образом в случае прерываний в канале св зи (когда подстройка частоты и фазы тактовых импульсов, формируекых устройством тактовой синхронизации , не производитс ) код числа на state of the counter 12. The more often the single and zero elements in the message or their groups alternate; the more often the phase-in clock pulses are compared with the phase of received message elements, the higher the frequency meter readings 10 and the lower the signal multiplication factors are set by switches 5 and 6. Similarly, in the case of interruptions in the communication channel (when adjusting the frequency and phase of the clock pulses, Formed by the device of clock synchronization, the number code on the

выходе измерител  10 частоты минимальный , а коэффициент размножени  сигНалов устанавливаетс  максимальным и отражено на временной диаграмме (фиг. 2лJ, где формирование .импульсаThe output of the frequency meter 10 is minimal, and the multiplication factor of the signals is set to the maximum and is reflected in the timing diagram (Fig. 2) where the formation of the pulse

нз тактовом выходе измерител  10nz clock output meter 10

(1фиг,2к) влечет за соЬой изменение числа корректирующих импульсов добавлени , формируемых при каждом анализ соотношени  фаз тактовых импульсов и принимаемых элементов сообщени , с двух до четырех. Аналогичным образом работае устройство и в случае опережени  фазы тактовых импульсов , однако при этом корректирующие импульсы формируютс  на выходе коммутатора 5.(1fig, 2k) leads to a total change in the number of add-on correction pulses, generated during each analysis of the ratio of the phases of the clock pulses to the received message elements, from two to four. The device operates in the same way in the case of the phase advance of the clock pulses, however, corrective pulses are generated at the output of the switch 5.

Предлагаемое устройство обеспечивает повышение быстродействи  формировани  корректирующего воздей стви , вследствие автоматическогоThe proposed device provides an increase in the speed of forming a corrective action, due to the automatic

изменени  величины корректирующего воздействи  ( коэффициента размножени  корректирующих импульсов) в зависимости от типа принимаемых .сообгцений , т.е. от средней неизменной в течение достаточно длинных промежутков времени структуры сообщений. В резулй ате этого происходит более точное и более быстрое реагирование на изменение фазового рассогласовани  между тактовыми импульсами и принимаемыми элементами сообщени , т.е. более быстра  синхронизаци  принимаемых элементов сообщени . Аналогичный результат достигаетс  и при наличии прерываний в канале св зи.changes in the magnitude of the corrective action (the multiplication factor of the corrective pulses) depending on the type of received feedback, i.e. from the average unchanged over a fairly long intervals of message structure. In the result of this, a more accurate and faster response to a change in the phase mismatch between the clock pulses and the received message elements occurs, i.e. faster synchronization of received message elements. A similar result is achieved when there are interruptions in the communication channel.

Claims (1)

ФАЗОВЫЙ ДИСКРИМИНАТОР, содержащий дифференцирующую цепь, вход которой является информационным входом фазового дискриминатора, а выход через выпрямитель соединен с первыми входами двух элементов И, вторые входы которых непосредствен— что, с целью повышения, точности й быстродействия формирования корректирующего воздействия, в него введены две линии задержки с отводами, два коммутатора и измеритель частоты, управляющие выходы которого соединены с объединенными управляющими входами коммутаторов, выходы которых являются выходами устройства, а коммутируемые входы коммутаторов соединены с выходами линий задержки, входы которых соединены с выходами соответствующих элементов И, первые входы которых соединены с информационным входом измерителя частоты, тактовый выход последнего соединен с объединенными тактовымиA PHASE DISCRIMINATOR containing a differentiating circuit, the input of which is the information input of the phase discriminator, and the output through the rectifier is connected to the first inputs of two AND elements, the second inputs of which are direct, which, in order to increase the accuracy and speed of corrective action formation, two lines are introduced into it delays with taps, two switches and a frequency meter, the control outputs of which are connected to the combined control inputs of the switches, the outputs of which are the outputs of the device -keeping, and switches the switched inputs connected to outputs of the delay lines, the inputs of which are connected to the outputs of the respective AND gates, the first inputs of which are connected to the data input of frequency meter, a clock output of the latter is connected with the combined clock SU ...1027799 >SU ... 1027799>
SU823397581A 1982-02-05 1982-02-05 Phase discriminator SU1027799A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823397581A SU1027799A1 (en) 1982-02-05 1982-02-05 Phase discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823397581A SU1027799A1 (en) 1982-02-05 1982-02-05 Phase discriminator

Publications (1)

Publication Number Publication Date
SU1027799A1 true SU1027799A1 (en) 1983-07-07

Family

ID=20997770

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823397581A SU1027799A1 (en) 1982-02-05 1982-02-05 Phase discriminator

Country Status (1)

Country Link
SU (1) SU1027799A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 412669,.кл. Н 03 D 13/00, 1971. 2. Гуров B.C. и др. Передача дискретной информации и телеграфи . М,, Св зь, 1974, с. 130-131. *

Similar Documents

Publication Publication Date Title
US4124820A (en) Asynchronous digital delay line
US6351165B1 (en) Digital jitter attenuator using an accumulated count of phase differences
US3588707A (en) Variable delay circuit
US5003561A (en) Process for the reception of a binary digital signal
SU1027799A1 (en) Phase discriminator
JPH0411051B2 (en)
JPH0142537B2 (en)
US4131854A (en) Switching circuit for regulating the repetition rate of clock pulses
CN1066875C (en) Method and apparatus for measuring phase difference between pulse signals in communication facility
JPS6320051B2 (en)
SU970717A1 (en) Clock synchronization device
RU2025895C1 (en) Multiplier of pulse recurrence rate
SU1751774A1 (en) Multichannel interface
US3654598A (en) Digital cycle system coordinator for traffic control system
SU1626429A1 (en) Phase corrector
SU1688401A1 (en) Digital phase-difference demodulator
JPH0358205B2 (en)
SU1106008A1 (en) Pulse train duration selector
SU1569941A2 (en) Phase discriminator
SU1083392A1 (en) Synchronizer
SU1197117A1 (en) Two-step regenerator
SU1042184A1 (en) Stand-by scaling device
SU1322221A1 (en) Device for measuring average period
SU1758846A1 (en) Reference frequency generator
SU565408A1 (en) Relative phase manipulations signals receiver