SU1026163A1 - Устройство дл управлени записью и считыванием информации - Google Patents

Устройство дл управлени записью и считыванием информации Download PDF

Info

Publication number
SU1026163A1
SU1026163A1 SU823393533A SU3393533A SU1026163A1 SU 1026163 A1 SU1026163 A1 SU 1026163A1 SU 823393533 A SU823393533 A SU 823393533A SU 3393533 A SU3393533 A SU 3393533A SU 1026163 A1 SU1026163 A1 SU 1026163A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
counter
Prior art date
Application number
SU823393533A
Other languages
English (en)
Inventor
Анатолий Георгиевич Вольвич
Григорий Яковлевич Коновалов
Евгений Николаевич Ковалев
Original Assignee
Всесоюзный Научно-Исследовательский,Проектно-Конструкторский И Технологический Институт Электровозостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский,Проектно-Конструкторский И Технологический Институт Электровозостроения filed Critical Всесоюзный Научно-Исследовательский,Проектно-Конструкторский И Технологический Институт Электровозостроения
Priority to SU823393533A priority Critical patent/SU1026163A1/ru
Application granted granted Critical
Publication of SU1026163A1 publication Critical patent/SU1026163A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ЗАПИСЬЮ И СЧИТЫВАНИЕМ ИНФОРМАЦИИ, содержащее первый и второй регистры , входы которых  вл ютс  информационными входами устройства, выХС5ДЫ первого и второго регистров подключены к одним из входов соответственно первого и второго блоков сравнени , другие входы первого и второго блоков сравнени  подключены к выходам соответственно первого и второго счетчиков, выход nep- вого блока сравнени  подключен к входу первого элемента НЕ и к одно ,му из входов первого элемента И, .выход второго блока сравнени  под включен к одному из входов второго элемента И,, установочный вход первого счетчика подключен к выходу первого элемента ИЛИ и к первому входу второго элемента ИЛИ, второй вход которого подключен к счетному входу первого счетчика, к установочному входу второго счетчика и к выходу третьего элемента ИЛИ, счет:Ный вход второго счетчика подключен к выходу четвертого элемента ИЛИ и к третьему входу второго элемента ИЛИ, четвертый вход которого  вл етс  управл ющим входом-выходом устройства , выход второго элемента ИЛИ подключен к входу элемента задержки, выход которого подключен к одному из входов второго-третьего элемента И, другой вход второго элемента И подключен к выходу второго элемента НЕ. С S выходы первого элемента НЕ, первого второго и третьего элементов И под (Л ключены к управл ющим входам первого и второго коммутаторов, одни выходы которых подключены к входам первого третьего и четвертого элементов ИЛИ, другие выходы коммутаторов  вл ютс  выходами устройства, отличающеес  тем, что, с целью упро .щени  и повышени  надежности устройства , оно содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, один из входов которого подключен к выходу первого блока сравнени , другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу второго блока сравнени , выход эле-, мента ИСКЛЮЧАЮЩЕЕ ИЛИ поДключен Другому выходу первого элемента И, . к входу второго элемента НЕ и к другому входу второго элемента И.

Description

Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам.
Известно устройство дл  управлени  записью и считыванием информации , содержащее числовые регистры, к которым подключены числовые шины и, формирователи. Каждый разр д содержит четыре элемента И, блок приоритета записи информации, блок приоритета считывани  информации, блок коммутации, соединенные с числовым регистром. Код числа заноситс  в числовой регистр и в зависимостиот режима работы, записи или считывани  обрабатываетс  блоками приоритета записи или считывани  и блоком коммутации., соответственно, записыва  информацию в запоминающее устрой ство или считыва  информацию из запоминающего устройства 1.
Однако в устройстве при увеличении числа разр дов числовых шин увеличиваетс  число св зей в разр дных цеп х пам ти, соответственно увеличиваетс  количество элезментов дл  записи считывани  информации из блоков пам ти. Все это увеличивает габариты и существенно усложн ет устройство . За счет большого числа жгутов и разъемов ухудшаетс  надежность устройства, т.е. ухудшаютс  его основные характеристики.
Наиболее близким по технической сущности к предлагаемому  вл етс  .устройство, содержащее первый регистр и счетчик, подключенные к первой схеме сравнени , второй регистр и счетчик, подключенные к второй схеме сравнени , два коммутатора , первые входы которых- подключены к выходу первого элемента НЕ, вход которого соединен с выходом первой схемы сравнени  и первым входом первого элемента И, .выход которого соединен с вторыми входами коммутаторов , второй вход с выходом первого элемента задержки, вход которого подключен к счетному входу первого счетчика, первому входу первого элемента ИЛИ, выходу второго элемента задержки и входу сброса второго счетчика, счетный вход которого :соединен с вторым входом первого элемента ИЛИ, выходом третьего элемента задержки и входом четвертого элемента задержки, выход которого соединен с первым входом второго элемента И,выход которого св зан с третьими выходами Коммутаторов, .второй вход второго элемента И соединен с выходом второй схемы сравнени  и входом второго элемента НЕ, выход которого подключен к гтервому входу третьего элемента И, второй вход ко торого соединен с выходом п того .элемента задержки, выход третьего элемента И св зан с четвертыми входами коммутаторов, соединенных через второй, третий и четвертый элементы ИЛИ соответственно с третьим, вторым и шестым элементами задержки , выход шестого элемента задержки соединен с третьими входами первого элемента ИЛИ и входом сброса первог счетчика 2.
Это устройство сложно и недостаточно надежно, так как содержит бол шое количество элементов задержки, которые должны работать синхронно со схемами сравнени , коммутаторами и между собой, что создает трудности при их настройке и поддержании стабильной работы всего устройства. В случае рассогласовани  хот  бы по одной из шести линий задержки возникают сбойные ситуации, которые привод т к получению ложной информации .
Цель изобретени  - упрощение и повышение надежности устройства.
Поставленна  цель достигаетс  тем, что в устройство дл  управлени записью и считыванием информации, с держащее первый и второй регистры, входы которых  вл ютс  информационными входами устро.йства, выходы первого и второго регистров подключены к одним из входов соответственно первого и второго блоков сравнени , другие входы первого и второго блоков сравнени  подключены к выходам соответственно первого и второго счетчиков, выход первого блока сравнени  подключен к входу первого элемента НЕ и к одному из входов первого элемента И , выход второго блока сравнени  подключен к одному из входов второго элемента И, установочный вход первого счечика подключен к выходу первого элемента ИЛИ и к первому входу второго элемента ИЛИ, второй вход которого подключен к счетному входу первого счетчика, к установочному входу второго счетчика и к выходу третьег элемента ИЛИ, счетный вход второго счетчика подключен к выходу четвертого элемента ИЛИ и к третьему вход второго элемента ИЛИ, четвертый вхо которого  вл етс  управл ющим входом - выходом устройства, выход второго элемента ИЛИ подключен к входу элемента задержки, выход которого подключен к одному из входов второго-третьего элемента И, другой вход второго элемента И подключен к выходу второго элемента НЕ, выходы первого элемента НЕ, первого, второго и третьего элементов И подключены к управл ющим входам первого и второго комглутаторов, одни выходы которых подключены к входам первого, третьего и четвертого элементов ИЛИ другие выходы коммутаторов  вл ютс  выходами устройства,дополнительно введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, один из входов которого подключен выходу первого блока сравнени , др гой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу второго блока сравнени , выход элемента ИСКЛЮЧАЮ ЩЕЕ ИЛИ подключен к другому выходу первого элемента И, к входу второг элемента НЕ и к другому входу втор го элемента И, На чертеже изображена блок-схем предлагаемого устройства. Устройство содержит регистр 1, счетчик 2, блок 3 сравнени , регистр 4, счетчик 5, блок 6 сравнени , коммутаторы 7 и 8, элементы И 9-11, входы 12. коммутаторов 7 и элемент НЕ 13/ элемент И 14, входы 15.и 16 коммутаторов 7 и 8, элемен И 17, элемент НЕ 18, элемент 19 задержки, элемент ИЛИ 20, элемент 21, входы 22 коммутаторов 7 и 8 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 23. Коммутаторы 7 и 8 содержат элементы И 24-29 управл ющие входы 30 и 31 выборки режима записи и считы вани  и элементы 32 и 33 задержки. Устройство работает следующим образом, В начале процесса записи или счи тывани  сбрасываютс  счетчики 2 и В регистры 1 и 4 занос тс  соответ ственно число кодов в слове и длин кода в битах. При этом на выходах блоков 3 и 6 сравнени  устанавливаю с  нулевые сигналы. Запуск устройства производитс  единичным сигналом, подаваемым на четвертый вход элемента ИЛИ 20. По даваемый сигнал, пройд  через элемент 19 задержки и элемент И 17, по тупает на входы 16 коммутаторов 7 и 8. На выходе элемента НЕ 13 имеетс  единичный уровень, так как инвертируетс  нулевой потенциал блока 3 сравнени , а на других управл ющих входах коммутаторов - нулевой . Выходные сигналы коммутаторов 7 и 8 в качестве внешних сигналов дл  запоминающего устройства управл ют сдвигом в регистре запоминающего устройства и соответственно записью и считыванием информации в нем ( не показано) . Режим записи или считыва ни  устанавливаетс  подачей единичного уровн  на вход (32 и 33) выбор ки коммутаторов 7 и 8. В зависимост от режима работы Запись или Считывание один из коммутаторов формирует импульсы на своем выходе, задающие сдвиг информации на разр д влево или вправо соответственно при записи или считывании и, кроме того, по вл етс  импульс на одном из входов элемента ИЛИ, который поступает на счетный вход счетчика 5, наращива  его содержимое на единицу , и на вход элемента ИЛИ 20, вновь запуска  устройство на выпол„нение вышеописанной операции. Эта операци  повтор етс  до тех пор, пока содержимое регистра 4 и содержимое счетчика 5 не станут равны, В этом случае образуетс  на выходе блока 6 сравнени  импульс, который через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 23 и элемент И 21, поступает на входы 22 коммутаторов 7 и 8, в результате чего коммутатор 8 при считывании выдает импульс разрешени  выдачи информации из регистра, а коммутатор 7 при записи выдает импульс разрешени  записи информации в запоминающее устройство и в обоих режимах импульс. который поступает через элемент ИЛИ 10 на вход сброса счетчика 5, сбрасывает его содержимое, и на счетный вход счетчика 2 увеличивает его . содержимое на единицу, а также на вход элемента ИЛИ 20, вновь запускает устройство на формирование им .пульсов управлени  записью или считыванием информации. Така  последовательность опера .ций повтор етс  до момента, когда содержимое регистра 1 не станет равно содержимому счетчика 2, т,е. ;не -закончитс  обработка слова. При . равенстве их содержимых через элемент И 14 на входы 15 коммутаторов 1 и 8 поступает единичный импульс, а на входах 12 коммутаторов устанавливаетс  нулевой уровень, причем в режиме,записи коммутатор 7 выдает импульс, разрешающий запись в запоминающее устройство с последующим наращиванием адреса. В режиме считывани  коммутатор 8 выходным сигналом производит наращивание адреса запоминающего устройства и считывание нового слова из запоминающего устройства , и в обоих режимах через элёмент ИЛИ 11 происходит сброс счетчика 2 и запуск устройства дл  выполнени  записи или считывани  по входу элемента ИЛИ 20, Таким об- разом, в устройстве начинаетс  управление обработкой следующего слова По сравнению с известными устройствами предлагаемое  вл етс  более простым и имеет повышенную надежность работы, так как в нем исключены шесть элементов задержек, в результате чего полностью устранены, сбойные ситуации во врем  осущест- влени  устройством упаковки и распаковки потока информации при обращении к запоминающед1у устройству.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ЗАПИСЬЮ И СЧИТЫВАНИЕМ ИНФОРМАЦИИ, содержащее первый и второй регистры, входа которых являются информационными входами устройства, выходы первого и второго регистров подключены к одним из входов соответственно первого и второго блоков сравнения, другие входа первого и второго блоков сравнения подключены к выходам соответственно первого и второго счетчиков, выход nepJ вого блока сравнения подключен к входу первого элемента НЕ и к одно- ,му из входов первого элемента И, ,выход второго блока сравнения под включен к одному из входов второго ' ‘элемента И,. установочный вход пер ’вого счетчика подключен к выходу I первого элемента ИЛИ и к первому входу второго элемента ИЛИ, второй ι вход которого подключен к счетному входу первого счетчика, к установочному входу второго счетчика и к выходу третьего элемента ИЛИ, счёт ный вход второго счетчика подключен к выходу четвертого элемента ИЛИ и к третьему входу второго элемента ИЛИ, четвертый вход которого является управляющим входом-выходом устройства, выход Второго элемента ИЛИ подключен к входу элемента задержки, выход которого подключен к одному из входов второго-третьего элемента И, другой вход второго элемента И подключен к выходу второго элемента НЕ. выхода первого элемента НЕ, первого tg второго и третьего элементов И подключены к управляющим входам первого и второго коммутаторов, одни выхода которых подключены к входам первого третьего и четвертого элементов ИЛИ, другие выхода коммутаторов являются выходами устройства, отличающееся тем, что, с целью упрощения и повышения надежности устройства, оно содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, один из входов которого подключен к выходу первого блока сравнения, другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу второго блока сравнения, выход эле-, мента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен К другому выходу первого элемента И, . к входу второго элемента НЕ и к другому входу второго элемента И.
    SU„„ 1026163 >
SU823393533A 1982-02-11 1982-02-11 Устройство дл управлени записью и считыванием информации SU1026163A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823393533A SU1026163A1 (ru) 1982-02-11 1982-02-11 Устройство дл управлени записью и считыванием информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823393533A SU1026163A1 (ru) 1982-02-11 1982-02-11 Устройство дл управлени записью и считыванием информации

Publications (1)

Publication Number Publication Date
SU1026163A1 true SU1026163A1 (ru) 1983-06-30

Family

ID=20996417

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823393533A SU1026163A1 (ru) 1982-02-11 1982-02-11 Устройство дл управлени записью и считыванием информации

Country Status (1)

Country Link
SU (1) SU1026163A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство ССС 733016, кл. G 11 С 7/00, 1978. : 2. Авторское свидетельство СССР № 607274, кл. G 11 С 7/00, 1974 (прототип). *

Similar Documents

Publication Publication Date Title
US4479180A (en) Digital memory system utilizing fast and slow address dependent access cycles
EP0057096A2 (en) Information processing unit
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1536366A1 (ru) Устройство дл ввода-вывода информации
SU1215137A1 (ru) Запоминающее устройство с коррекцией информации
SU1257700A2 (ru) Запоминающее устройство
SU1550561A1 (ru) Устройство дл сбора и регистрации данных
SU1513440A1 (ru) Настраиваемое логическое устройство
SU1264239A1 (ru) Буферное запоминающее устройство
SU1010651A1 (ru) Запоминающее устройство с самоконтролем
SU1277215A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1339653A1 (ru) Запоминающее устройство
SU1234827A1 (ru) Устройство дл упор дочени массива чисел
SU391559A1 (ru) Устройство для отображения буквенно- цифровой информации
SU1319077A1 (ru) Запоминающее устройство
SU1483491A1 (ru) Устройство дл управлени пам тью
SU760076A1 (ru) Устройство для сопряжения1
SU1709293A2 (ru) Устройство дл ввода информации
SU557504A1 (ru) Накопитель телеграфных кодовых комбинаций
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU1575188A1 (ru) Устройство адресации пам ти
SU1677866A1 (ru) Реверсивное счетное устройство
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU733016A1 (ru) Устройство дл записи и считывани информации из блоков полупосто нной пам ти
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти