SU1010722A1 - Voltage-to-code converter - Google Patents
Voltage-to-code converter Download PDFInfo
- Publication number
- SU1010722A1 SU1010722A1 SU803009854A SU3009854A SU1010722A1 SU 1010722 A1 SU1010722 A1 SU 1010722A1 SU 803009854 A SU803009854 A SU 803009854A SU 3009854 A SU3009854 A SU 3009854A SU 1010722 A1 SU1010722 A1 SU 1010722A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- voltage
- control unit
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Measurement Of Unknown Time Intervals (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ НАПРЯЖЕНИЯ В КОД, содержащее блок управлени , первый счетчик, генератор импульсов и преобразователь напр жени в частоту, йервый вход которого Соединен с-входной шиной, отлич ающеес тем, что, с целью повышени помехоустойчивости и сокращени времени преобразовани , введены второй счетчик, компаратор кодов, реверсивный счетчик и делитель частоты, счетный вход которого соединен с выходом преобразовател напр жени в частоту , а выход старшего разр да через первый счетчик соединен с первым входом компаратора кодов, второй вход которого соединен с выходом второго счетчика, а выходы соединены соответственно с суммир}гкA DEVICE FOR CONVERTING VOLTAGE TO A CODE containing a control unit, a first counter, a pulse generator and a voltage to frequency converter whose first input is connected to an input bus, the second counter is inserted to increase noise immunity and shorten the conversion time , code comparator, reversible counter and frequency divider, the counting input of which is connected to the output of the voltage to frequency converter, and the output of the higher discharge through the first counter is connected to the first input of the computer aarator codes, the second input of which is connected to the output of the second counter, and the outputs are connected respectively to the sum of}
Description
Изобретение относитс к измерительной технике и может быть использовано в устройствах аналого-циф- ; ровогопреобразовани .The invention relates to measurement technology and can be used in analog-to-digital devices; converting.
Известен частотно-импульсный преобразователь, в котором происходит формирование опорного временного интерва 1а, равномерного времени преобразовани , и .формирование кода в течение сформировамного временного интервала 11.A pulse-frequency converter is known, in which the formation of a reference time interval 1a, a uniform conversion time, and the generation of a code during a generation time interval 11 occurs.
Недостатком указанного устройства вл етс трудность синхронизации времени преобразовани с пepиoдoJJ/l помехи при условии созранени псэсто нства показаний отсчета, так как одновременно с интервалом интегрировани необходимо измен ть крутизну преобразовани напр жени в частоту , что ограничивает предел коэффициента подавлени сетевых помех на уровне 30-40 дБ при колебании частоты сети.The disadvantage of this device is that it is difficult to synchronize the conversion time with the JJ / l interference under the condition that the reading count is maintained, as it is necessary to change the voltage-to-frequency slope simultaneously with the integration interval, which limits the network noise suppression ratio to 30-40 dB when the frequency of the network.
Известен цифровой вольтметр, содержащий , входное устройство, источник опорного напр жени , преобразователь напр жени в частоту, детектор нулевого уровн , блок управлени , генератор счетных импульсов , ключи, c teтчик, дешифратор, блок индикации и св зи между ними C2A digital voltmeter is known, which contains an input device, a reference voltage source, a voltage-to-frequency converter, a zero level detector, a control unit, a counting pulse generator, keys, a sensor, a decoder, a display unit, and the connection between them C2
Недостатком известного устройства вл етс трудность синхронизации вре , мени преобразовани с периодом помехи , результатом чего вл етс низкий коэффициент подавлени сетевых помех, который при длительности преобразовани в 1 с и более находитс на уровне 50 ДБ.A disadvantage of the known device is the difficulty of synchronizing the conversion time with the period of interference, resulting in a low network interference suppression factor, which, at a conversion time of 1 s or more, is at the level of 50 dB.
Цель изобретени - повышение помехоустойчивости и сокращение времени преобразовани .The purpose of the invention is to increase noise immunity and reduce conversion time.
Поставленна цель достигаетс тем, что в устройство дл преобразовани напр жени в код, содержащее блок управлени , первый счетчик , генератор импульсов и прёобразователь напр жени в частоту, пер- вый вход которого соединен с входной шиной, введены второй счетчик, компаратор кодов, реверсивный счетчик и делитель частоты, счетный вход которого соединен с выходом преобразовател напр жени в частоту, а выход старшего разр да через первый счетчик соединен с первым входом компаратора кодов, второй вход которого соединен с выходом второго счетчика , а выходы соединены соответственно с суммирующим и вычитайщим входами реверсивного счетчика, счетный вход которого соединен с выходом генератора импульсов, счетный вход второго счетчика, первым входом блок управлени , вход установки нул соединен с входами установки нул делител частоты, первого и второго счет чикрв и первым выходом блока управлени , вход разрешени счета соедине с входами разрешени счета делител частоты, второго счетчика, с вторым входом преобразовател напр жени в частоту и с вторым выходом блока управлени , выходы - с входами установки коэффициента делени делител частоты , а второй вход блока управлени соединен с шиной Сеть,The goal is achieved by the fact that a second counter, a code comparator, a reversible counter are entered into a device for converting voltage into a code containing a control unit, a first counter, a pulse generator and a voltage converter to a frequency, the first input of which is connected to the input bus. and a frequency divider, the counting input of which is connected to the output of a voltage to frequency converter, and the higher-order output is connected through the first counter to the first input of the code comparator, the second input of which is connected to the output of the second about the counter, and the outputs are connected respectively to the summing and subtracting inputs of the reversible counter, the counting input of which is connected to the output of the pulse generator, the counting input of the second counter, the first input of the control unit, the input of the zero setting, the first and second counters of the chicrv and the first output of the control unit, the input of the permission of the account connected to the inputs of the resolution of the account of the frequency divider, the second counter, with the second input of the voltage / frequency converter and with the second output of the block y systematic way, outputs - to the inputs of setting the division ratio of the frequency divider and the second input control unit connected to the bus network,
На чертеже представлена структурна схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.
Устройство содержит преобразователь 1 напр жени в частоту, делитель 2 частоты с переменным коэффициентов делени , первый счетчик 3, компаратор 4 кодов, второй счетчик 5, реверсивный счетчик б, блок 7 управлени и генератор 8 импульсов.The device contains a voltage-to-frequency converter 1, a divider 2 frequencies with variable division factors, a first counter 3, a code comparator 4, a second counter 5, a reversible counter b, a control unit 7 and a pulse generator 8.
Первый вход преобразовател 1 напр жени в частоту соединен с входно шиной, а выход - с счетным входом делител 2 частоты с переменным коэффициентом делени .The first input of the voltage-to-frequency converter 1 is connected to the input bus, and the output is connected to the counting input of a frequency divider 2 with a variable division factor.
Выход старшего разр да Делител астоты с переменным коэффициентом делени соединен с счетным входом первого счетчика 3, а входы установки коэффициента делени делител 2 частоты с переменным коэффициентом делени соединены с соответсувук цими входными цеп ми разр дов реверсивного счетчика б. Выходы разр дов первого снетчика 3 соединены с соответствующими первыми входами разр дных цепей компаратора 4 кодов, а выходы разр дов второго счетчика 5 соединены с вторыми входами разр дны цепей компаратора кодов 4. Выход компаратора 4 кодов соединен с управл ющими входами реверса реверсивного счетчика б. СчетныеBxote реверсивного счетчика б, второго счетчика 5 и первый вход блока 7 управлени соединены с выходом генератора 8 импульсов, второй вход блока 7 управлени соединен с шиной сигнала помехи Сеть. Входы установки О делител 2, реверсивного счетчика б, первого 3 и второго 5 счетчиков подключены к первому выходу блока 7 управлени . Второй вход преобразовател 1 напр жени в частоту соединен с вхдами разрешени счета делител 2, реверсивного счетчика. 6, второго счетчика 5 и подключен к второму выходу - шине 9 Пуск-останов блока 7 управлени .The high-end output of the variable divider divider is connected to the counting input of the first counter 3, and the frequency divider 2 setting inputs of the variable-split factor are connected to the corresponding input circuits of the reversible counter bits b. The outputs of the bits of the first snet 3 are connected to the corresponding first inputs of the bit circuits of the comparator 4 codes, and the outputs of the bits of the second counter 5 are connected to the second inputs of the bits of the codes of the comparator 4. The output of the comparator 4 codes is connected to the reverse of the reversible counter B. The counting Bxote reversible counter b, the second counter 5 and the first input of the control unit 7 are connected to the output of the pulse generator 8, the second input of the control unit 7 is connected to the network noise signal bus. The installation inputs of the divider 2, the reversive counter b, the first 3 and the second 5 counters are connected to the first output of the control unit 7. The second input of the voltage-to-frequency converter 1 is connected to the input resolutions of the divider 2, the reversible counter. 6, of the second counter 5 and connected to the second output — bus 9 Start-up of the control unit 7.
Входной сигнал U поступает на вход преобразовател 1 напр жени в частоту, на выходе которого формируетс последовательность импульсов, следующа с частотой . На выходе всего устройства формируетс код Ы, пропорциональный входному сигналу U Устройство работает следующим образом. .The input signal U is fed to the input of the voltage converter 1 to the frequency, at the output of which a sequence of pulses is formed, next to the frequency. At the output of the entire device, a code Ы is formed, which is proportional to the input signal U The device operates as follows. .
В начальный момент времени при ег включении в блоке 7 управлейи форAt the initial moment of time when it is turned on in block 7 of the control form
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803009854A SU1010722A1 (en) | 1980-12-01 | 1980-12-01 | Voltage-to-code converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803009854A SU1010722A1 (en) | 1980-12-01 | 1980-12-01 | Voltage-to-code converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1010722A1 true SU1010722A1 (en) | 1983-04-07 |
Family
ID=20928169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803009854A SU1010722A1 (en) | 1980-12-01 | 1980-12-01 | Voltage-to-code converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1010722A1 (en) |
-
1980
- 1980-12-01 SU SU803009854A patent/SU1010722A1/en active
Non-Patent Citations (1)
Title |
---|
1. Бахтиаров Г.Д. и др. Аналого-цифровые преобразователи. М./ Советское радио, 1980, с. 170171, рис. 7,7а. 2. Пр нишников В.А. Интегрирующие цифровые вольтметры посто нного тока. Л., Энерги , 1976, с. 25, рис. 1-9. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4926174A (en) | Digital voltmeter | |
SU1010722A1 (en) | Voltage-to-code converter | |
CA1129102A (en) | Cascadable analog to digital converter | |
US4389637A (en) | Digital to analog converter | |
SU947963A1 (en) | Method and apparatus for voltage to code conversion | |
RU2037267C1 (en) | Analog-to-digital converter | |
SU1661998A1 (en) | Servo analog-to-digital converter | |
SU1115224A2 (en) | Analog-to-digital converter for narrow-band signals | |
SU1314457A1 (en) | Integrating analog-to-digital converter | |
US4595906A (en) | Scaled analog to digital coverter | |
SU1045142A1 (en) | Sine voltage amplitude measuring device | |
SU696853A1 (en) | Device for counting dead time | |
RU13280U1 (en) | ANALOG-DIGITAL CONVERTER | |
SU1734032A1 (en) | Digital voltmeter with automatic selection of time limits | |
SU570025A1 (en) | Device for conversion of pulse frequency | |
SU432676A1 (en) | ANALOG-DIGITAL CONVERTER | |
SU767964A1 (en) | Device for analog-digital converter | |
SU974287A1 (en) | Digital integrating voltmeter | |
SU1566317A1 (en) | Apparatus for phase correction of sequence of time signals | |
SU788374A1 (en) | Analogue-digital converter with digital correction for errors | |
SU1003331A1 (en) | Analog-digital converter | |
SU780191A1 (en) | Signal extremum measuring device | |
SU1622917A1 (en) | Digital multiplier of recurrence rate of intermittent pulses | |
SU1487195A1 (en) | Code converter | |
RU2011292C1 (en) | Automatic frequency control unit |