SU1001453A1 - Pulse duration forming device - Google Patents

Pulse duration forming device Download PDF

Info

Publication number
SU1001453A1
SU1001453A1 SU813318711A SU3318711A SU1001453A1 SU 1001453 A1 SU1001453 A1 SU 1001453A1 SU 813318711 A SU813318711 A SU 813318711A SU 3318711 A SU3318711 A SU 3318711A SU 1001453 A1 SU1001453 A1 SU 1001453A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
additional
inverter
Prior art date
Application number
SU813318711A
Other languages
Russian (ru)
Inventor
Юрий Викторович Гладков
Евгений Александрович Евсеев
Александр Николаевич Горбунов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU813318711A priority Critical patent/SU1001453A1/en
Application granted granted Critical
Publication of SU1001453A1 publication Critical patent/SU1001453A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

54) ФОРМИРОВАТЕЛЬ ДЛИТЕЛЬНОСТИ ИМПУЛЬСА54) PULSE DURATION FORMER

-Формирователь длительности импуль сов относитс  к импульсной технике и может быть использован в системах управлени  дл  формировани  импульсов управл емой длительности.The pulse width former relates to the pulse technique and can be used in control systems for generating pulses of controlled duration.

Известно устройство дл  формировани  пачек импульсов, содержащее блок управлени , триггер, блок инвер тировани  тактовой последовательности 1 .A device for generating bursts of pulses is known, comprising a control unit, a trigger, a clock sequence inverter unit 1.

Недостатком этого устройства  вл етс  невозможность расширени  сигнала управлени .A disadvantage of this device is the impossibility of extending the control signal.

Известен формирователь длительности импульсов, обладающий большой точностью формировани  длительности выходных импульсов, содержащий генератор импульсов, счетчик, элемент ИЛИ, два триггера, два элемента И, инвертор, входные шины и выходную шину 2.A pulse shaper is known that has a high accuracy in shaping the duration of the output pulses, comprising a pulse generator, a counter, an OR element, two triggers, two AND elements, an inverter, input buses and an output bus 2.

Недостатками известного формировател   вл ютс  невозможность обеспечени  протюрциональной зависимости длительности выходных импульсов от значени  кода, поступающего по входным шинам, и относительно больша  задержка формировани  выходного импульса , что ведет к понижению точности формировани .The disadvantages of the known former are the impossibility of ensuring the proturistic dependence of the duration of the output pulses on the value of the code arriving at the input buses and the relatively large delay in the formation of the output pulse, which leads to a decrease in the accuracy of the formation.

Цель изобретени  - повышение точности формировани  импульса- путем уменьшени  задержки формируемых имс пульсов.The purpose of the invention is to improve the accuracy of pulse formation by reducing the delay in the generated pulses.

Поставленна  цель достигаетс  тем, что в формирователь длительности импульса , содержащий генератор тактоThe goal is achieved by the fact that in the pulse shaper comprising a clock generator

ВЫХ импульсов, выход которого(ПОДКЛЮ Q чен к первому входу первого элемента И через инвертор и к первому входу второго элемента И непосредственно, первый триггер, пр мой выход которого подключен к второму входу второго элемента И, а единичный вход подклю 5 чен к выходу первсЛго элемента И, второй вход-.которого соединен с выходом многовходового элемента ИЛИ, входыкоторого подключены к выходам разр дов счетчика иМпульсов, вычитающийOUT pulses whose output (CONNECTED Q to the first input of the first element And through the inverter and to the first input of the second element I directly, the first trigger, the direct output of which is connected to the second input of the second element I, and the single input connected to the output of the first the element AND, the second input. Which is connected to the output of the multi-input element OR, the input of which is connected to the outputs of the bits of the counter and pulses, subtracting

вход которого соединен с единичньи входом второго триггера, введены дополнительные четыре элемента И, триг гер, инвертор .и элемент ИЛИ, причем . выход многовходового элемента ИЛИ the input of which is connected to the unit input of the second trigger, the additional four elements AND, the trigger, the inverter and the element OR are introduced, and. output of a multi-input element OR

25 соединен с первыми входами первого и второго дополнительных элементов И и с входом дополнительного инвертора , второй вход первого дополнител.ногоТзлёмента И соединен с выходом25 is connected to the first inputs of the first and second additional elements I and to the input of an additional inverter, the second input of the first additional terminal of the connection I is connected to the output

Claims (2)

30 генератора тактовых импульсов, третий вход соединен с инверсным выходо первого триггера, а выход подключен к единичному входу дополнительного триггера, инверсный выход которого соединен с третьим входом первого элемента И, пр мой выход соединен с первым входом третьего дополнительно го элемента И, второй вход которого соединен с выходом инвертора, выход третьего дополнительного элемента И соединен с первым входом дополнитель н.ого элемента ИЛИ, второй вхсд которого соединен с выходом второго элемента И, выход второго элемента ИЛИ подключен к второму входу второго до полнительного элемента И и к первому входу четвертого дополнительного эле мента И, второй вход которого подклю чен к выходу дополнительного.инверто . ра, а выход подключен к нулевым входам всех триггеров, при этом выход второго дополнительного элемента И подключен к единичному входу второго триггера. На чертеже приведена блок-схема предлагаемого формировател . Формирователь содержит генератор 1 тактовых импульсов, счетчик 2 импульсов , многовходовый элемент ИЛИ 3 инвертор 4, элементы И 5-10, триггеры 11-13, элемент ИЛИ 14 и инвертор 15, входные шины 16, выходную шину 17. „ Формирователь работает следующим образом. При вводе в счетчик 2 кода некрто рого числа п (п 1,2,3,...) по вхо ным шинам 16 соответствугацего задава мой длительности выходного импульса на выходе элемента ИЛИ 3 по вл етс  ВЫСОКИЙ потенциал, в результате чего открываютс  по вторым входам элементыИ5и7 , по первому; входу элемент И 9 и закрываетс  по первому входу (низким потенциалом инвертора 15) элемент И 10. Если ввод кода в счетчик 2 происходит в момент паузы между импульсами генератора 1, то положительным импульсом, действующим на выходе ин .вертора 4 открываетс  элемент- И 5 и выходным сигналом переводит триггер 11 в единичное состо ние,который .высоким потенциалом пр мого выхода открывает по второму входу элемент И 6 и низким потенциалом инверсного выхо да закрывает элемент И 7.После этого очередной тактовый импульс с выхода генератора 1 открывает элемент И 6, выходной сигнал которого через элеме ты ИЛИ 14 и И 9 поступает на единичный вход триггера 13 и переводит его в единичное состо ние.По заднему фро ту импульса элемента И 9 в счетчике 2 из числа п вычитаетс  1 . Далее тактовые импульсы генератора 1 многократно проход т через элементы И 6, ИЛИ 14, И 9, подтвержда  единичное состо ние триггера 13, а в счетчике 2 по заднему фронту каждого тактового импульса уменьшаетс  код. По заднему фронту п-го импульса в счетчике 2 устанавливаетс  нулевой код. При этом на выходе элемента ИЛИ 3 по вл етс  низкий потенциал, закрывающий по вторым входам элементы И 5 и 7, по первому входу элемента И 9, и открывающий по.первому входу ,(высоким потенциалом инвертора 15) элемент И 10, (п-И)-ый тактовый импульс генератора 1 проходит через элементы И 6,ИЛИ 14,И 10 и возвращает в нулевое состо ние триггеры 11 и 13. На выходной шине 17 высокий потенциал смен етс  на низкий. В данном случае задержка от момента ввода кода до момента формировани  переднего фронта выходного импульса не превышает паузы между тактовыми импульсами. Если ввод кода в счетчике 2 происходит в момент действи  тактового импульса генератора 1, то этим импульсом открываетс  элемент И 7, на второй вход которого поступает высокий потенциал с выхода элемента ИЛИ 3. Выходной импульс элемента И 7 устанавливает в единичное состо ние триг гер 12, который высоким потенциалом пр мого выхода открывает по второму входу элемент И 8 и низким потенциалом инверсного выхода закрывает элемент И 5. После этого инверсный тактовый импульс (с выхода инвертора 4) открывает элемент И 8, выходной сигнал которого через элементы ИЛИ 14 и И 9 поступает на единичный вход триггера 13 и переводит его в единичное состо ние. По заднему фронту этого импульса в счетчике 2 из -числа п вычитаетс  . Следующие тактовые импульсы с выхода инвертора 4 многократно проход т через элементы И 8, ИЛИ 14, И 9 на триггер 13 и счетчик 2, уменьша  в нем значение кода. По заднему фронту п-го импульса в счетчике устанавливаетс  нулевой код, на выходе элемента ИЛИ 3 - низкий потенциал и закрываютс  элементы И 7 и 9 и открываетс  элемент И 10, (п+1)-ый импульс с выхода инвертора4 проходит через элементы И 8, ИЛИ 14, И 10 и возвращает в нулевое состо ние триггеры 12 и 13. В данном случае задержка от момента ввода кода до момента формировани  переднего фронта выходного импульса не превышает длительности тактового импульса. Таким образом, предлагаемый формирователь обеспечивает повышенную точность формировани  импульсов переменной длительности в зависимости от вносимого кода с пропорциональной зависимостью. Формула изобретени  Формирователь длительности импуль са, содержащий генератор тактовых им пульсов, выход которого подключен к первому входу первого элемента И через инвертор и к первому входу второ го элемента И непосредственно,, первый триггер, пр мой выход которого подключен к второму входу второго элемента И, а единичный вход подключен к выходу первого элемента И, вто рой вход которого соединен с выходом многовходового элемента ИЛИ, входы которого подключены к выходам разр дов счетчика импульсов, вычитающий вход которого соединен с единичным входом второго триггера, отлича ющийс  тем, что, с целью повышени  точности формировани  импульса в него введены дополнительные четьфе элемента И, триггер, инвертор и элемент ИЛИ, причем выход многовходовог элемента ИЛИ соединен с первыми входами первого и второго дополнительных элементов И и с входом дополнительного инвертора, второй вход первого дополнительного элемента И сое .7 динен с выходом генератора тактовых импульсов, третий вход соединен с инверсным выходом первого триггера, а выход подключен к.единичному входу дополнительного триггера, инверсный выход которого соединен с третьим входом первого элемента И, пр мой выход соединен с первым входом третьего дополнительного элемента И, второй вход которого соединен с выходом инвертора, выход третьего дополнительного элемента И соединен с иервъал входом дополнительного элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход дополнительного элемента ИЛИ подключен к второму входу второго дополнительного элемента Инк первому входу четвертого дополнительного элемента И, второй вход которого подключен к выходу дополнительного инвертора, а выход подключен к нулевым входам всех триггеров, при этом выход второго дополнительного элемента И подключен к единичному входу второго триггера. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 783956, кл. Н 03 К 3/64, 14.08.78. 30 clock generator, the third input is connected to the inverse output of the first trigger, and the output is connected to a single input of an additional trigger, the inverse output of which is connected to the third input of the first element And, the direct output connected to the first input of the third additional element And, the second input connected to the output of the inverter, the output of the third additional element AND is connected to the first input of the additional element OR, the second VDSD of which is connected to the output of the second element AND, the output of the second element OR to It is connected to the second input of the second additional element I and to the first input of the fourth additional element I, the second input of which is connected to the output of the additional. inverto. pa, and the output is connected to the zero inputs of all the flip-flops, while the output of the second additional element AND is connected to the single input of the second flip-flop. The drawing shows the block diagram of the proposed shaper. The shaper contains a generator of 1 clock pulses, a counter of 2 pulses, a multi-input element OR 3 inverter 4, elements AND 5-10, triggers 11-13, element OR 14 and inverter 15, input buses 16, output bus 17. „The shaper works as follows. When you enter into the counter 2 a code of an uncountable number n (n 1,2,3, ...), a high potential appears at the input tires 16 corresponding to the specified output pulse duration at the output of the OR 3 element, resulting in the opening of the second inputs elements II5 and 7, on the first; input element And 9 and closes at the first input (low potential of the inverter 15) element 10. If the code is entered into counter 2 at the time of the pause between the pulses of the generator 1, then the positive impulse acting on the output of the inverter 4 opens And 5 and the output signal triggers the trigger 11 to a single state, which by the high potential of the direct output opens the element 6 and the low input inverse output and closes the element 7 at the second input. After this, the next clock pulse from the output of the generator 1 opens the electric And 6, the output signal of which through the elements OR 14 and I 9 goes to the single input of the trigger 13 and converts it to the single state. On the back pulse of the pulse of the element 9 in the counter 2 from the number n, 1 is subtracted. Further, the clock pulses of the oscillator 1 repeatedly pass through the elements AND 6, OR 14, and 9, confirming the single state of the trigger 13, and in the counter 2 the code decreases on the trailing edge of each clock pulse. On the trailing edge of the nth pulse in counter 2, a zero code is set. At the same time, at the output of the element OR 3, a low potential appears, covering the second inputs of the elements AND 5 and 7, the first input of the element AND 9, and opening along the first input (high potential of the inverter 15) the element AND 10, (n The AND) th clock pulse of generator 1 passes through the elements AND 6, OR 14, AND 10 and returns to the zero state the triggers 11 and 13. On the output bus 17, the high potential changes to low. In this case, the delay from the moment the code is entered until the formation of the leading edge of the output pulse does not exceed the pause between clock pulses. If the code entry in counter 2 occurs at the instant of operation of the clock pulse of generator 1, then pulse 7 opens element 7, the second input of which receives a high potential from the output of element OR 3. The output pulse of element AND 7 sets the trigger 12 to one state, which the high potential of the direct output opens the element I 8 at the second input and the low potential of the inverted output closes the element AND 5. After this the inverse clock pulse (from the output of the inverter 4) opens the element 8 and the output signal of which is of OR elements 14 and 9 and supplied to the trigger input unit 13 and converts it into a single state. On the trailing edge of this pulse in counter 2, the number of n is subtracted. The following clock pulses from the output of the inverter 4 repeatedly pass through the elements AND 8, OR 14, and 9 to the trigger 13 and the counter 2, reducing the code value in it. On the trailing edge of the nth pulse, a zero code is set in the counter, at the output of the element OR 3 a low potential is closed and the elements AND 7 and 9 are closed and the element 10 is opened, the (n + 1) -th pulse from the output of the inverter 4 passes through the elements AND 8 , OR 14, AND 10 and returns to the zero state triggers 12 and 13. In this case, the delay from the moment the code is entered until the formation of the leading edge of the output pulse does not exceed the duration of the clock pulse. Thus, the proposed shaper provides increased accuracy in the formation of pulses of variable duration depending on the insertion code with proportional dependence. Invention The pulse duration shaper comprising a clock pulse generator whose output is connected to the first input of the first element I via an inverter and to the first input of the second element And directly, the first trigger, the direct output of which is connected to the second input of the second element And, and a single input is connected to the output of the first element AND, the second input of which is connected to the output of the multi-input element OR, whose inputs are connected to the outputs of the bits of the pulse counter, the subtractive input of which is connected with a single input of the second trigger, characterized in that, in order to increase the pulse shaping accuracy, additional AND element, trigger, inverter and OR element are introduced into it, and the output of the multiple input OR element is connected to the first inputs of the first and second additional AND elements the input of the additional inverter, the second input of the first additional element And co. 7 dinene with the output of the clock generator, the third input is connected to the inverse output of the first trigger, and the output is connected to the unit input An additional trigger, the inverse output of which is connected to the third input of the first element AND, the direct output is connected to the first input of the third additional element AND, the second input of which is connected to the output of the inverter, the output of the third additional element AND is connected to the input of the additional element OR, the second input of which connected to the output of the second element AND, the output of the additional element OR is connected to the second input of the second additional element Inc. to the first input of the fourth additional element AND, second Its input is connected to the output of an additional inverter, and the output is connected to the zero inputs of all the flip-flops, and the output of the second additional element I is connected to the single input of the second flip-flop. Sources of information taken into account in the examination 1. The author's certificate of the USSR 783956, cl. H 03 K 3/64, 08/14/78. 2.Авторское свидетельство СССР № 790199, кл. Н 03 К 5/04, 23.12.80.2. USSR author's certificate number 790199, cl. H 03 K 5/04, 12/23/80.
SU813318711A 1981-07-17 1981-07-17 Pulse duration forming device SU1001453A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813318711A SU1001453A1 (en) 1981-07-17 1981-07-17 Pulse duration forming device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813318711A SU1001453A1 (en) 1981-07-17 1981-07-17 Pulse duration forming device

Publications (1)

Publication Number Publication Date
SU1001453A1 true SU1001453A1 (en) 1983-02-28

Family

ID=20969609

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813318711A SU1001453A1 (en) 1981-07-17 1981-07-17 Pulse duration forming device

Country Status (1)

Country Link
SU (1) SU1001453A1 (en)

Similar Documents

Publication Publication Date Title
SU1001453A1 (en) Pulse duration forming device
SU764124A1 (en) Binary code-to-time interval converter
SU907791A1 (en) Pulsce disciminator by interval between pulses
SU930626A1 (en) Pulse delay device
SU1195428A1 (en) Device for generating pulse trains
SU815730A1 (en) Device for subtracting and adding pulse
SU949784A1 (en) Pulse train shaper
SU711673A1 (en) Pulse train selector
SU721907A1 (en) Pulse shaper
SU674208A1 (en) Pulse train envelope shaper
SU824415A1 (en) Pulse series generator
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU993460A1 (en) Scaling device
SU828391A1 (en) Device for controllable delay of pulses
SU660290A1 (en) Arrangement for synchronizing pulse trains
SU966919A1 (en) Frequency divider with variable condition ration
SU871338A1 (en) Pulse counter with recalculation coefficient
SU928659A1 (en) Counting device
SU944114A2 (en) Controllable frequency pulse generator
SU961125A1 (en) Pulse-timing apparatus
SU898616A1 (en) Pulse distributor
SU455468A1 (en) Pulse shaper on the leading and trailing edge of the input pulse
SU894873A1 (en) Device for monitoring pulse train
SU1444931A2 (en) Pulser
SU947952A2 (en) Pulse duration discriminator