RU98100294A - Синхронизация передачи данных в двусторонней линии связи - Google Patents
Синхронизация передачи данных в двусторонней линии связиInfo
- Publication number
- RU98100294A RU98100294A RU98100294/09A RU98100294A RU98100294A RU 98100294 A RU98100294 A RU 98100294A RU 98100294/09 A RU98100294/09 A RU 98100294/09A RU 98100294 A RU98100294 A RU 98100294A RU 98100294 A RU98100294 A RU 98100294A
- Authority
- RU
- Russia
- Prior art keywords
- functional
- communication line
- elements
- bit
- data
- Prior art date
Links
- 230000002146 bilateral Effects 0.000 title 1
- 230000005540 biological transmission Effects 0.000 claims 20
- 230000001276 controlling effect Effects 0.000 claims 8
- 230000000875 corresponding Effects 0.000 claims 6
- 230000001360 synchronised Effects 0.000 claims 5
- 238000006243 chemical reaction Methods 0.000 claims 2
- 230000001960 triggered Effects 0.000 claims 2
- 238000001514 detection method Methods 0.000 claims 1
Claims (1)
1. Система синхронизации в системе передачи данных для синхронизации передачи данных в форме потока битов между функциональными элементами посредством двусторонней линии связи, причем каждый функциональный элемент имеет средство для преобразования приходящих пользовательских данных, которые должны передаваться по линии связи, в пользовательские элементы данных, в которых число битов данных зависит от количества соответствующих пользовательских данных, отличающаяся тем, что содержит функциональное средство управления линией связи, входящее в состав каждого функционального элемента, с функциями запуска и управления передачей данных по линии связи посредством синхроэлементов, которые предназначены для обмена между функциональными средствами управления линией связи и каждый из которых включает, с одной стороны, информацию идентификации, посредством которой синхроэлемент может быть идентифицирован, и, с другой стороны, данные управления, для которых каждое функциональное средство управления линией связи может дать значения, обеспечивающие возможность взаимной проверки наличия синхронизации, или значение, которое в рабочем состоянии линии связи воспринимается как означающее потерю синхронизации, что обеспечивает возможность двум функциональным средствам управления линией связи принимать меры для восстановления синхронизации, при этом упомянутые функциональные средства включают в себя функциональное средство выхода в направлении линии связи с функциональным средством ввода синхроэлемента, которое принимает поток пользовательских элементов данных и вводит в него синхроэлементы, и первое функциональное средство преобразования, которое принимает результирующий поток, состоящий из пользовательских элементов данных и синхроэлементов, и преобразует его в сигнал потока битов, который тактируется 1-битовым тактовым сигналом в линию связи, функциональное средство входа из линии связи, включающее в себя второе функциональное средство преобразования, которое принимает сигнал потока битов, приходящий из линии связи, и преобразует его в n-битовый параллельный формат, который нормально тактируется на каждый n-й бит n-битовым тактовым сигналом из функционального средства входа, функциональное средство сравнения, подсоединенное для поиска и идентификации в n-битовом параллельном формате информации идентификации синхроэлемента и при его обнаружении для выдачи сигнала подтверждения, функциональное средство тактирования для обеспечения тактирования на каждый бит 1-битовым тактовым сигналом n-битового параллельного формата с функционального средства входа, конечный автомат синхронизации, который принимает сигнал подтверждения для управления переходом от тактирования n-битового параллельного формата n-битовым тактовым сигналом к тактированию 1-битовым тактовым сигналом.
2. Система по п.1, отличающаяся тем, что содержит функциональное средство анализа элементов данных, которое принимает n-битовый параллельный формат и анализирует и идентифицирует пользовательские элементы данных, включенные в него, и выдает сигнал ошибки на конечный автомат синхронизации при обнаружении ошибки в пользовательских элементах данных, причем этот сигнал ошибки аналогично используется конечным автоматом синхронизации для упомянутого управления.
3. Система по п.1 или 2, отличающаяся тем, что конечный автомат синхронизации имеет состояние поиска (HUNT), в котором, вследствие отсутствия сигнала подтверждения он выдает сигнал поиска, который при своем возникновении вызывает тактирование n-битового параллельного формата 1-битовым тактовым сигналом.
4. Система по п.2 или 3, отличающаяся тем, что состояние НИNТ, включающее выдачу сигнала поиска, также возникает, когда конечный автомат синхронизации принимает сигнал ошибки.
5. Система по п.3 или 4, отличающаяся тем, что содержит функциональное средство для анализа, начинается ли передача пользовательских элементов данных, и если это имеет место, то оно выдает сигнал пользовательских элементов данных, отсутствие которого формирует дополнительное условие для тактирования n-битового параллельного формата 1-битовым тактовым сигналом.
6. Система по п.3, отличающаяся тем, что содержит первую логическую схему с входом для приема сигнала поиска, входом для приема сигнала подтверждения и входом для приема пользовательского элемента данных, а выход которой принимает значение поиска, соответствующее состоянию HUNT, когда сигнал поиска появляется при отсутствии сигнала подтверждения и сигнала пользовательского элемента данных, схему для генерирования n-битового тактового сигнала, вторую логическую схему с входом, соединенным с выходом первой логической схемы, и с входом, соединенным с выходом схемы для генерирования n-битового тактового сигнала, и с выходом, соединенным с функциональным средством тактирования, для того, чтобы при появлении на выходе первой логической схемы значения поиска, функциональное средство тактирования обеспечивало тактирование n-битового параллельного формата 1-битовым тактовым сигналом.
7. Система по любому из пп.1-6, отличающаяся тем, что функциональное средство входа содержит последовательно/параллельный преобразователь, состоящий из двух параллельных n/2-битовых сдвиговых регистров, в которых каждый второй бит сигнала потока битов тактируется по каждому фронту 1-битового тактового сигнала, а выходы которых соединены с входом n-битового регистра, который имеет вход загрузки и в котором тактирование выполняется n-битовым тактовым сигналом или 1-битовым тактовым сигналом.
8. Система по п.7, отличающаяся тем, что функциональное средство выхода включает в себя параллельно/последовательный преобразователь, состоящий из двух паралельных n/2-битовых сдвиговых регистров, в которых каждый второй бит пользовательского элемента данных и потока синхроэлементов тактируется по фронту битового тактового сигнала, а выходы которых соединены с мультиплексором, управляемым 1-битовым тактовым сигналом, выход которого соединен с линией связи.
9. Система по любому из пп.6-8, отличающаяся тем, что схема для формирования n-битового тактового сигнала состоит из n/4-битового делителя тактового сигнала, который имеет тактовый вход для приема 1-битового тактового сигнала и вход сброса, соединенный с выходом первой логической схемы,
10. Система по пп.8 и 9, отличающаяся тем, что выход делителя тактового сигнала, который соединен с входом второй логической схемы, также соединен с входом загрузки каждого из n/2-битовых сдвиговых регистров, входящих в состав параллельно/последовательного преобразователя.
10. Система по пп.8 и 9, отличающаяся тем, что выход делителя тактового сигнала, который соединен с входом второй логической схемы, также соединен с входом загрузки каждого из n/2-битовых сдвиговых регистров, входящих в состав параллельно/последовательного преобразователя.
11. Система по любому из пп.3-10, отличающаяся тем, что конечный автомат также имеет состояние предварительной синхронизации (РRESYNC), которое, под управлением первым данными управления синхроэлемента, запускается сигналом подтверждения, возникающим в состоянии НUNT, и при котором выполняется тактирование n-битового параллельного формата n-битовым тактовым сигналом, а функциональное средство сравнения анализирует предварительно определенное число последовательных синхроэлементов, приходящих вслед за этим, и выполняется возврат в состояние HUNT, если сигнал подтверждения отсутствует, прежде чем проанализировано предварительно определенное число синхроэлементов, и состояние SYNC, которое, под управлением вторым данными управления синхроэлемента, запускается сигналом подтверждения, принимаемым в состоянии PRESYNC для всех синхроэлементов из предварительно определенного числа синхроэлементов, и при котором передача данных по линии связи разрешается при контроле данных для обнаружения ошибок, причем переход в состояние HUNT выполняется при обнаружении ошибки.
12. Способ синхронизации передачи пользовательских элементов данных в коммутаторе, основанном на элементах данных, для пользовательских элементов данных, в которых количество битов данных зависит от количества соответствующих пользовательских данных, между портами коммутатора и ядром коммутатора посредством двусторонней линии связи, отличающийся тем, что передача данных по линии связи запускается и контролируется посредством синхроэлементов, с помощью которых осуществляется обмен между функциональными элементами и каждый из которых содержит, с одной стороны, комбинацию синхронизации, посредством которой синхроэлемент может быть идентифицирован, и, с другой стороны, данные управления, которые функциональными элементами могут быть установлены на значения, обеспечивающие возможность взаимной проверки наличия синхронизации, или на значение, которое в рабочем состоянии линии связи воспринимается как означающее потерю синхронизации, что обеспечивает возможность двум функциональным элементам принимать меры для восстановления синхронизации,
13. Способ по п.12, отличающийся тем, что запуску двусторонней передачи данных предшествует передача функциональными элементами друг другу предварительно определенного количества последовательных синхроэлементов, данные управления которых указывают запрос на обратную передачу синхроэлемента, данные управления которого имеют значение, подтверждающее наличие синхронизма.
13. Способ по п.12, отличающийся тем, что запуску двусторонней передачи данных предшествует передача функциональными элементами друг другу предварительно определенного количества последовательных синхроэлементов, данные управления которых указывают запрос на обратную передачу синхроэлемента, данные управления которого имеют значение, подтверждающее наличие синхронизма.
14. Способ по п.13, отличающийся тем, что передача данных запускается после того, как каждый из функциональных элементов ответит на последний синхроэлемент из соответствующего предварительно определенного числа синхроэлементов передачей желательного синхроэлемента.
15. Способ по любому из пп.12-14, отличающийся тем, что взаимная проверка наличия взаимного синхронизма выполняется функциональными элементами путем регулярной передачи друг другу синхроэлементов, данные управления которых указывают запрос на обратную передачу синхроэлемента, данные управления которого имеют значение, подтверждающее наличие синхронизма.
16. Способ по любому из пп. 12-15, отличающийся тем, что значение, приводящее к принятию функциональными элементами мер по восстановлению синхронизма, включается в предварительно определенное число синхроэлементов, передаваемых функциональным элементом, который обнаружил потерю синхронизма, посредством запроса на обратную передачу синхроэлемента, данные управления которого имеет значение, подтверждающее наличие синхронизма.
17. Способ по любому из пп.12-15, отличающийся тем, что значение, приводящее к принятию функциональными элементами мер по восстановлению синхронизма, включается в предварительно определенное число синхроэлементов, передаваемых функциональным элементом, который обнаружил потерю синхронизма, посредством запроса другому функциональному элементу на прерывание передачи данных и передачу синхроэлемента, данные управления которого имеют значение, подтверждающее наличие синхронизма.
18. Способ по п.16 или 17, отличающийся тем, что передача данных запускается вновь от функционального элемента, обнаружившего потерю синхронизма, после того как второй функциональный элемент ответил на последний синхроэлемент из предварительно определенного числа синхроэлементов путем передачи в ответ желательного синхроэлемента.
19. Система синхронизации передачи пользовательских элементов данных в коммутаторе, основанном на элементах данных, в которых число битов данных зависит от количества соответствующих пользовательских данных, между функциональными элементами посредством двусторонней линии связи, отличающаяся тем, что содержит функциональное средство управления линией связи, входящее в состав каждого функционального элемента, с функциями запуска и управления передачей данных по линии связи посредством синхроэлементов, которые предназначены для обмена между функциональными средствами управления линией связи, управляемыми конечным автоматом синхронизации, который имеет три состояния, в числе которых состояние HUNT, при котором функциональное средство управления линией связи обеспечивает анализ синхроэлемента, приходящего из линии связи, для определения того, совпадает ли он с предварительно определенной комбинацией для синхроэлементов, состояние PRESYNС, которому, при наличии состояния НUNТ, предшествует синхроэлемент, совпадающий с обнаруженной предварительно определенной комбинацией, и при котором функциональное средство управления линией связи анализирует предварительно определенное число последовательных синхроэлементов для определения того, имеется ли совпадение с предварительно определенной комбинацией, в противном случае осуществляется возврат в состояние НUNT, состояние SYNС, которому предшествует, в состоянии РRESYNС, предварительно определенное количество синхроэлементов, обнаруживающих совпадение с предварительно определенной комбинацией, и при котором разрешается передача данных по линии связи при контроле данных на наличие ошибок, причем при обнаружении ошибки осуществляется переход в состояние НUNТ, при этом каждый синхроэлемент включает, с одной стороны, комбинацию синхронизации, посредством которой синхроэлемент может быть идентифицирован, и, с другой стороны, данные управления, для которых каждое функциональное средство управления линией связи может дать значения, обеспечивающие возможность взаимной проверки наличия синхронизма, или значение, которое в рабочем состоянии линии связи воспринимается как означающее потерю синхронизма, что обеспечивает возможность функциональным средствам управления линией связи принимать меры для восстановления синхронизма.
20. Система по п. 19, отличающаяся тем, что функциональное средство управления линией связи в функциональном элементе, являющемся источником передаваемых данных, принимает данные управления в синхроэлементах от функционального средства управления линией связи в принимающем функциональном элементе, в числе которых первые данные управления, содержащие команду для прерывания текущей передачи данных и передачи вместо этого синхроэлемента и завершения передачи текущего синхроэлемента для ввода после этого нового синхроэлемента, вторые данные управления линией связи, указывающие на наличие состояния SYNС и указывающие, что в ответ должен передаваться синхроэлемент в первый подходящий момент времени в нормальном потоке элементов данных так, чтобы вызвать наименьшие возможные помехи при нормальном режиме работы, и третьи данные управления, указывающие, что в ответ не требуется передавать синхроэлемент.
21. Система по п.20, отличающаяся тем, что в состояниях НUNT и РRESYNС конечного автомата функциональное средство управления линией связи передает синхроэлементы второму функциональному средству управления линией связи, содержащие первые или вторые данные управления в первый соответствующий момент времени без остановки передачи текущего элемента данных.
22. Система по п.20 или 21, отличающаяся тем, что в состоянии SYNC конечного автомата функциональное средство управления линией связи передает данные другому функциональному средству управления линией связи или реагирует на приходящие синхроэлементы, включающие первые или вторые данные управления.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9502142A SE506540C2 (sv) | 1995-06-13 | 1995-06-13 | Synkronisering av överföring av data via en dubbelriktad länk |
SE9502142-4 | 1995-06-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU98100294A true RU98100294A (ru) | 2000-01-27 |
RU2156035C2 RU2156035C2 (ru) | 2000-09-10 |
Family
ID=20398598
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU98100294/09A RU2156035C2 (ru) | 1995-06-13 | 1996-06-13 | Синхронизация передачи данных в двусторонней линии связи |
Country Status (11)
Country | Link |
---|---|
EP (1) | EP0872085B1 (ru) |
JP (1) | JPH11507788A (ru) |
KR (1) | KR100330335B1 (ru) |
CN (1) | CN1094009C (ru) |
AU (1) | AU6021896A (ru) |
BR (1) | BR9608762A (ru) |
CA (1) | CA2224196A1 (ru) |
DE (1) | DE69634048T2 (ru) |
RU (1) | RU2156035C2 (ru) |
SE (1) | SE506540C2 (ru) |
WO (1) | WO1996042158A1 (ru) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6636518B1 (en) | 1996-12-16 | 2003-10-21 | Juniper Networks | Synchronizing source-synchronous links in a switching device |
JP2967748B2 (ja) * | 1997-03-05 | 1999-10-25 | 日本電気株式会社 | Atmセル同期回路 |
US6377575B1 (en) * | 1998-08-05 | 2002-04-23 | Vitesse Semiconductor Corporation | High speed cross point switch routing circuit with word-synchronous serial back plane |
US6192093B1 (en) * | 1999-07-30 | 2001-02-20 | Agilent Technologies | Enhanced CIMT coding system and method with automatic word alignment for simplex operation |
US6760772B2 (en) | 2000-12-15 | 2004-07-06 | Qualcomm, Inc. | Generating and implementing a communication protocol and interface for high data rate signal transfer |
IL156385A0 (en) * | 2000-12-15 | 2004-01-04 | Qualcomm Inc | Generating and implementing a communication protocol and interface for high data rate signal transfer |
CN1575448A (zh) * | 2001-09-06 | 2005-02-02 | 高通股份有限公司 | 用于高数据速率信号传送的通信协议和接口的产生和实现 |
US8812706B1 (en) | 2001-09-06 | 2014-08-19 | Qualcomm Incorporated | Method and apparatus for compensating for mismatched delays in signals of a mobile display interface (MDDI) system |
GB0205142D0 (en) | 2002-03-05 | 2002-04-17 | Nokia Corp | Synchronisation in communication systems |
DE10251654B4 (de) * | 2002-10-31 | 2006-03-02 | Siemens Ag | Verfahren zur Sicherstellung der gleichen Nachrichtenreihenfolge in mehreren Datensenken |
DE602004030236D1 (de) | 2003-06-02 | 2011-01-05 | Qualcomm Inc | Erzeugen und implementieren eines signalprotokolls und einer schnittstelle für höhere datenraten |
EP1661351A2 (en) * | 2003-08-13 | 2006-05-31 | Qualcomm, Incorporated | A signal interface for higher data rates |
CA2538308C (en) | 2003-09-10 | 2013-05-14 | Qualcomm Incorporated | High data rate interface |
US8694652B2 (en) | 2003-10-15 | 2014-04-08 | Qualcomm Incorporated | Method, system and computer program for adding a field to a client capability packet sent from a client to a host |
CA2544030A1 (en) | 2003-10-29 | 2005-05-12 | Qualcomm Incorporated | High data rate interface |
CN101729205A (zh) | 2003-11-12 | 2010-06-09 | 高通股份有限公司 | 具有改进链路控制的高数据速率接口 |
JP2007512785A (ja) | 2003-11-25 | 2007-05-17 | クゥアルコム・インコーポレイテッド | 改良されたリンク同期を備えた高速データレートインタフェース |
WO2005057881A1 (en) | 2003-12-08 | 2005-06-23 | Qualcomm Incorporated | High data rate interface with improved link synchronization |
US8669988B2 (en) | 2004-03-10 | 2014-03-11 | Qualcomm Incorporated | High data rate interface apparatus and method |
WO2005091593A1 (en) * | 2004-03-17 | 2005-09-29 | Qualcomm Incorporated | High data rate interface apparatus and method |
WO2005096594A1 (en) * | 2004-03-24 | 2005-10-13 | Qualcomm Incorporated | High data rate interface apparatus and method |
EP1751938A1 (en) | 2004-06-04 | 2007-02-14 | Qualcomm Incorporated | High data rate interface apparatus and method |
US8650304B2 (en) | 2004-06-04 | 2014-02-11 | Qualcomm Incorporated | Determining a pre skew and post skew calibration data rate in a mobile display digital interface (MDDI) communication system |
CN100362776C (zh) * | 2004-09-24 | 2008-01-16 | 华为技术有限公司 | 对接口链路进行重新同步的方法 |
US8539119B2 (en) | 2004-11-24 | 2013-09-17 | Qualcomm Incorporated | Methods and apparatus for exchanging messages having a digital data interface device message format |
US8667363B2 (en) | 2004-11-24 | 2014-03-04 | Qualcomm Incorporated | Systems and methods for implementing cyclic redundancy checks |
US7315265B2 (en) | 2004-11-24 | 2008-01-01 | Qualcomm Incorporated | Double data rate serial encoder |
US8699330B2 (en) | 2004-11-24 | 2014-04-15 | Qualcomm Incorporated | Systems and methods for digital data transmission rate control |
US8873584B2 (en) | 2004-11-24 | 2014-10-28 | Qualcomm Incorporated | Digital data interface device |
US8692838B2 (en) | 2004-11-24 | 2014-04-08 | Qualcomm Incorporated | Methods and systems for updating a buffer |
US8723705B2 (en) | 2004-11-24 | 2014-05-13 | Qualcomm Incorporated | Low output skew double data rate serial encoder |
US7536280B2 (en) * | 2005-08-03 | 2009-05-19 | Agilent Technologies, Inc. | Multisided synchronization of execution in a wireless test environment |
US8692839B2 (en) | 2005-11-23 | 2014-04-08 | Qualcomm Incorporated | Methods and systems for updating a buffer |
US8730069B2 (en) | 2005-11-23 | 2014-05-20 | Qualcomm Incorporated | Double data rate serial encoder |
CN101651510B (zh) * | 2008-08-14 | 2013-01-16 | 中兴通讯股份有限公司 | 业务数据同步发送的恢复处理方法和装置 |
US8494451B2 (en) * | 2009-01-30 | 2013-07-23 | Nokia Corporation | Method, apparatus and computer program product for providing ciphering problem recovery for unacknowledged mode radio bearer |
US7876244B2 (en) * | 2009-05-29 | 2011-01-25 | Telefonaktiebolaget L M Ericsson (Publ) | Method for aligning a serial bit stream with a parallel output |
JP5318724B2 (ja) * | 2009-10-09 | 2013-10-16 | アンリツ株式会社 | 誤り率測定装置及び誤り率測定方法 |
CN102142917B (zh) * | 2011-03-28 | 2014-02-19 | 华为技术有限公司 | 数据帧的定位方法和装置 |
CN105939295A (zh) * | 2015-11-16 | 2016-09-14 | 杭州迪普科技有限公司 | 一种网络协议状态同步方法及装置 |
US9898565B2 (en) * | 2015-11-25 | 2018-02-20 | Synopsys, Inc. | Clock jitter emulation |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5384774A (en) * | 1993-01-11 | 1995-01-24 | At&T Corp. | Asynchronous transfer mode (ATM) payload synchronizer |
-
1995
- 1995-06-13 SE SE9502142A patent/SE506540C2/sv not_active IP Right Cessation
-
1996
- 1996-06-13 KR KR1019970709396A patent/KR100330335B1/ko not_active IP Right Cessation
- 1996-06-13 WO PCT/SE1996/000773 patent/WO1996042158A1/en active IP Right Grant
- 1996-06-13 CA CA002224196A patent/CA2224196A1/en not_active Abandoned
- 1996-06-13 RU RU98100294/09A patent/RU2156035C2/ru not_active IP Right Cessation
- 1996-06-13 EP EP96917801A patent/EP0872085B1/en not_active Expired - Lifetime
- 1996-06-13 DE DE69634048T patent/DE69634048T2/de not_active Expired - Lifetime
- 1996-06-13 BR BR9608762A patent/BR9608762A/pt not_active IP Right Cessation
- 1996-06-13 CN CN96196225A patent/CN1094009C/zh not_active Expired - Fee Related
- 1996-06-13 AU AU60218/96A patent/AU6021896A/en not_active Abandoned
- 1996-06-13 JP JP9502987A patent/JPH11507788A/ja not_active Ceased
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU98100294A (ru) | Синхронизация передачи данных в двусторонней линии связи | |
EP0320882B1 (en) | Demultiplexer system | |
EP0227808B1 (en) | Reliable synchronous inter-node communication in a self-routing network | |
KR100330335B1 (ko) | 2방향링크를통한데이터전송을동기화하는방법및시스템 | |
US5748684A (en) | Resynchronization of a synchronous serial interface | |
US4432054A (en) | Loop data transmission control method and system | |
GB2109206A (en) | Data transmission system utilising power line of 3-phase alternating current | |
JPH11261513A (ja) | パストレースチェック方法および装置 | |
EP0145319B1 (en) | Input/output multiplexer-demultiplexer communications channel | |
US7802150B2 (en) | Ensuring maximum reaction times in complex or distributed safe and/or nonsafe systems | |
US7349511B2 (en) | Synchronous network | |
JP3048504B2 (ja) | 信号検出回路及びフレーム同期回路 | |
JP4326643B2 (ja) | 受信データ同期装置、方法および受信データ同期プログラムを記録した記録媒体 | |
JPS6242419B2 (ru) | ||
KR100386558B1 (ko) | 데이터 전송 속도의 고속 검출 방법 | |
JP2623816B2 (ja) | 信号伝送方式 | |
JPH0516702B2 (ru) | ||
JPH06284121A (ja) | 同期ワード検出方式 | |
KR960009533B1 (ko) | 다중포트제어시스템의 데이타수신장치 | |
KR19990061869A (ko) | 교환기에서 슬레이브카드의 에러검출장치 | |
JPH07264212A (ja) | 警報情報転送方式 | |
JP2990094B2 (ja) | フレーム同期回路 | |
JPH0863430A (ja) | 時分割多重バス初期化回路 | |
JPH0779219A (ja) | 同期ワード検出方式 | |
JP2894297B2 (ja) | 回線切換装置のクロック選択方法、クロック切り換え方法およびクロック選択ユニット |