RU2726281C1 - Active phased antenna array - Google Patents

Active phased antenna array Download PDF

Info

Publication number
RU2726281C1
RU2726281C1 RU2019126998A RU2019126998A RU2726281C1 RU 2726281 C1 RU2726281 C1 RU 2726281C1 RU 2019126998 A RU2019126998 A RU 2019126998A RU 2019126998 A RU2019126998 A RU 2019126998A RU 2726281 C1 RU2726281 C1 RU 2726281C1
Authority
RU
Russia
Prior art keywords
output
input
signal
outputs
inputs
Prior art date
Application number
RU2019126998A
Other languages
Russian (ru)
Inventor
Олег Владиславович Ампилов
Владимир Викторович Денисенко
Ярослав Васильевич Доминюк
Галина Ивановна Кривень
Борис Аркадьевич Левитан
Виктор Яковлевич Литновский
Марк Викторович Никитин
Леонид Иванович Пенчуков
Сергей Александрович Топчиев
Original Assignee
Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации filed Critical Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации
Priority to RU2019126998A priority Critical patent/RU2726281C1/en
Application granted granted Critical
Publication of RU2726281C1 publication Critical patent/RU2726281C1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q3/00Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system
    • H01Q3/24Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the orientation by switching energy from one active radiating element to another, e.g. for beam switching

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

FIELD: physics.SUBSTANCE: invention relates to radar ranging, in particular, to an active phased antenna array device (APAAD). APAAD comprises a command-and-control computer (CCC), a unit of space-time processing of control and monitoring (USTPCM), N modules for spatial processing of control and monitoring (MSPCM) and M APPM. Each M APPM contains a unit for generating and controlling parameters of the output signal, a unit for preliminary processing of the received signal, a synthesizer, W of units for amplifying the output signal, W of units for amplification of the received signal and W of circulators. Each of the W amplifiers of the output signal comprises a DAC, a low-pass filter, a first mixer, a first band-pass filter and a first power amplifier. Amplification unit of the received signal comprises a protective device, a low-noise amplifier, a second bandpass filter, a second mixer, a second power amplifier, a third bandpass filter and an analogue-to-digital converter. Output signal parameters shaping and control unit comprises control device and W of sample generators, output of each of which is connected to input of corresponding DAC. Control device comprises a modulation control module, a noise source and W channels for generating signal parameters. Each of W channels for generating signal parameters comprises three adders, a phase accumulator and read-only memory. Preprocessing unit comprises a serializer and W filtration units, each comprising a third mixer, a band-pass filter. Each of the N MSPCM contains K serially arranged programmable logic integrated circuits, outputs of the KPLD are connected to the corresponding inputs of the control unit, the inputs/outputs of which are connected to the corresponding inputs and outputs of the USTPCM. USTPCM comprises P series-arranged PLDs.EFFECT: technical result is faster scanning of space and resolution of object detection.1 cl, 6 dwg

Description

Изобретение относится к радиолокации, в частности к устройству активной антенной фазированной решетки (АФАР) и может быть использовано в составе радиолокационного комплекса.The invention relates to radar, in particular to a device for an active phased array antenna (AFAR) and can be used as part of a radar system.

Известна АФАР (патент US 5943010, опубл. 24.08.1999), содержащая активные приемо-передающие модули (АППМ), каждый из которых содержит блок формирования и управления параметрами выходного сигнала, блок предварительной обработки принимаемого сигнала, блок усиления выходного сигнала, блок усиления принимаемого сигнала, и циркулятор. Блок усиления выходного сигнала содержит последовательно соединенные цифро-аналоговый преобразователь (ЦАП), первый смеситель, первый полосовой фильтр и первый усилитель мощности, выход которого соединен с входом соответствующего циркулятора, вход-выход которого соединен с входом-выходом антенного элемента, а выход с входом соответствующего блока усиления принимаемого сигнала, содержащего последовательно соединенные защитное устройство, малошумящий усилитель, второй полосовой фильтр, второй смеситель, и аналого-цифровой преобразователь (АЦП), выход которого соединен с соответствующим входом блока предварительной обработки принимаемого сигнала.Known AFAR (patent US 5943010, publ. 24.08.1999), containing active transceiver modules (APPM), each of which contains a block for generating and controlling the parameters of the output signal, a preprocessing unit for the received signal, an amplifier for the output signal, an amplifier for receiving signal, and circulator. The output signal amplification unit contains a series-connected digital-to-analog converter (DAC), a first mixer, a first bandpass filter and a first power amplifier, the output of which is connected to the input of the corresponding circulator, the input-output of which is connected to the input-output of the antenna element, and the output to the input the corresponding unit of amplification of the received signal, containing a series-connected protective device, a low-noise amplifier, a second bandpass filter, a second mixer, and an analog-to-digital converter (ADC), the output of which is connected to the corresponding input of the preprocessing unit of the received signal.

Формирование сигнала в известной АФАР происходит при помощи векторного модулятора и регулируемого аттенюатора, входящих в состав ППМ.The signal generation in the known AFAR occurs with the help of a vector modulator and an adjustable attenuator, which are part of the PPM.

Недостатками известной АФАР является недостаточная разрешающая способность по дальности, вследствие малой ширины рабочего диапазона (узкополосности) и низкая скорость обзора вследствие ограниченной производительности центрального процессора, в котором производится цифровое формирование диаграмм направленности.The disadvantages of the known AFAR are the lack of resolution in range, due to the small width of the operating range (narrowband) and low viewing speed due to the limited performance of the central processor, in which digital beamforming is performed.

Известная АФАР принята в качестве ближайшего аналога заявленного изобретения.Known AFAR adopted as the closest analogue of the claimed invention.

Технической проблемой, решаемой настоящим изобретением, является создание АФАР, лишенной указанных недостатков.The technical problem solved by the present invention is the creation of AFAR, devoid of these disadvantages.

В результате достигается технический результат, заключающийся в повышении скорости обзора пространства и разрешающей способности обнаружения объектов.The result is a technical result, which consists in increasing the speed of the review of space and the resolution of detection of objects.

Указанный технический результат достигается созданием АФАР, содержащей командно-вычислительный пункт (КВП), блок пространственно-временной обработки управления и контроля (БПВОУК), N модулей пространственной обработки управления и контроля (МПОУК) и М АППМ, каждый из М АППМ содержит блок формирования и управления параметрами выходного сигнала, блок предварительной обработки принимаемого сигнала, синтезатор, W блоков усиления выходного сигнала, W блоков усиления принимаемого сигнала, и W циркуляторов, каждый из W блоков усиления выходного сигнала, содержит последовательно соединенные цифро-аналоговый преобразователь (ЦАП), фильтр нижних частот, первый смеситель, первый полосовой фильтр и первый усилитель мощности, выход которого соединен с входом соответствующего циркулятора, вход-выход которого соединен с входом-выходом соответствующего антенного элемента, а выход с входом соответствующего блока усиления принимаемого сигнала, содержащего последовательно соединенные защитное устройство, малошумящий усилитель, второй полосовой фильтр, второй смеситель, второй усилитель мощности, третий полосовой фильтр и аналого-цифровой преобразователь (АЦП), выход которого соединен с соответствующим входом блока предварительной обработки принимаемого сигнала, вторые входы каждого из W первых и вторых смесителей соединены с соответствующими выходами синтезатора, а вторые входы каждого из W АЦП, каждого из W ЦАП и соответствующий вход синтезатора обеспечивают прием опорного сигнала синхронизации, блок формирования и управления параметрами выходного сигнала содержит устройство управления и W формирователей отсчетов, выход каждого из которых соединен с входом соответствующего ЦАП, устройство управления содержит модуль управления модуляцией, первый выход которого связан с входом модуля управления частотой, а второй - с первым входом модуля управления фазой, источник шума и W каналов формирования сигнальных параметров, каждый из которых содержит последовательно соединенные первый сумматор, аккумулятор фазы, второй сумматор, третий сумматор, постоянное запоминающее устройство, выход которого соединен с входом соответствующего формирователя отсчетов, первых вход каждого из W первых сумматоров соединен с соответствующим выходом соответствующего МПОУК, а второй вход - с соответствующим выходом модуля управления частотой, второй вход каждого из W вторых сумматоров - с соответствующим выходом модуля управления фазой, а второй вход каждого из W третьих сумматоров - с соответствующим выходом источника шума, блок предварительной обработки принимаемого сигнала содержит сериалайзер и W блоков фильтрации, каждый из которых содержит третий смеситель, первый вход которого соединен с выходом соответствующего АЦП, выход с входом соответствующего четвертого полосового фильтра, первый и второй выходы которого соединены с соответствующими входами сериалайзера, выход которого соединен с соответствующим входом соответствующего МПОУК, каждый из N МПОУК содержит K последовательно расположенных программируемых логических интегральных схем (ПЛИС), каждая из которых выполнена с возможностью приема данных от M/N/K АППМ и обеспечивающих цифровое формирование парциальных диаграмм направленности, выходы K-ой ПЛИС соединены с соответствующими входами блока управления, входы-выходы которого соединен с соответствующим входами-выходами БПВОУК, который содержит P последовательно расположенных ПЛИС, каждая из которых выполнена с возможностью приема данных от N/P МПОУК и обеспечивающих цифровое формирование диаграммы направленности, выходы K-ой ПЛИС соединены с соответствующими входами блока управления БПВОУК, входы-выходы которого соединены с соответствующими входами-выходами КВП.The indicated technical result is achieved by the creation of an AFAR containing a command and computing point (CWP), a block of spatio-temporal processing of control and monitoring (BPWOUK), N modules of spatial processing of control and monitoring (MPOUK) and M APPM, each of M APPM contains a formation unit and control parameters of the output signal, the pre-processing unit of the received signal, a synthesizer, W output signal amplification blocks, W received signal amplification blocks, and W circulators, each of the W output signal amplification blocks, contains a series-connected digital-to-analog converter (DAC), a lower filter frequencies, the first mixer, the first bandpass filter and the first power amplifier, the output of which is connected to the input of the corresponding circulator, the input-output of which is connected to the input-output of the corresponding antenna element, and the output to the input of the corresponding amplification unit of the received signal, containing a series-connected protective device, low-noise amplifier, second bandpass filter, second mixer, second power amplifier, third bandpass filter and analog-to-digital converter (ADC), the output of which is connected to the corresponding input of the received signal preprocessing unit, the second inputs of each of the W first and second mixers are connected to the corresponding the outputs of the synthesizer, and the second inputs of each of the W ADCs, each of the W DACs and the corresponding input of the synthesizer provide a reference synchronization signal, the unit for generating and controlling the parameters of the output signal contains a control device and W samplers, the output of each of which is connected to the input of the corresponding DAC, the control device contains a modulation control module, the first output of which is connected to the input of the frequency control module, and the second to the first input of the phase control module, a noise source and W channels for generating signal parameters, each of which contains a first adder connected in series , phase accumulator, second adder, third adder, read-only memory, the output of which is connected to the input of the corresponding sample former, the first input of each of the W first adders is connected to the corresponding output of the corresponding MPOK, and the second input to the corresponding output of the frequency control module, the second input each of the W second adders with the corresponding output of the phase control module, and the second input of each of the W third adders with the corresponding output of the noise source, the preprocessing unit of the received signal contains a serializer and W filtering units, each of which contains a third mixer, the first input of which connected to the output of the corresponding ADC, the output to the input of the corresponding fourth band-pass filter, the first and second outputs of which are connected to the corresponding inputs of the serializer, the output of which is connected to the corresponding input of the corresponding MPOUK, each of N MPOUK contains K sequentially located programmable logic integrated circuits (FPGAs), each of which is capable of receiving data from the M / N / K APPM and providing digital formation of partial radiation patterns, the outputs of the Kth FPGA are connected to the corresponding inputs of the control unit, the inputs and outputs of which are connected to the corresponding inputs-outputs of the LHECM, which contains P sequentially located FPGAs, each of which is capable of receiving data from the N / P MPOUK and providing digital beamforming, the outputs of the Kth FPGA are connected to the corresponding inputs of the control module of the LHEC, the inputs and outputs of which connected to the corresponding inputs and outputs of the KVP.

На фиг. 1 представлена функциональная схема АФАР в целом.In FIG. 1 presents a functional diagram of AFAR as a whole.

На фиг. 2 приведена функциональная схема АППМ.In FIG. 2 shows the functional diagram of the APPM.

На фиг. 3 приведена функциональная схема устройства управления в составе АППМ.In FIG. 3 shows the functional diagram of the control device as part of the APPM.

На фиг. 4 приведена схема блока фильтрации в составе АППМ.In FIG. 4 shows a diagram of the filtration unit as part of the APPM.

На фиг. 5 приведена схема МПОУК.In FIG. 5 shows the scheme MPOUK.

На фиг. 6 приведена схема БПВОУК.In FIG. 6 shows the scheme BPVOUK.

АФАР, показанная на фиг. 1, содержит М АППМ 1.1…1.М, N МПОУК 2.1…2.N, каждый из которых связан с M/N АППМ, БПВОУК 3, связанный с каждым из МПОУК 2.1…2.N и КВП 4, связанный с БПВОУК 3.The AFAR shown in FIG. 1, contains M APPM 1.1 ... 1.M, N MPOUK 2.1 ... 2.N, each of which is associated with M / N APPM, BVPUUK 3, associated with each of MPOUK 2.1 ... 2.N and KVP 4, associated with BVPUUK 3 .

Каждый АППМ 1.i (где i=1…M), показанный на фиг. 2, содержит блок формирования и управления параметрами выходного сигнала 5.i, блок предварительной обработки принимаемого сигнала 6.i, синтезатор 7.i, W блоков усиления выходного сигнала 8.i.1…8.i.W, W блоков усиления принимаемого сигнала 9.i.1…9.i.W, и W циркуляторов 10.i.1…10.i.W.Each APPM 1.i (where i = 1 ... M) shown in FIG. 2, comprises a block for generating and controlling the parameters of the output signal 5.i, a preprocessing block for the received signal 6.i, a synthesizer 7.i, W for the amplifiers for the output signal 8.i.1 ... 8.iW, W for the amplifiers for the received signal 9. i.1 ... 9.iW, and W circulators 10.i.1 ... 10.iW

Каждый блок усиления выходного сигнала 8.i.j (где j=1…W), содержит последовательно соединенные цифро-аналоговый преобразователь (ЦАП) 11.i.j, фильтр нижних частот 12.i.j, первый смеситель 13.i.j, первый полосовой фильтр 14.i.j и первый усилитель мощности 15.i.j, выход которого соединен с входом соответствующего циркулятора 10.i.j, вход-выход которого соединен с входом-выходом соответствующего антенного элемента 16.i.1, а выход с входом соответствующего блока усиления принимаемого сигнала 9.i.j.Each output signal amplification unit 8.ij (where j = 1 ... W), contains a series-connected digital-to-analog converter (DAC) 11.ij, a low-pass filter 12.ij, a first mixer 13.ij, a first band-pass filter 14.ij and a first power amplifier 15.ij, the output of which is connected to the input of the corresponding circulator 10.ij, the input-output of which is connected to the input-output of the corresponding antenna element 16.i.1, and the output with the input of the corresponding signal amplification unit 9.ij

Каждый блок усиления принимаемого сигнала 9.i.j содержит последовательно соединенные защитное устройство 17.i.j, малошумящий усилитель 18.i.j, второй полосовой фильтр 19.i.j, второй смеситель 20.i.j, второй усилитель мощности 21.i.j, третий полосовой фильтр 22.i.j и аналого-цифровой преобразователь (АЦП) 23.i.j, выход которого соединен с соответствующим входом блока предварительной обработки принимаемого сигнала 6.i. Вторые входы каждого первого 13.i.j и второго 20.i.j смесителей соединены с соответствующими выходами синтезатора 7.i, а вторые входы каждого из АЦП 23.i.j, каждого из ЦАП 11.i.j и соответствующий вход синтезатора 7.i обеспечивают прием опорного сигнала синхронизации (линия опорного сигнала синхронизации показана на фигурах точечной линией).Each received signal amplification unit 9.ij comprises a series-connected protection device 17.ij, a low noise amplifier 18.ij, a second bandpass filter 19.ij, a second mixer 20.ij, a second power amplifier 21.ij, a third bandpass filter 22.ij and analog-to-digital converter (ADC) 23.ij, the output of which is connected to the corresponding input of the received signal preprocessing unit 6.i. The second inputs of each of the first 13.ij and second 20.ij mixers are connected to the corresponding outputs of the synthesizer 7.i, and the second inputs of each of the ADC 23.ij, each of the DAC 11.ij and the corresponding input of the synthesizer 7.i provide the reception of the synchronization reference signal (the line of the reference synchronization signal is shown in the figures by a dotted line).

Каждый блок формирования и управления параметрами выходного сигнала 5.i, показанный на фиг. 3, содержит устройство управления и W формирователей отсчетов 25.i.1…25.i.W. Выход формирователя отсчетов которых 25.i.j соединен с входом соответствующего ЦАП 11.i.j.Each unit for generating and controlling parameters of the output signal 5.i shown in FIG. 3, contains a control device and W of the shapers of samples 25.i.1 ... 25.i.W. The output of the imager samples 25.i.j which is connected to the input of the corresponding DAC 11.i.j.

Каждое устройство управления 24.i содержит модуль управления модуляцией 26.i, первый выход которого связан с входом модуля управления частотой 27.i, а второй - с первым входом модуля управления фазой 28.i, источник шума 29.i и W каналов формирования сигнальных параметров 30.i.1…30.i.W.Each control device 24.i contains a modulation control module 26.i, the first output of which is connected to the input of the frequency control module 27.i, and the second to the first input of the phase control module 28.i, a noise source 29.i and W of signal generation channels parameters 30.i.1 ... 30.iW

Каждый канал формирования сигнальных параметров 30.i.j содержит последовательно соединенные первый сумматор 31.i.j, аккумулятор фазы 32.i.j, второй сумматор 33.i.j, третий сумматор 34.i.j и постоянное запоминающее устройство (ПЗУ) 35.i.j, выход которого соединен с входом формирователя отсчетов 25.i.j. Первый вход каждого первого сумматора 31.i.j соединен с соответствующим выходом соответствующего МПОУК, а второй вход - с соответствующим выходом модуля управления частотой 27.i. Второй вход каждого второго сумматора 33.i.j - с соответствующим выходом модуля управления фазой 28.i, а второй вход каждого третьего сумматора 34.i.j - с соответствующим выходом источника шума 29.i.Each channel for generating signal parameters 30.ij contains a series-connected first adder 31.ij, phase 32.ij accumulator, second adder 33.ij, third adder 34.ij and read-only memory (ROM) 35.ij, the output of which is connected to the input imager 25.ij The first input of each first adder 31.i.j is connected to the corresponding output of the corresponding MPOUK, and the second input is connected to the corresponding output of the frequency control module 27.i. The second input of each second adder 33.i.j is with the corresponding output of the phase control module 28.i, and the second input of each third adder 34.i.j is with the corresponding output of the noise source 29.i.

Каждый блок предварительной обработки принимаемого сигнала 6.i, показанный на фиг. 4, содержит W блоков фильтрации 36.i.1…36.i.W и сериалайзер 37.i. Каждый блок фильтрации 36.i.j, показанный на фиг. 4, содержит третий смеситель 38.i.j, первый вход которого соединен с выходом соответствующего АЦП 23.i.j, выход - с входом соответствующего четвертого полосового фильтра 39.i.j. Второй вход третьего смесителя 38.i.j выполнен с возможностью приема сигнала промежуточной частоты. Первый и второй выходы полосового фильтра 39.i.j соединены с соответствующими входами сериалайзера 37.i, выход которого соединен с соответствующим входом соответствующего МПОУК. Блок формирования и управления параметрами выходного сигнала 5.i и блок предварительной обработки принимаемого сигнала 6.i, в составе АППМ 1.i выполнены на базе ПЛИС (не показана).Each received signal preprocessing unit 6.i shown in FIG. 4, contains W filtration units 36.i.1 ... 36.i.W and a serializer 37.i. Each filtering unit 36.i.j shown in FIG. 4, contains a third mixer 38.i.j, the first input of which is connected to the output of the corresponding ADC 23.i.j, the output - to the input of the corresponding fourth band-pass filter 39.i.j. The second input of the third mixer 38.i.j is configured to receive an intermediate frequency signal. The first and second outputs of the band-pass filter 39.i.j are connected to the corresponding inputs of the serializer 37.i, the output of which is connected to the corresponding input of the corresponding MPOK. The unit for generating and controlling the parameters of the output signal 5.i and the preliminary processing unit for the received signal 6.i, as part of the APPM 1.i, are based on the FPGA (not shown).

Каждый из N МПОУК 2.n (где n=1…N), показанный на фиг. 5, содержит K последовательно расположенных ПЛИС 40.n.1…40.n.K. Каждая из ПЛИС 40.n.1…40.n.K выполнена с возможностью приема-передачи данных от M/N/K АППМ и обеспечивающая цифровое формирование парциальных диаграмм направленности. Архитектура последовательного соединения ПЛИС обусловлена необходимостью оптимизации линий связи между ПЛИС, так как каждый ПЛИС имеет ограниченное количество устройств ввода-вывода. Из структуры обработки видно, что при сложении парциальных диаграмм (рассчитанных по части апертуры) суммарный поток данных, передаваемых между ПЛИС, не увеличивается. Данный поток является константой при обмене устройствами внутри МПОУК и при взаимодействии с БПВОУК, так как его определяет полное количество формируемых лучей и полоса в каждом луче. Кроме того, МПОУК содержит блок управления 41.n, с помощью которого, в частности, реализуется взаимодействие МПОУК 2.n с БПВОУК 3. В частном варианте выполнения он может быть реализован на базе системы на кристалле, состоящей из ПЛИС и процессора. Выходы ПЛИС 40.n.K соединены с соответствующими входами блока управления 41.n. Входы-выходы блока управления 41.n. соединены с соответствующим входами-выходами БПВОУК 3.Each of the N MPOK 2.n (where n = 1 ... N) shown in FIG. 5, contains K consecutively located FPGAs 40.n.1 ... 40.n.K. Each of the FPGA 40.n.1 ... 40.n.K is made with the possibility of receiving and transmitting data from the M / N / K APPM and providing digital formation of partial radiation patterns. The FPGA serial connection architecture is determined by the need to optimize the communication lines between the FPGAs, since each FPGA has a limited number of input-output devices. The processing structure shows that when adding partial diagrams (calculated by part of the aperture), the total data flow transmitted between the FPGA does not increase. This stream is a constant during the exchange of devices inside the MPOUK and during interaction with the LHECS, since it is determined by the total number of rays formed and the band in each beam. In addition, MPOUK contains a control unit 41.n, with which, in particular, MPOUK 2.n interacts with BPOUK 3. In a particular embodiment, it can be implemented on the basis of a chip-based system consisting of FPGAs and a processor. The outputs of the FPGA 40.n.K are connected to the corresponding inputs of the control unit 41.n. Inputs-outputs of the control unit 41.n. connected to the corresponding inputs and outputs BPVOUK 3.

БПВОУК 3, показанный на фиг. 6, выполнен по схеме, аналогичной схеме выполнения МПОУК и содержит Р последовательно расположенных ПЛИС 42.1…42.Р. Каждая из ПЛИС 42.р (где р=1…Р) выполнена с возможностью приема-передачи данных от N/P МПОУК и обеспечивающая цифровое формирование диаграммы направленности. Кроме того, БПВОУК содержит блок управления 43, с помощью которого, в частности, реализуется взаимодействие БПВОУК 3 с КВП 4 и источник опорного сигнала синхронизации 44. В частном варианте выполнения он может быть реализован на базе системы на кристалле, состоящей из ПЛИС и процессора. Выходы ПЛИС 42.Р соединены с соответствующими входами блока управления БПВОУК 43. Входы-выходы блока управления БПВОУК 43 соединены с соответствующим входами-выходами КВП 4.WLEC 3 shown in FIG. 6, is made according to a scheme similar to the MPOUK execution scheme and contains P sequentially located FPGAs 42.1 ... 42.P. Each of the FPGA 42.r (where p = 1 ... P) is made with the possibility of receiving and transmitting data from N / P MPOUK and providing digital beamforming. In addition, the LHECM includes a control unit 43, with which, in particular, the interaction of the HLMC 3 with the HEC 4 and the reference clock signal 44 is realized. In a particular embodiment, it can be implemented on the basis of a chip-based system consisting of an FPGA and a processor. The outputs of the FPGA 42.P are connected to the corresponding inputs of the control unit BPVOUK 43. The inputs and outputs of the control unit BPVOUK 43 are connected to the corresponding inputs and outputs of the KVP 4.

АФАР работает следующим образом.AFAR works as follows.

Перед началом работы в БПВОУК 3 приходит (от КВП 4) сигнал привязки времени (СПВ) (на фигурах не показан), который обеспечивает синхронизацию работы всей АФАР и привязывает ее к единой временной шкале. Также с КВП 4 на БПВОУК 3 приходит сигнал управления, который передает информацию о направлениях излучения и приема, режимах работы БПВОУК 3, каждого МПОУК 2.n, каждого АППМ 1.i (где i=1…M). В БПВОУК 3 (в источнике опорного сигнала синхронизации 44) формируется опорный сигнал синхронизации (ОСС), который является опорным сигналом для обеспечения единого счета времени во всех устройствах обработки (аккумуляторы фазы 32.i.j, ПЗУ 35.i.j, ПЛИС 40.n.k, ПЛИС 42.р, блоки управления 41.n и 43), а также опорным сигналом, обеспечивающим когерентность работы блоков усиления выходного сигнала 8.i.j и блоков усиления принимаемого сигнала 9.i.j каждого из АППМ 1.i. На фигурах ОСС показан в виде пунктирной линии. От этого сигнала формируются опорные частоты синтезаторов 7.i, он является опорным для АЦП 23.i.j и ЦАП 11.i.j АППМ 1.i.Before starting work in BVPUUK 3 comes (from KVP 4) a time reference signal (SAT) (not shown in the figures), which provides synchronization of the entire AFAR and attaches it to a single time scale. Also, from the KVP 4, a control signal arrives at the БПВОУК 3, which transmits information about the directions of radiation and reception, the operating modes of the БПВОУК 3, each MPOUK 2.n, each APPM 1.i (where i = 1 ... M). In BPVOUK 3 (in the source of the reference synchronization signal 44), a reference synchronization signal (OSS) is generated, which is a reference signal for ensuring a single time count in all processing devices (accumulators of phase 32.ij, ROM 35.ij, FPGA 40.nk, FPGA 42.p, control units 41.n and 43), as well as a reference signal ensuring the coherence of the operation of the amplification blocks of the output signal 8.ij and the amplification blocks of the received signal 9.ij of each of the APPM 1.i. In the figures, the OSS is shown as a dashed line. From this signal, the reference frequencies of the synthesizers 7.i are formed, it is the reference for the ADC 23.i.j and the DAC 11.i.j APPM 1.i.

Распределение сигналов ОСС и СПВ осуществляется в соответствии с принятой иерархической моделью управления: соответствующие выходы БПВОУК 3 через МПОУК МПОУК 2.n подключаются к АППМ АППМ 1.i (см. фиг. 1). А именно: сигнал управления и СПВ поступают на устройство управления 24.i (реализованное на ПЛИС) АППМ 1.i; сигнал ОСС поступает на устройство управления 24.i, синтезатор 7.i, АЦП 23.i.j и ЦАП 11.i.j АППМ 1.i.The distribution of the OSS and SST signals is carried out in accordance with the adopted hierarchical control model: the corresponding outputs of the BPOI 3 through the MPOUK MPOU 2.n are connected to the APPM APPM 1.i (see Fig. 1). Namely: the control signal and the STW are fed to the control device 24.i (implemented on the FPGA) APPM 1.i; OSS signal is supplied to the control device 24.i, synthesizer 7.i, ADC 23.i.j and DAC 11.i.j APPM 1.i.

Все ПЛИС (в составе БПОУК 3, каждого МПОУК 2.n, каждого АППМ 1.n) объединены общими линиями разводки ОСС (пунктирная линия) и СПВ (не показано). Наличие данных сигналов на всех ПЛИС, а также на всех АППМ 1.n позволяет реализовать синхронизацию и когерентность обработки сигналов. В каждом ПЛИС содержится свой счетчик времени, работающий по тактам ОСС и синхронизируемый по всей АФАР сигналом СПВ.All FPGAs (as a part of BPOUK 3, each MPOUK 2.n, each APPM 1.n) are combined by common lines of wiring of OSS (dashed line) and STV (not shown). The presence of these signals on all FPGAs, as well as on all APPM 1.n, allows for synchronization and coherence of signal processing. Each FPGA contains its own time counter, which operates on the clock of the OSS and is synchronized throughout the AFAR with a signal of the STW.

Формирование сигнала начинается в устройстве управления 24.i. Входными параметрами алгоритма управления являются: код литерной частоты, направляющий косинус по азимуту и углу места, тип сигнала, время актуализации параметров, поступающие на АППМ 1.i с соответствующего МПОУК (цифровые данные на фигурах показаны сплошной линией). Параметр частотная литера представляет собой адрес в памяти АППМ 1.i (в ПЛИС, на базе которой выполнены блок формирования и управления параметрами выходного сигнала 5.i и блок предварительной обработки принимаемого сигнала 6.i). В этой памяти находятся значения приращений фазы, соответствующие требуемым частотам ΔР. Под типом сигнала понимается код, в котором содержится информация о длительности сигнала и типе модуляции (линейно-частотная модуляция ЛЧМ, фазо-кодовая модуляция ФКМ).Signal conditioning starts at 24.i. The input parameters of the control algorithm are: the letter frequency code directing the cosine in azimuth and elevation, the type of signal, the update time of the parameters received at the APPM 1.i from the corresponding MPOK (the digital data in the figures are shown by a solid line). The frequency literal parameter is the address in the memory of the APPM 1.i (in the FPGA, on the basis of which the block for generating and controlling the parameters of the output signal 5.i and the block for preprocessing the received signal 6.i are made). In this memory are the values of the phase increments corresponding to the required frequencies ΔP. Signal type is understood as a code that contains information about the signal duration and type of modulation (linear frequency modulation of the chirp, phase-code modulation of the PCM).

В состав каждого из устройств управления 24.i АППМ 1.i входят W каналов формирования сигнальных параметров 30.i.1…30.i.W, аккумулятор фазы 32.i.1 и постоянное запоминающее устройство 35.i.1.Each of the 24.i APPM 1.i control devices includes W channels for generating signal parameters 30.i.1 ... 30.i.W, a phase 32.i.1 battery, and a permanent storage device 35.i.1.

Каждое из ПЗУ 35.i.j хранит в себе значения отсчетов синуса и с его помощью происходит «конвертирование» цифровой фазовой информации в значения синуса с соответствующей фазой (в ПЗУ 35.i.j каждого передающего модуля 30.i.j хранятся значения отсчетов синуса).Each of the 35.i.j ROM stores the values of the sine samples and with its help “digital” phase information is “converted” to the sine values with the corresponding phase (the values of the sine samples are stored in the ROM 35.i.j of each transmitter module 30.i.j).

Формирование цифровой фазовой информации происходит в каждом канале формирования сигнальных параметров 30.i.j на основании входных параметров с помощью аккумуляторов фазы 32.i.j, и первого, второго сумматоров 31.i.j, 33.i.j, соответственно, и модуля управления модуляцией 26.i, модуля управления частотой 27.i, модуль управления фазой 28.i, обеспечивающих линейно-частотную и фазо-кодовой модуляцию. Дополнительно для уменьшения паразитных составляющих выходного спектра в устройство управления введены источник шума 29.i и третьи сумматоры 34.i.j, которые преобразуют паразитные составляющие в широкополосный шум (см. фиг. 3).Digital phase information is generated in each channel for generating signal parameters 30.ij based on input parameters using phase 32.ij accumulators, and the first, second adders 31.ij, 33.ij, respectively, and modulation control module 26.i, module frequency control 27.i, phase control module 28.i, providing linear frequency and phase-code modulation. Additionally, to reduce the spurious components of the output spectrum, a noise source 29.i and third adders 34.i.j are introduced into the control device, which convert the spurious components to broadband noise (see Fig. 3).

Аккумулятор фазы рассчитывает значения Δ - приращения фазы для заданной частоты ΔР с помощью параметров частотной литеры и типа сигнала и с помощью направляющих косинусов и отношений координат к длине волны рассчитывает значение Р - дополнительного приращения для задания фазы сигнала.The phase accumulator calculates the values of Δ - phase increment for a given frequency ΔР using the parameters of the frequency letter and the type of signal and using the guide cosines and coordinate ratios to the wavelength calculates the value of P - an additional increment for setting the signal phase.

Таким образом, в модуле управления запрограммирован определенный набор возможных сигналов с различными типами модуляции и длительностью и выходом модуля управления служат параметры: приращение фазы, дополнительная фаза и время актуализации параметров.Thus, a certain set of possible signals with various types of modulation and the duration and output of the control module is programmed in the control module: parameters: phase increment, additional phase and parameter update time.

Формирователь отсчетов 25.i.j в соответствии со временем актуализации параметров и заданными сигнальными параметрами на основании данных, получаемых с устройства управления 24.i формирует выходной поток цифровых отсчетов для ЦАП 11.i.j. В ЦАП 11.i.j осуществляется преобразование цифровых отсчетов в аналоговый сигнал (на фигурах аналоговый сигнал показан точечным пунктиром). На выходе ЦАП 11..i.j формируется ступенчатое напряжение, аппроксимирующее синтезируемый сигнал. После этого сигнал поступает на фильтр нижних частот 12.i.j, который подавляет высокочастотные паразитные компоненты и оставляет чистый синусоидальный сигнал на выходе.The sampler 25.i.j in accordance with the time of updating the parameters and the specified signal parameters based on the data received from the control device 24.i generates an output stream of digital samples for the DAC 11.i.j. In the DAC 11.i.j, digital samples are converted to an analog signal (in the figures, the analog signal is shown by a dotted line). At the output of the DAC 11..i.j, a step voltage is formed that approximates the synthesized signal. After that, the signal goes to a low-pass filter 12.i.j, which suppresses high-frequency spurious components and leaves a pure sinusoidal signal at the output.

Далее последовательно сигнал поступает на смеситель 13.i.j и полосовой фильтр 14.i.j, которые обеспечивают перенос сигнала на рабочую частоту передатчика. После чего сигнал усиливается на первом усилителе мощности 15.i.j. Полученный сигнал через выходной Х-циркулятор 10.i.j направляется на антенный излучатель 16.i.j. Сигнал, поступающий на второй вход смесителей 13.i.j и 20.i. формируется синтезатором 7.i из опорной частоты синхронизации.Next, the signal is sequentially fed to the mixer 13.i.j and the band-pass filter 14.i.j, which provide the transfer of the signal to the operating frequency of the transmitter. Then the signal is amplified on the first power amplifier 15.i.j. The received signal through the output X-circulator 10.i.j is sent to the antenna emitter 16.i.j. The signal supplied to the second input of the mixers 13.i.j and 20.i. is formed by the synthesizer 7.i from the reference clock frequency.

Отраженный сигнал, пройдя антенный излучатель 16.i.j, попадает на X-циркулятор 10i.j, который направляет сигнал в приемный тракт, начинающийся с защитного устройства 17.i.j. После него сигнал усиливается посредством малошумящего усилителя 18.i.j, проходит через второй полосовой фильтр 19.i.j, который обеспечивает необходимое подавление зеркального канала и поступает на второй смеситель 20.i.j, который обеспечивает перевод сигнала с рабочей частоты на промежуточную частоту (на которой возможно дальнейшее аналого-цифровое преобразование сигнала). Сигнал промежуточной частоты проходит через второй усилитель мощности 21.i.j, второй полосовой фильтр 22.i.j и поступает на АЦП 23.i.j. Цифровая обработка сигнала начинается в АЦП 23.i.j, где осуществляется дискретизация сигнала. Данные после АЦП 23.i.j поступают в блок фильтрации 36.i.j, где производится формирование квадратур (I и Q), полосовая фильтрация и децимация данных. Полосовая фильтрация, помимо выделения полосы каждого информационного канала, также уменьшает влияние эффекта наложения спектров (эффект Гиббса). После этого данные поступают в сериалайзер 37.i, задачей которого является упаковка данных в последовательную линию передачи данных для пересылки на МПОУК 2.i.The reflected signal, passing the antenna radiator 16.i.j, enters the X-circulator 10i.j, which directs the signal to the receiving path, starting with the protective device 17.i.j. After it, the signal is amplified by means of a low-noise amplifier 18.ij, passes through the second bandpass filter 19.ij, which provides the necessary suppression of the mirror channel and enters the second mixer 20.ij, which ensures the transfer of the signal from the operating frequency to the intermediate frequency (at which further analog-to-digital signal conversion). The intermediate frequency signal passes through the second power amplifier 21.i.j, the second band-pass filter 22.i.j and goes to the ADC 23.i.j. Digital signal processing starts at the ADC 23.i.j, where the signal is sampled. The data after the ADC 23.i.j is fed to the filtering unit 36.i.j, where quadrature (I and Q) is formed, band pass filtering and decimation of the data. Band-pass filtering, in addition to highlighting the band of each information channel, also reduces the effect of the superposition of the spectra (Gibbs effect). After that, the data enters the 37.i serializer, the task of which is to pack the data into a serial data line for transfer to MPOUK 2.i.

Каждая из K ПЛИС 40.n.k (k=1…K), входящих в состав МПОУК 2.n принимает данные от M/N/K АППМ, осуществляет полосовую фильтрацию и децимацию принятых данных до требуемой частоты на блоке полосовой фильтрации (реализуемом на ПЛИС 40.n.k), производит цифровое формирование L парциальных диаграмм направленности на блоке формирования парциальных диаграмм направленности (реализуемом на ПЛИС 40.n.k). Параметры полосовой фильтрации блок управления 41.n из состава МПОУК 2.n пересылает на каждый из блоков полосовой фильтрации39.i.j. Блок управления из состава МПОУК 2.n рассчитывает весовые коэффициенты

Figure 00000001
, которые пересылает на каждый из блоков формирования парциальных диаграмм направленности. Данные для расчета весовых коэффициентов поступают в блок управления из БПВОУК 3. Блок управления также реализован на ПЛИС. Цифровое формирование L парциальных диаграмм направленности начинается на первой из K ПЛИС (с ПЛИС 40.n.1) и заканчивается на K-ой ПЛИС (ПЛИС 40.n.K). Т.е. на первой из K ПЛИС формируется L парциальных диаграмм направленности и передается во вторую из K ПЛИС, где производится суммирование L парциальных диаграмм направленности, сформированных на первой и второй ПЛИС, и т.д. На K-ой ПЛИС заканчивается формирование L парциальных диаграмм направленностей, и полученные данные через блок управления 41.n передаются на БПВОУК 3.Each of the K FPGA 40.nk (k = 1 ... K) included in MPOUK 2.n receives data from the M / N / K APPM, performs band pass filtering and decimation of the received data to the required frequency on the band pass filtering unit (implemented on the FPGA 40.nk), digitally generates L partial radiation patterns on the partial radiation pattern generation unit (implemented on FPGA 40.nk). The bandpass filtering parameters control unit 41.n from MPOUK 2.n sends to each of the bandpass filtering units 39.ij The control unit from MPOUK 2.n calculates weight coefficients
Figure 00000001
, which forwards to each of the blocks for the formation of partial radiation patterns. The data for calculating the weighting coefficients are received in the control unit from BPVOUK 3. The control unit is also implemented on the FPGA. Digital formation of L partial radiation patterns begins on the first of K FPGAs (with FPGA 40.n.1) and ends on the Kth FPGA (FPGA 40.nK). Those. on the first of the K FPGAs, L partial radiation patterns are formed and transferred to the second of the K FPGAs, where the sum of the L partial radiation patterns formed on the first and second FPGAs is summarized, etc. At the K-th FPGA, the formation of L partial radiation patterns is completed, and the data obtained through the control unit 41.n are transmitted to the BPOI 3.

Каждая из Р ПЛИС 42.р (р=1…Р), входящих в состав БПВОУК 3 которых принимает данные от N/P МПОУК, осуществляет суммирование парциальных диаграмм направленности для нахождения суммарных лучей, осуществляет быстрое преобразование Фурье для сигналов обнаружения, осуществляет согласованную фильтрацию фазо-кодоманипулированных сигналов сопровождения, производит обнаружение и формирование единичных замеров. Итоговая информация об обнаруженных сигналах через блок управления 43 передается в КВП 4.Each of the P FPGA 42.r (p = 1 ... P), which are part of the BPOEC 3 of which receives data from the N / P MPOUK, sums the partial radiation patterns to find the total rays, performs a fast Fourier transform for the detection signals, and performs consistent filtering phase-coded manipulated tracking signals, it detects and generates single measurements. The total information about the detected signals through the control unit 43 is transmitted to the KVP 4.

Claims (1)

Активная фазированная антенная решетка, содержащая командно-вычислительный пункт (КВП), блок пространственно-временной обработки управления и контроля (БПВОУК), N модулей пространственной обработки управления и контроля (МПОУК) и М активных приемо-передающих модулей АППМ, каждый из М АППМ содержит блок формирования и управления параметрами выходного сигнала, блок предварительной обработки принимаемого сигнала, синтезатор, W блоков усиления выходного сигнала, W блоков усиления принимаемого сигнала и W циркуляторов, каждый из W блоков усиления выходного сигнала содержит последовательно соединенные цифроаналоговый преобразователь (ЦАП), фильтр нижних частот, первый смеситель, первый полосовой фильтр и первый усилитель мощности, выход которого соединен с входом соответствующего циркулятора, вход-выход которого соединен с входом-выходом соответствующего антенного элемента, а выход - с входом соответствующего блока усиления принимаемого сигнала, содержащего последовательно соединенные защитное устройство, малошумящий усилитель, второй полосовой фильтр, второй смеситель, второй усилитель мощности, третий полосовой фильтр и аналого-цифровой преобразователь (АЦП), выход которого соединен с соответствующим входом блока предварительной обработки принимаемого сигнала, вторые входы каждого из W первых и вторых смесителей соединены с соответствующими выходами синтезатора, а вторые входы каждого из W АЦП, каждого из W ЦАП и соответствующий вход синтезатора обеспечивают прием опорного сигнала синхронизации, блок формирования и управления параметрами выходного сигнала содержит устройство управления и W формирователей отсчетов, выход каждого из которых соединен с входом соответствующего ЦАП, устройство управления содержит модуль управления модуляцией, первый выход которого связан с входом модуля управления частотой, а второй - с первым входом модуля управления фазой, источник шума и W каналов формирования сигнальных параметров, каждый из которых содержит последовательно соединенные первый сумматор, аккумулятор фазы, второй сумматор, третий сумматор, постоянное запоминающее устройство, выход которого соединен с входом соответствующего формирователя отсчетов, первый вход каждого из W первых сумматоров соединен с соответствующим выходом соответствующего МПОУК, а второй вход - с соответствующим выходом модуля управления частотой, второй вход каждого из W вторых сумматоров - с соответствующим выходом модуля управления фазой, а второй вход каждого из W третьих сумматоров - с соответствующим выходом источника шума, блок предварительной обработки принимаемого сигнала содержит сериалайзер и W блоков фильтрации, каждый из которых содержит третий смеситель, первый вход которого соединен с выходом соответствующего АЦП, выход - с входом соответствующего четвертого полосового фильтра, а второй вход выполнен с возможностью приема сигнала промежуточной частоты, первый и второй выходы четвертого полосового фильтра соединены с соответствующими входами сериалайзера, выход которого соединен с соответствующим входом соответствующего МПОУК, каждый из N МПОУК содержит K последовательно расположенных ПЛИС, каждая из которых выполнена с возможностью приема данных от M/N/K АППМ, и обеспечивающих цифровое формирование парциальных диаграмм направленности, выходы K-й ПЛИС соединены с соответствующими входами блока управления, входы-выходы которого соединены с соответствующими входами-выходами БПВОУК, который содержит Р последовательно расположенных ПЛИС, каждая из которых выполнена с возможностью приема данных от N/P МПОУК, и обеспечивающих цифровое формирование диаграммы направленности, выходы Р-й ПЛИС соединены с соответствующими входами блока управления БПВОУК, входы-выходы которого соединены с соответствующими входами-выходами КВП.An active phased antenna array containing a command and computing point (CWP), a spatio-temporal processing unit for control and monitoring (BPOUUK), N modules for spatial processing of control and monitoring (MPOUK) and M active transmitting and receiving modules APPM, each of M APPM contains a block for generating and controlling parameters of the output signal, a preprocessor for the received signal, a synthesizer, W blocks for amplifying the output signal, W blocks for amplifying the received signal and W circulators, each of W blocks for amplifying the output signal contains a digital-to-analog converter (DAC) connected in series, a low-pass filter , the first mixer, the first band-pass filter and the first power amplifier, the output of which is connected to the input of the corresponding circulator, the input-output of which is connected to the input-output of the corresponding antenna element, and the output to the input of the corresponding amplification block of the received signal, containing series-connected protective a second device, a low-noise amplifier, a second bandpass filter, a second mixer, a second power amplifier, a third bandpass filter and an analog-to-digital converter (ADC), the output of which is connected to the corresponding input of the received signal preprocessing unit, the second inputs of each of the W first and second mixers connected to the corresponding outputs of the synthesizer, and the second inputs of each of the W ADCs, each of the W DACs and the corresponding input of the synthesizer provide a reference synchronization signal, the unit for generating and controlling the parameters of the output signal contains a control device and W samplers, the output of each of which is connected to the input of the corresponding DAC, the control device contains a modulation control module, the first output of which is connected to the input of the frequency control module, and the second to the first input of the phase control module, a noise source and W channels for generating signal parameters, each of which contains connected in series first adder, phase accumulator, second adder, third adder, read-only memory, the output of which is connected to the input of the corresponding sample former, the first input of each of the W first adders is connected to the corresponding output of the corresponding MPOAK, and the second input to the corresponding output of the frequency control module, the second input of each of the W second adders with the corresponding output of the phase control module, and the second input of each of the W third adders with the corresponding output of the noise source, the received signal preprocessing unit contains a serializer and W filtering units, each of which contains a third mixer, the first whose input is connected to the output of the corresponding ADC, the output is to the input of the corresponding fourth band-pass filter, and the second input is configured to receive an intermediate frequency signal, the first and second outputs of the fourth band-pass filter are connected to the corresponding inputs of the serializer, the output of which is connected to the corresponding input of the corresponding MPOUK, each of the N MPOUK contains K sequentially located FPGAs, each of which is capable of receiving data from the M / N / K APPM, and providing digital formation of partial radiation patterns, the outputs of the Kth FPGA are connected to the corresponding inputs a control unit, the inputs and outputs of which are connected to the corresponding inputs and outputs of the BPOEC, which contains P sequentially located FPGAs, each of which is capable of receiving data from N / P MPOUK, and providing digital beamforming, the outputs of the Rth FPGA are connected to the corresponding inputs of the control unit BPVOUK, the inputs and outputs of which are connected to the corresponding inputs and outputs of the KVP.
RU2019126998A 2019-08-26 2019-08-26 Active phased antenna array RU2726281C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019126998A RU2726281C1 (en) 2019-08-26 2019-08-26 Active phased antenna array

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019126998A RU2726281C1 (en) 2019-08-26 2019-08-26 Active phased antenna array

Publications (1)

Publication Number Publication Date
RU2726281C1 true RU2726281C1 (en) 2020-07-10

Family

ID=71510050

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019126998A RU2726281C1 (en) 2019-08-26 2019-08-26 Active phased antenna array

Country Status (1)

Country Link
RU (1) RU2726281C1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2808097C1 (en) * 2023-06-23 2023-11-23 Акционерное общество "Проектно-конструкторское бюро "РИО" System for formation and processing of radio signals in short wave range

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63500766A (en) * 1985-09-03 1988-03-17 モトロ−ラ・インコ−ポレ−テッド digital radio frequency receiver
US5943010A (en) * 1997-01-21 1999-08-24 Ail Systems, Inc. Direct digital synthesizer driven phased array antenna
WO2001060066A1 (en) * 2000-02-08 2001-08-16 Avaz Networks Method and apparatus for a digitized catv network for bundled services
US7265792B2 (en) * 2004-07-01 2007-09-04 Xceive Corporation Television receiver for digital and analog television signals
WO2007114602A1 (en) * 2006-03-30 2007-10-11 Posdata Co., Ltd. Apparatus and method for digital frequency down-conversion
RU2341038C2 (en) * 1993-09-30 2008-12-10 Интердиджитал Текнолоджи Корпорейшн Radio telephone system for remote user groups
RU2346852C1 (en) * 2007-06-25 2009-02-20 Федеральное государственное образовательное учреждение высшего профессионального образования Сибирский федеральный университет (СФУ) Air-borne system of probing earth's surface
RU2419978C2 (en) * 2005-04-01 2011-05-27 Нтт Досомо, Инк. Receiving device, method to receive signal, transmitting device and method to transfer signal along communication line with basic station
KR20110096676A (en) * 2010-02-23 2011-08-31 한국과학기술원 Radar system for supporting detection type of multiple radars
US8274926B2 (en) * 2008-07-15 2012-09-25 Panasonic Corporation Control device, communication terminal, control method, and communication method
RU2531562C2 (en) * 2012-11-14 2014-10-20 Российская Федерация, от имени которой выступает Министерство промышленности и торговли Российской Федерации (Минпромторг РФ) Active phased antenna array
US20180191387A1 (en) * 2016-02-25 2018-07-05 Huawei Technologies Co., Ltd. Signal Processing Arrangement for a Transmitter

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63500766A (en) * 1985-09-03 1988-03-17 モトロ−ラ・インコ−ポレ−テッド digital radio frequency receiver
RU2341038C2 (en) * 1993-09-30 2008-12-10 Интердиджитал Текнолоджи Корпорейшн Radio telephone system for remote user groups
US5943010A (en) * 1997-01-21 1999-08-24 Ail Systems, Inc. Direct digital synthesizer driven phased array antenna
WO2001060066A1 (en) * 2000-02-08 2001-08-16 Avaz Networks Method and apparatus for a digitized catv network for bundled services
US7265792B2 (en) * 2004-07-01 2007-09-04 Xceive Corporation Television receiver for digital and analog television signals
RU2419978C2 (en) * 2005-04-01 2011-05-27 Нтт Досомо, Инк. Receiving device, method to receive signal, transmitting device and method to transfer signal along communication line with basic station
WO2007114602A1 (en) * 2006-03-30 2007-10-11 Posdata Co., Ltd. Apparatus and method for digital frequency down-conversion
RU2346852C1 (en) * 2007-06-25 2009-02-20 Федеральное государственное образовательное учреждение высшего профессионального образования Сибирский федеральный университет (СФУ) Air-borne system of probing earth's surface
US8274926B2 (en) * 2008-07-15 2012-09-25 Panasonic Corporation Control device, communication terminal, control method, and communication method
KR20110096676A (en) * 2010-02-23 2011-08-31 한국과학기술원 Radar system for supporting detection type of multiple radars
RU2531562C2 (en) * 2012-11-14 2014-10-20 Российская Федерация, от имени которой выступает Министерство промышленности и торговли Российской Федерации (Минпромторг РФ) Active phased antenna array
US20180191387A1 (en) * 2016-02-25 2018-07-05 Huawei Technologies Co., Ltd. Signal Processing Arrangement for a Transmitter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2808097C1 (en) * 2023-06-23 2023-11-23 Акционерное общество "Проектно-конструкторское бюро "РИО" System for formation and processing of radio signals in short wave range

Similar Documents

Publication Publication Date Title
US10317518B2 (en) Phased array radar systems for small unmanned aerial vehicles
Chikada et al. A 6× 320-MHz 1024-channel FFT cross-spectrum analyzer for radio astronomy
US7773031B2 (en) Signal acquisition and method for ultra-wideband (UWB) radar
CN103116170B (en) Indoor testing system of antenna array based interference rejection module of global navigation satellite system (GNSS)
CN109188434B (en) SAR system based on frequency modulation continuous wave system and processing method thereof
RU146508U1 (en) SHORT-PULSE RADAR WITH ELECTRONIC SCANNING IN TWO PLANES AND WITH HIGH-PRECISE MEASUREMENT OF COORDINATES AND SPEED OF OBJECTS
CN111273267B (en) Signal processing method, system and device based on phased array incoherent scattering radar
WO2020198470A1 (en) Software defined radar
RU2726281C1 (en) Active phased antenna array
Ariyarathna et al. Real-time 2-D FIR trapezoidal digital filters for 2.4 GHz aperture receiver applications
CN110988821A (en) Radar target simulator and control method thereof
Bongers et al. Intermediate frequency band digitized high dynamic range radiometer system for plasma diagnostics and real-time Tokamak control
Pulipati et al. A 16-element 2.4-GHz digital array receiver using 2-D IIR spatially-bandpass plane-wave filter
RU2692417C2 (en) Analog-digital receiving module of active phased antenna array
RU2201599C1 (en) Method of direction finding of radio signals and direction finder for its realization
US6466167B1 (en) Antenna system and method for operating same
Ariyarathna et al. Mixed microwave-digital and multi-rate approach for wideband beamforming applications using 2-D IIR beam filters and nested uniform linear arrays
RU2626623C1 (en) Multichannel digital receiving module with optical channels of information exchange, control and chronization
Soriano et al. Implementation of a digital signal processing subsystem for a long wavelength array station
Gowans Design and implementation of an RFI direction finding system for SKA applications
Lulli et al. Wideband nonlinearities correction in digital payloads channels with parallel architectures
Harter et al. A modular 24 GHz radar sensor for digital beamforming on transmit and receive
Kappen et al. secRTK-A Jamming Resistant RTK-Receiver: Prototype Architecture and Results of First Measurement Campaigns
CN111504362B (en) Multifunctional processing system and method for observation signals
Dusterwald Implementation of a low cost demonstrator riometer on a flexible FPGA backend: The first steps in adding a riometer mode to the digital SuperDARN radar at SANAE IV