RU2454822C2 - Method to convert signal of television image and device for its realisation - Google Patents

Method to convert signal of television image and device for its realisation Download PDF

Info

Publication number
RU2454822C2
RU2454822C2 RU2010119484/07A RU2010119484A RU2454822C2 RU 2454822 C2 RU2454822 C2 RU 2454822C2 RU 2010119484/07 A RU2010119484/07 A RU 2010119484/07A RU 2010119484 A RU2010119484 A RU 2010119484A RU 2454822 C2 RU2454822 C2 RU 2454822C2
Authority
RU
Russia
Prior art keywords
pixel
input
signal
inputs
signals
Prior art date
Application number
RU2010119484/07A
Other languages
Russian (ru)
Other versions
RU2010119484A (en
Inventor
Вадим Николаевич Безруков (RU)
Вадим Николаевич Безруков
Игорь Викторович Власюк (RU)
Игорь Викторович Власюк
Андрей Владимирович Балобанов (RU)
Андрей Владимирович Балобанов
Original Assignee
Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования Московский технический университет связи и информатики (ФГОБУ ВПО МТУСИ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования Московский технический университет связи и информатики (ФГОБУ ВПО МТУСИ) filed Critical Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования Московский технический университет связи и информатики (ФГОБУ ВПО МТУСИ)
Priority to RU2010119484/07A priority Critical patent/RU2454822C2/en
Publication of RU2010119484A publication Critical patent/RU2010119484A/en
Application granted granted Critical
Publication of RU2454822C2 publication Critical patent/RU2454822C2/en

Links

Images

Landscapes

  • Television Systems (AREA)

Abstract

FIELD: information technologies.
SUBSTANCE: number of signals of adjacent lines and appropriate groups of matched pixels in signals of the second field lines is increased as matched in time and symmetrically distributed in respect to the centre of a line-to-line gap and the common centre of symmetry to produce the appropriate matrix of matched pixels, produces signals of lines and groups of pixels in signals of the second field lines are matched in time with matrices of matched pixels of the first and third fields, the position of the central pixel of lines of which, in an in-frame space, matched the common line-to-line centre of symmetry of the matrix of matched pixels of the second field, weight of pixels is established in process of averaging before and after the centre of the line-to-line gap of adjacent lines of the second field, inverse to values of amplitudes of signals of line-to-line differences within the limits of the appropriate matrix of matched pixels.
EFFECT: provision of conversion of an interlaced structure of a raster of a television image into a progressive one with doubling of its total number of lines and with restoration of vertical and horizontal accuracy complying with the initial image projection into an in-frame space.
8 cl, 1 dwg

Description

Предлагаемое изобретение относится к области увеличения частоты и числа строк телевизионных изображений и, в том числе, преобразования чересстрочной структуры последовательных во времени сигналов телевизионных кадров в прогрессивную (построчную) структуру и может быть использовано при сжатии спектра сигналов телевизионных изображений, при преобразованиях телевизионного сигнала вещательного телевидения в сигнал телевидения высокой четкости и при воспроизведении телевизионных изображений.The present invention relates to the field of increasing the frequency and number of lines of television images and, inter alia, converting the interlaced structure of time-consistent television frames into a progressive (line-by-line) structure and can be used to compress the spectrum of television image signals, when converting a television broadcast television signal in high definition television and when playing television images.

Недостатком используемого в настоящее время в системах телевидения чересстрочного растра являются специфические искажения, которые в технической литературе обычно определяют как эффекты «гребенчатости», «жалюзи» и различные, по отношению к указанным, промежуточные варианты пространственно-временных искажений, характерные для телевизионных изображений объектов, перемещающихся с относительно большой скоростью по различным направлениям в пределах контролируемого пространства. Возникновение искажений связано в таком случае с пространственно-временными изменениями сигналов изображений движущегося объекта в структуре строк смежных полукадров текущего телевизионного сигнала и с последовательным их отображением изображениями четных и нечетных полукадров с уменьшенным вдвое числом строк в пространстве чересстрочного растра. При этом рассмотренные искажения в максимальной степени проявляются на изображениях границ подвижных объектов, ортогональных направлению движения, и отражаются уменьшениями степени сжатия спектра сигналов изображений, качества и четкости воспроизведения изображений указанных границ.The drawback of the interlaced raster currently used in television systems is the specific distortions, which are usually defined in the technical literature as the effects of “combing”, “blinds” and various, in relation to the indicated, intermediate spatial-temporal distortions characteristic of television images of objects, moving at a relatively high speed in various directions within the controlled space. In this case, the occurrence of distortions is associated with spatio-temporal changes in the image signals of a moving object in the line structure of adjacent half-frames of the current television signal and with their sequential display by images of even and odd half-frames with half the number of lines in the interlaced raster space. Moreover, the considered distortions manifest themselves to the maximum extent on images of the boundaries of moving objects orthogonal to the direction of motion, and are reflected by decreases in the compression ratio of the image signal spectrum, and in the quality and clarity of reproducing images of these boundaries.

Известен способ преобразования чересстрочной развертки в построчную, заключающийся в запоминании, на время одного телевизионного кадра, сигналов изображений двух смежных во времени (нечетного и четного) сигналов полей и поочередном воспроизведении сигналов их строк [Смирнов А.В., Пескин А.Е. Цифровое телевидение: от теории к практике. М.: Горячая линия - Телеком, 2005. - 348 с., стр.275-279]. При этом воспроизведение осуществляют в порядке расположения в пространстве телевизионного растра всей совокупности четных и нечетных строк: 1с, 2с, 3с…. Однако полной совокупностью этих строк в кадре представлены два отличающихся на время поля (TП=0,02 сек) положения изображений одного и того же движущегося объекта. Такое зависящее от скорости движения объекта относительное перемещение в пространстве изображений объекта, представленных четными и нечетными строками, приводит, как указывалось ранее, к заметным искажениям изображения (расслоениям структуры смежных в пространстве строк типа «расческа» и «жалюзи») на границах движущихся объектов, ортогональных направлению движения.A known method of converting interlaced to line scan, which consists in storing, for the duration of one television frame, image signals of two adjacent in time (odd and even) field signals and alternately reproducing the signals of their lines [Smirnov A.V., Peskin A.E. Digital television: from theory to practice. M .: Hot line - Telecom, 2005. - 348 p., Pp. 275-279]. In this case, the reproduction is carried out in the order of the location in the television raster space of the entire combination of even and odd lines: 1s, 2s, 3s .... However, the full set of these lines in the frame presents two time-varying fields (T P = 0.02 sec) of the position of the images of the same moving object. Such a relative movement of the object’s speed relative to the space of the object’s images, represented by even and odd lines, leads, as mentioned earlier, to noticeable image distortions (layering of the structure of space-adjacent lines of the “comb” and “blinds” type) at the boundaries of moving objects, orthogonal to the direction of motion.

Более эффективным, в смысле устранения рассмотренных пространственно-временных искажений, является способ [Пат. 2287909 Российская федерация, МПК7 H04N 7/48. Способ преобразования цифрового сигнала изображения и устройство для его реализации / Безруков В.Н., Рабинович А.В., Комаров П.Ю.; заявитель и патентообладатель Московский технический университет связи и информатики. - №2004136445/09; заявлено 15.12.2004; опубл. 20.11.2006, Бюл. №32. - 34 с.; ил.], основанный на том, что перед сжимающим спектр цифрового сигнала изображения блочного формата кодированием из цифрового сигнала блочного формата полукадров яркостной составляющей телевизионного сигнала изображения выделяют интервалы сигналов строк, в пределах которых значение сигналов межстрочной разности превышает заранее заданное пороговое значение, формируют соответствующие этим интервалам сигналы управления фиксированного уровня, совмещают во времени и вычитают сигналы смежных полей кадров изображения, полученные сигналы межполевой разности приводят к нулевому уровню в интервалах, совпадающих с наличием сформированных сигналов управления, а полученные в результате этого преобразованные сигналы межполевой разности совмещают во времени и суммируют с сигналами смежных полей изображения.More effective, in the sense of eliminating the considered spatial-temporal distortions, is the method [Pat. 2287909 Russian Federation, IPC 7 H04N 7/48. A method of converting a digital image signal and a device for its implementation / Bezrukov V.N., Rabinovich A.V., Komarov P.Yu .; Applicant and patent holder Moscow Technical University of Communications and Informatics. - No. 2004136445/09; claimed December 15, 2004; publ. 11/20/2006, Bull. Number 32. - 34 p .; ill.], based on the fact that, before compressing the spectrum of a digital image signal of a block format by encoding from a digital signal of a block format of half-frames, the luminous component of the television image signal, intervals of line signals within which the value of the line-to-line difference signals exceed a predetermined threshold value are extracted, form corresponding to these the intervals control signals of a fixed level, combine in time and subtract the signals of adjacent fields of image frames, the received signal Interfield difference leads to a zero level in the intervals coinciding with the presence of generated control signals, and the resulting converted interfield difference signals are combined in time and summed with signals from adjacent image fields.

Основой данного способа, следовательно, является разделение сигнала разности смежных полей на пространственную и временную составляющие. С этой целью сигнал текущего поля дифференцируют в межстрочном направлении, что обеспечивает возможность выделения (по превышениям заданного порогового значения уровнем сигнала, отражающего результат дифференцирования) интервалов в сигнале изображения, в пределах которых возникают изменения его уровня в сигналах смежных строк. Последнее осуществляется детектированием, интегрированием и ограничением по уровню сигнала составляющей, отражающей результат дифференцирования сигнала текущего поля в межстрочном направлении.The basis of this method, therefore, is the separation of the difference signal of adjacent fields into spatial and temporal components. To this end, the signal of the current field is differentiated in the line-to-line direction, which makes it possible to distinguish (by exceeding a predetermined threshold value by the signal level reflecting the result of differentiation) the intervals in the image signal within which changes in its level in the signals of adjacent lines occur. The latter is carried out by detecting, integrating, and limiting by the signal level a component reflecting the result of differentiating the signal of the current field in the interline direction.

Недостатком данного способа является снижение эффективности действия реализуемой коррекции при наличии в исходной структуре сигналов изображений составляющих относительно низкого уровня, отражающих, в том числе, во внутрикадровом пространстве и горизонтально ориентированные границы. По существу в таком случае следует существенно снижать задаваемое пороговое значение при формировании сигнала управления, а этому в реальных случаях препятствует нежелательное проникновение в структуру последнего уже и шумовых составляющих, присутствующих в исходном сигнале изображений.The disadvantage of this method is the decrease in the effectiveness of the implemented correction in the presence in the initial structure of the image signals of components of a relatively low level, including, inter alia, horizontally oriented borders. Essentially, in this case, the specified threshold value should be significantly reduced during the formation of the control signal, and this in real cases is prevented by the unwanted penetration into the structure of the latter even of the noise components present in the original image signal.

Устройство преобразования цифрового сигнала изображения [Пат. 2287909 Российская федерация, МПК7 H04N 7/48. Способ преобразования цифрового сигнала изображения и устройство для его реализации / Безруков В.Н., Рабинович А.В., Комаров П.Ю.; заявитель и патентообладатель Московский технический университет связи и информатики. - №2004136445/09; заявлено 15.12.2004; опубл. 20.11.2006, Бюл. №32. - 34 с.; ил.], реализующее указанный выше способ с преобразованием сигнала межполевой разности, содержит матрицу преобразования, первый выход которой через первый фильтр нижних частот подключен к сигнальном входу первого аналогово-цифрового преобразователя, второй выход через второй фильтр нижних частот - к сигнальному входу второго аналогово-цифрового преобразователя, а третий выход через третий фильтр нижних частот - к сигнальному входу третьего аналогово-цифрового преобразователя, а каждый из трех входов матрицы преобразования подключен соответственно к одному из сигналов трех основных цветов; блок коррекции, первую и вторую линии задержки, генератор тактовых импульсов, причем выход первого аналогово-цифрового преобразователя через блок коррекции соединен с первым входом сжимающего кодера, выход второго аналогово-цифрового преобразователя через первую линию задержки соединен со вторым входом сжимающего кодера, выход третьего аналогово-цифрового преобразователя через вторую линию задержки соединен с третьим входом сжимающего кодера, а первый выход генератора тактовых импульсов подключен ко входу синхронизации первого аналогово-цифрового преобразователя, второй выход генератора тактовых импульсов подключен ко входам синхронизации второго и третьего аналогово-цифровых преобразователей, третий выход генератора тактовых импульсов подключен ко входу синхронизации блока коррекции и к первому входу синхронизации сжимающего кодера, второй вход синхронизации которого подключен к четвертому выходу генератора тактовых импульсов.A device for converting a digital image signal [Pat. 2287909 Russian Federation, IPC 7 H04N 7/48. A method of converting a digital image signal and a device for its implementation / Bezrukov V.N., Rabinovich A.V., Komarov P.Yu .; Applicant and patent holder Moscow Technical University of Communications and Informatics. - No. 2004136445/09; claimed December 15, 2004; publ. 11/20/2006, Bull. Number 32. - 34 p .; ill.], which implements the above method with converting an interfield difference signal, contains a conversion matrix, the first output of which is connected through the first low-pass filter to the signal input of the first analog-to-digital converter, the second output through the second low-pass filter - to the signal input of the second analog digital converter, and the third output through the third low-pass filter to the signal input of the third analog-to-digital converter, and each of the three inputs of the conversion matrix is connected to responsibly to one of the signals of the three primary colors; a correction unit, a first and second delay line, a clock, and the output of the first analog-to-digital converter through the correction unit is connected to the first input of the compression encoder, the output of the second analog-to-digital converter through the first delay line is connected to the second input of the compression encoder, the output of the third analog a digital converter through a second delay line is connected to the third input of the compression encoder, and the first output of the clock generator is connected to the synchronization input of the first log-to-digital converter, the second output of the clock generator is connected to the synchronization inputs of the second and third analog-to-digital converters, the third output of the clock generator is connected to the synchronization input of the correction unit and to the first synchronization input of the compression encoder, the second synchronization input of which is connected to the fourth output of the generator clock pulses.

В матрице преобразования данного устройства из сигналов трех основных цветов R, G, В с применением весового суммирования и вычитания формируются яркостной EY и два цветоразностных сигналов EB-Y и ER-Y. Цветоразностные сигналы поступают здесь также на входы первого и второго умножителей, где умножаются на коэффициент 0,493 и 0,877 соответственно (Телевидение. под ред. В.Е.Джаконии, М. 2002, стр.248). Умножители чаще всего выполняются на основе аналоговых перемножителей [Цифровые и аналоговые интегральные микросхемы: Справочник. Под ред. С.В.Якубовского. - М.: Радио и связь, 1989, стр.373], имеющих фиксированный коэффициент умножения и поэтому один сигнальный вход. На выходе блоков умножения формируются сигналы U и V соответственно.In the conversion matrix of this device, from the signals of the three primary colors R, G, B with the use of weight summation and subtraction, the luminance E Y and two color-difference signals E BY and E RY are formed . Color difference signals are also fed to the inputs of the first and second multipliers, where they are multiplied by a factor of 0.493 and 0.877, respectively (Television. Edited by V.E. Dzhakonia, M. 2002, p. 248). Multipliers are most often based on analog multipliers [Digital and analog integrated circuits: Reference. Ed. S.V.Yakubovsky. - M .: Radio and communication, 1989, p. 373], with a fixed multiplication factor and therefore one signal input. At the output of the multiplication blocks, signals U and V are formed, respectively.

Сигналы EY, U и V через соответствующие фильтры нижних частот (ФНЧ) поступают на входы первого, второго и третьего аналогово-цифровых преобразователей. Далее сигнал EY в цифровой форме поступает в блок коррекции, а сигналы U и V в цифровой форме через первую и вторую линии задержки, соответственно, выравнивающие задержку сигнала, вносимую блоком коррекции, поступают на второй и третий входы сжимающего кодера соответственно.The signals E Y , U and V through the corresponding low-pass filters (LPFs) are fed to the inputs of the first, second and third analog-to-digital converters. Next, the signal E Y in digital form enters the correction unit, and the signals U and V in digital form through the first and second delay lines, respectively, equalizing the signal delay introduced by the correction unit, are supplied to the second and third inputs of the compression encoder, respectively.

Блок коррекции, который предназначен для устранения специфических искажений границ движущихся объектов, вызванных, как указывалось выше, различным положением движущихся объектов в двух полях одного кадра изображения, включает в себя две линии задержки на длительность строки, три вычитателя, два детектора, два фильтра нижних частот, два амплитудных ограничителя (по максимуму и минимуму), логический элемент "ИЛИ", формирующий сигнал управления, линию задержки на длительность поля, линию задержки на длительность половины строки, блок выделения сигналов временной разности, ключ и сумматор. При этом с помощью указанных двух линий задержки на длительность строки в блоке коррекции телевизионный сигнал текущего поля задерживают на время одной и двух строк. Из входного телевизионного сигнала вычитают задержанный на время одной строки сигнал (опорный телевизионный сигнал), а из последнего вычитают сигнал, задержанный на время двух строк. Полученные разностные сигналы определяют наличие изменений (линий или границ) в структуре (в каждом сигнале поля) соответствующего телевизионного изображения по межстрочному, т.е. по вертикальному во внутрикадровом пространстве направлению. Эти оба сигнала разности раздельно детектируют, подвергают цифровой низкочастотной фильтрации и ограничивают по максимуму и по минимуму. Сформированные таким образом сигналы поступают в блоке коррекции на элемент "ИЛИ", в котором формируют сигнал управления, определяющий местоположение во внутрикадровом пространстве границ (линий) в структуре изображений неподвижных объектов, направление которых (границ, линий) в пределах указанного пространства отличается от вертикального. Сформированный в элементе "ИЛИ" сигнал управления поступает на вход управления блоком выделения сигналов временной разности.The correction unit, which is designed to eliminate specific distortions of the boundaries of moving objects caused, as mentioned above, by the different positions of moving objects in two fields of one image frame, includes two delay lines for the duration of the line, three subtractors, two detectors, two low-pass filters , two amplitude limiters (maximum and minimum), an OR logic element generating a control signal, a delay line for the field duration, a delay line for the length of half a line, block highlight Nia time difference signals, and an adder key. At the same time, using the indicated two delay lines for the line duration in the correction unit, the television signal of the current field is delayed for one or two lines. The signal (television reference signal), delayed for one line, is subtracted from the input television signal, and the signal delayed for two lines is subtracted from the last one. The received difference signals determine the presence of changes (lines or boundaries) in the structure (in each signal of the field) of the corresponding television image by line-to-line, i.e. in the vertical direction in intraframe space. These two difference signals are separately detected, subjected to digital low-pass filtering and limited to maximum and minimum. The signals generated in this way are received in the correction block by an “OR” element, in which a control signal is generated that determines the location of boundaries (lines) in the intraframe space in the image structure of fixed objects whose direction (borders, lines) within the specified space differs from vertical. The control signal generated in the “OR” element is fed to the control input of the time difference signal extraction unit.

Формирование сигнала межполевой пространственно-временной разности реализуют в блоке коррекции за счет параллельной задержки опорного телевизионного сигнала на время длительности поля и на время длительности половины строки. При этом обеспечивается совмещение во времени сигналов смежных (текущего и предшествующего) полей опорного телевизионного сигнала. Совмещенные с применением указанных задержек сигналы смежных полей (полей четных и нечетных строк) раздельно подают на входы третьего вычитателя. На его выходе получают сигнал пространственно-временной разности, который поступает на второй (сигнальный) вход блока выделения сигналов временной разности.The signal generation of the inter-field spatial-temporal difference is implemented in the correction unit due to the parallel delay of the reference television signal for the duration of the field duration and for the duration of half the line. This ensures the combination in time of the signals of adjacent (current and previous) fields of the reference television signal. Combined with the application of the indicated delays, the signals of adjacent fields (fields of even and odd lines) are separately fed to the inputs of the third subtractor. At its output, a signal of the space-time difference is received, which is fed to the second (signal) input of the time difference signal extraction unit.

В блоке выделения сигналов временной разности реализуется, в моментах поступления сформированного сигнала управления, приведение в структуре сигнала межполевой разности составляющих пространственной разности к уровню, равному нулю. Этим, собственно, и обеспечивается результат выделения сигнала, соответствующего только составляющим временной разности. Полученный сигнал временной разности поступает в блоке коррекции на сигнальный вход ключа. На управляющий вход этого ключа поступает сигнал синхронизации с частотой 25 Гц с выхода генератора тактовых импульсов. В соответствии с сигналом управления к выходу ключа подключаются (с частотой Гц) лишь четные (нечетные) сигналы полей временной разности. Преобразованный таким образом сигнал временной разности, имеющий заданную полярность, суммируют с опорным телевизионным сигналом. При этом обеспечивается устранение сигнала временной разности в полях заданной четности (четных или нечетных) в каждом из кадров подвергаемых последующему сжатию, например, по стандарту MPEG-2 (MPEG-4). Соответственно имеет место подавление специфических искажений (типа «гребенчатости», «жалюзи») в пределах границ телевизионных изображений движущихся объектов, ортогональных направлению движения. Преобразованные кадры телевизионного сигнала с выхода блока коррекции поступают на вход сжимающего кодера, в котором спектр соответствующих телевизионных изображений подвергается сжатию и кодированию.In the block of separation of signals of the time difference, it is realized, at the moments of arrival of the generated control signal, that the components of the spatial difference are brought to the level equal to zero in the signal structure of the inter-field difference. This, in fact, provides the result of the selection of the signal corresponding only to the components of the time difference. The received signal of the time difference is supplied in the correction unit to the signal input of the key. The control input of this key receives a synchronization signal with a frequency of 25 Hz from the output of the clock generator. In accordance with the control signal, only even (odd) signals of the time difference fields are connected (with a frequency of Hz) to the output of the key. The time difference signal thus converted having a predetermined polarity is summed with the reference television signal. This ensures the elimination of the time difference signal in the specified parity (even or odd) fields in each of the frames subjected to subsequent compression, for example, according to the MPEG-2 standard (MPEG-4). Accordingly, there is a suppression of specific distortions (such as "combing", "blinds") within the boundaries of television images of moving objects, orthogonal to the direction of movement. The converted frames of the television signal from the output of the correction unit are sent to the input of the compression encoder, in which the spectrum of the corresponding television images is compressed and encoded.

Недостатком данного устройства является то, что подавление искажений в данном случае имеет место только для фиксированного порядка формирования кадров из смежных (четных и нечетных) сигналов полей телевизионного сигнала. К тому же во внутрикадровом пространстве могут сохраняться остаточные искажения в пределах границ в телевизионных изображениях движущихся объектов, обусловленные, неточностями формирования в блоке коррекции управляющего сигнала, что определяет сопутствующее снижение эффективности выделения в структуре сигнала межполевой разности временной составляющей.The disadvantage of this device is that the suppression of distortion in this case takes place only for a fixed order of formation of frames from adjacent (even and odd) signals of the fields of the television signal. In addition, residual distortions within the boundaries in the television images of moving objects may remain in the intraframe space, due to inaccuracies in the formation of a control signal in the correction unit, which determines a concomitant decrease in the efficiency of extracting the interfield difference of the time component in the signal structure.

Наиболее близким по технической сущности к предлагаемому изобретению является схема преобразования [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.], предназначенная для обеспечения вывода видеосигнала, строка развертки которого является удвоенной, путем интерполяции видеосигнала интерполируемой (отсутствующей) строки развертки по входным сигналам соседних, внутри поля, с интерполируемым сигналам строк развертки, расположенных сверху и снизу, и содержащая блок обнаружения направления во внутрикадровом пространстве для осуществления интерполяции пикселов (отсчетов, элементов) видеосигнала в межстрочном интервале сигнала поля как направления, имеющего наибольшую корреляцию, из (2n+1) направлений (n является целым числом, которое равно или больше 1), центрированных вокруг точки реализации интерполяции каждого пиксела упомянутой интерполируемой строки, включая вертикальное направление, направление, имеющее наклон влево, и направление, имеющее наклон вправо, на основе использования множества точек выборки входных видеосигналов на упомянутой строке развертки, расположенной сверху, и упомянутой строке развертки, расположенной снизу, и блок вычисления среднего значения для вычисления среднего значения видеосигналов двух точек выборки, соответствующих направлению, обнаруженному упомянутым блоком обнаружения направления, из множества точек выборки на упомянутой строке развертки, расположенной сверху, и упомянутой строке развертки, расположенной снизу, для получения, таким образом, видеосигнала интерполируемой строки развертки.The closest in technical essence to the proposed invention is a conversion circuit [US Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.], designed to ensure the output of a video signal whose scan line is doubled by interpolating the video signal of an interpolated (absent) scan line by the input signals of adjacent ones, inside the field, with interpolated signals of the scan lines located above and below, and containing a direction detection unit in intraframe space for interpolating pixels (samples, elements) of a video signal in the line spacing of the field signal as the direction with the greatest correlation, of (2n + 1) directions (n is an integer that is equal to or greater than 1) centered around the interpolation point of each pixel of the interpolated row, including the vertical direction, the direction having a slope to the left, and the direction having a slope to the right, based on using a plurality of sample points of the input video signals on said scan line located at the top and said scan line located at the bottom, and an average value calculating unit for calculating the average value of the video signal s two sampling points corresponding to the direction detected by said direction detecting unit, of a plurality of sampling points on said scan line, located on top, and said scan line situated below, for receiving thereby the video signal of the interpolated scanning line.

Согласно разработанной авторами схеме преобразования, в тех случаях, когда за счет применения блока обнаружения направления выявляется то, что в изображении движущегося объекта в межстрочном пространстве наибольшая корреляция соответствует значениям видеосигнала по направлению, имеющему наклон, то в блоке вычисления среднего значения определяют из множества пикселов выборки на строке развертки, расположенной по отношению к положению интерполируемого пикселя сверху, и на строке развертки, расположенной по отношению к положению интерполируемого пикселя снизу, среднее значение видеосигналов для двух точек выборки пикселей видеосигнала, соответствующих (во внутрикадровом пространстве) направлению, имеющему наклон, которое и используют в качестве составляющей видеосигнала интерполируемой строки развертки.According to the conversion scheme developed by the authors, in those cases when, due to the use of the direction detecting unit, it is revealed that in the image of a moving object in the line-spacing the greatest correlation corresponds to the values of the video signal in the direction having a slope, then in the calculation unit the average value is determined from the set of sample pixels on a scan line located in relation to the position of the interpolated pixel on the top, and on a scan line located in relation to the position of the inte polished bottom pixel, the mean value of video signals for the two sampling points of the video pixels corresponding to (in the intra space) direction having a slope, and which is used as a component of the video signal of the interpolated scanning line.

Когда же выявляется то, что наибольшую корреляцию имеет вертикальное направление, тогда из множества точек выборки пикселей в телевизионном сигнале строки развертки, расположенной (в пределах внутрикадрового пространства) по отношению к положению интерполируемого пикселя сверху, и строки развертки, расположенной по отношению к положению интерполируемого пикселя снизу, вычисляется среднее значение пикселей двух точек выборки, соответствующих вертикальному направлению, которое и используется в качестве пикселя в составе видеосигнала интерполируемой строки развертки.When it is revealed that the vertical direction has the greatest correlation, then from the set of pixel sampling points in the television signal of the scan line located (within the intraframe space) with respect to the position of the interpolated pixel from above, and the scan line located with respect to the position of the interpolated pixel below, the average pixel value of two sample points corresponding to the vertical direction is calculated, which is used as a pixel in the video signal interpolated scan line.

В тех же случаях, когда с применением блока обнаружения направления не выявлено во множестве точек выборки на строке развертки, расположенной сверху, и строке развертки, расположенной снизу, направления, имеющего наибольшую корреляцию, вычисляется и используется в качестве пикселя видеосигнала интерполируемой строки развертки среднее значение пикселей видеосигналов двух точек выборки, соответствующих вертикальному направлению.In the same cases when, using the detection unit, no direction was found in the set of sample points on the scan line located above and the scan line located below, the direction with the greatest correlation is calculated and the average pixel value is calculated and used as a video signal of the interpolated scan line video signals of two sample points corresponding to the vertical direction.

Разработанная схема преобразования развертки [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.] обеспечивает обнаружение движения в сигнале изображения с использованием входного видеосигнала для чересстрочной развертки. В участках с наличием движений пиксели видеосигнала в точках интерполяции получают комбинированием пикселей видеосигнала, соответствующих предшествующему полям, с пикселями видеосигнала, соответствующими интерполяционной обработке внутри поля, чтобы получить пиксели видеосигнала точек интерполяции, а вывод видеосигнала для последовательной строчной развертки осуществляют посредством двухскоростного преобразования пикселей видеосигнала в точках интерполяции и пикселей входного видеосигнала.The developed sweep conversion scheme [Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.] provides motion detection in an image signal using an interlaced video signal. In areas with movements, the pixels of the video signal at the interpolation points are obtained by combining the pixels of the video signal corresponding to the previous fields with the pixels of the video signal corresponding to the interpolation processing inside the field to obtain the pixels of the video signal of the interpolation points, and the video signal for sequential horizontal scanning is performed by two-speed conversion of the pixels of the video signal into interpolation points and pixels of the input video signal.

Соответственно изложенному выше в способе преобразования сигнала телевизионного изображения, соответствующем [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.], исходный видеосигнал, состоящий из последовательных во времени сигналов кадров, содержащих соответствующие сигналы полей четных и нечетных строк, преобразовывают в совокупность совмещенных во времени видеосигналов полей текущего и предшествующего кадров, которые одновременно и независимо отражают соответствующие данному сигналу поля группы по (2n+1) пикселя, одинаковых по порядку следования в сигналах смежных строк и симметрично распределенных вокруг n+1 пикселя каждой из групп, и отражают по порядку следования n+1 пиксель сигнала строки предшествующего поля, положение которого во внутрикадровом пространстве совпадает с центром межстрочного промежутка в указанных смежных строках данного поля, сравнением сигналов текущего и предшествующего кадров обнаруживают участки видеосигнала данного поля, отражающие отсутствие и наличие движений объектов, подвергнутых видеоконтролю, получают интерполяцией в пределах указанных групп (2n+1) пикселей в сигналах смежных строк пиксели дополнительных сигналов строк развертки, при этом предшествующие n+1 пикселю и n+1 пиксель из интерполируемых пикселей группы первой из смежных строк попарно распределяют и соответственно независимо сравнивают с последующими, по отношению к n+1 пикселю, и n+1 пикселем группы второй из смежных строк и предшествующие n+1 пикселю из интерполируемых пикселей группы второй из смежных строк попарно распределяют и соответственно сравнивают с последующими, по отношению к n+1 пикселю, пикселями первой из смежных строк, получают абсолютные значения сигналов сравнения уровней пикселей групп по (2n+1) пикселей в сигналах смежных строк, с использованием которых устанавливают в совокупности сравниваемых пикселей пару пикселей, имеющих с максимальную корреляцию по уровню, вычисляют с использованием этих двух пикселей смежных строк среднее значение соответствующего интерполированного пикселя дополнительной строки или вычисляют среднее значение соответствующего интерполированного пикселя дополнительной строки с использованием (n+1)-x пикселей в группах пикселей первой и второй смежных строк, интерполированный сигнал пикселя в сигналах дополнительных строк заменяют пикселем предшествующего поля в участках видеосигнала данного поля, отражающих отсутствие движения объектов, сигналы строк данного поля и полученные в результате выполнения интерполяции и замены пикселей сигналы дополнительных строк преобразовывают в видеосигнал с прогрессивной разверткой, частота и число строк развертки в кадрах которого соответственно удваивают.Accordingly, the above in the method of converting a signal of a television image corresponding to [Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.], the original video signal, consisting of time-consistent frame signals containing the corresponding signals of the fields of even and odd lines, is converted into a set of time-combined video signals of the fields of the current and previous frames, which simultaneously and independently reflect the group fields corresponding to this signal according to (2n +1) pixels that are identical in sequence in the signals of adjacent lines and symmetrically distributed around n + 1 pixels of each group, and reflect in sequence n + 1 pixel of a signal with the rocks of the previous field, the position of which in the intraframe space coincides with the center of the line spacing in the indicated adjacent lines of this field, by comparing the signals of the current and previous frames, sections of the video signal of this field, reflecting the absence and presence of movements of objects subjected to video control, are obtained by interpolation within the indicated groups ( 2n + 1) pixels in the signals of adjacent lines pixels of additional signals of scan lines, with the previous n + 1 pixels and n + 1 pixels from int the pixels of the group of the first of adjacent rows are distributed in pairs and accordingly independently compared with the next, with respect to n + 1 pixels, and n + 1 pixels of the group of the second of adjacent rows and the previous n + 1 pixels of the interpolated pixels of the group of the second of adjacent rows and, respectively, compared with the subsequent, with respect to n + 1 pixels, pixels of the first of adjacent lines, the absolute values of the signals for comparing the pixel levels of groups of (2n + 1) pixels in the signals of adjacent lines are obtained using where a pair of pixels having a maximum level correlation are set in the set of compared pixels, the average value of the corresponding interpolated pixel of the additional line is calculated using these two pixels of adjacent lines, or the average value of the corresponding interpolated pixel of the additional line is calculated using (n + 1) -x pixels in the pixel groups of the first and second adjacent lines, the interpolated pixel signal in the additional line signals is replaced by the pixel before of the corresponding field in the video signal portions of this field, reflecting the lack of movement of objects, the signals of the lines of this field and the signals of additional lines obtained as a result of interpolation and pixel replacement are converted into a progressive-scan video signal, the frequency and number of scan lines of which are doubled accordingly.

Недостатком способа по схеме преобразования развертки [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.] является низкое качество преобразования и соответственно воспроизведения с увеличенными частотой и числом строк малоконтрастных вертикальных, наклонных линий и границ, а также воспроизведения горизонтальных линий и границ, соответствующих, в пределах внутрикадрового пространства, движущимся деталям телевизионных изображений.The disadvantage of this method according to the conversion pattern of the scan [US Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.] is the low quality of conversion and, accordingly, reproduction with increased frequency and number of lines of low-contrast vertical, oblique lines and borders, as well as reproduction of horizontal lines and borders corresponding, within intra-frame space, to the moving parts of television images.

Основной вариант реализации устройства в соответствии со схемой преобразования развертки [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.]. содержит блок обнаружения движения, последовательно включенные блоки совмещения во времени смежных сигналов кадров, полей, строк и групп пикселей сигнала поля в структуре телевизионного сигнала, выполненные на основе использования блоков задержки на необходимые интервалы времени: первого блока задержки на время, меньшее длительности телевизионного сигнала поля на половину длительности одной строки, блока задержки на время одной строки, второго блок задержки на время, меньшее длительности телевизионного сигнала поля на половину длительности одной строки (в описании указанного Пат. 2257684 соответственно блоки (262Н), (1Н), (262Н)), блоков задержки на время, равное одному периоду следования отсчетов (пикселей, элементов) в пределах строк телевизионного сигнала (в описании указанного Пат. 2257684 соответственно блоки (D)), блок обнаружения направления (через точку интерполяции) наибольшей корреляции пикселей телевизионного сигнала строки, расположенной по отношению к точке интерполяции, в пределах внутрикадрового пространства, сверху, и пикселей телевизионного сигнала строки, расположенной по отношению к точке интерполяции, в пределах внутрикадрового пространства, снизу, выходы которого подключены ко входам управления блока вычисления среднего значения пикселей по направлению наибольшей корреляции, состоящего из первого и второго блоков выбора направления усреднения пикселей входного телевизионного сигнала строки, расположенной по отношению к точке интерполяции, в пределах внутрикадрового пространства, сверху, и пикселей телевизионного сигнала строки, расположенной по отношению к точке интерполяции, в пределах внутрикадрового пространства, снизу, из первого блока суммирования, и блока умножения с фиксированным (K=0,5) коэффициентом, два блока умножения соответственно с регулируемыми (K и 1-K) коэффициентами, определяющими вес межполевой и внутриполевой интерполяционных составляющих при их усреднении, второй блок суммирования и блок двухскоростного преобразования.The main embodiment of the device in accordance with the scan conversion scheme [US Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.]. contains a motion detection unit, sequentially connected time alignment blocks of adjacent frames, fields, lines and pixel groups of the field signal in the television signal structure, based on the use of delay units for the necessary time intervals: the first delay unit for a time shorter than the duration of the television field signal half the length of one line, a delay unit for the duration of one line, the second delay unit for a time less than the length of the television field signal by half the length single line (in the description of the specified Pat. 2257684, respectively, blocks (262Н), (1Н), (262Н)), delay units for a time equal to one period of following samples (pixels, elements) within the lines of the television signal (in the description of the specified Pat .2257684, respectively, blocks (D)), the direction detection unit (via the interpolation point) of the greatest correlation of the pixels of the television signal of the line located relative to the interpolation point, within the intraframe space, above, and the pixels of the television signal of the line, position within the intraframe space, from the bottom, the outputs of which are connected to the control inputs of the unit for calculating the average pixel value in the direction of greatest correlation, consisting of the first and second units for choosing the averaging direction of the pixels of the input television signal of the line located relative to the point interpolation, within the intraframe space, above, and the pixels of the television signal of the line located relative to the interpolation point, to the limit x of intraframe space, from the bottom, from the first summing unit, and the multiplication unit with a fixed (K = 0.5) coefficient, two multiplication units, respectively, with adjustable (K and 1-K) coefficients that determine the weight of the interfield and intrafield interpolation components when averaging , a second summing unit and a two-speed conversion unit.

Сигнал телевизионных изображений с прогрессивным порядком следования сигналов строк (с удвоением их числа в каждом поле по сравнению с исходным телевизионным сигналом) поступает на выход основного варианта устройства.The signal of television images with a progressive sequence of string signals (with a doubling of their number in each field compared to the original television signal) is output from the main version of the device.

При этом в блоке обнаружения движения осуществляют оценку наличия движения в пределах межкадрового направления. Для этого ко входам данного блока подключают исходный телевизионный сигнал и сигнал, полученный после последовательной задержки в блоках задержки (262Н), (1Н), (262Н) на время, равное длительности соответственно кадра (525Н периодов (Н) следования строк). Указанная задержка позволяет обеспечить совмещение во времени и осуществить сравнительную оценку уровней пикселей в текущих и предшествующих (текущим) кадрах телевизионного сигнала. При сравнении осуществляют выявление участков с наличием изменений уровней телевизионных сигналов в текущих, по отношению к предшествующим, кадрах, что обычно связано с наличием в данных участках телевизионных сигналов составляющих сигналов изображений движущихся объектов. В блоке обнаружения движения формируют соответствующие сигналы, обеспечивающие управление разделением телевизионных сигналов в пределах строк (полей) на участки с наличием и отсутствием движущихся объектов. Сформированные сигналы управления (соответственно K и 1-K) поступают на выходы блока обнаружения движения и определяют изменения регулируемых коэффициентов двух блоков умножения. В случаях отсутствия движения в качестве пиксела точки интерполяции используют пиксель сигнала предшествующего поля (после задержки в соответствующих блоках), координаты местоположения которого во внутрикадровом пространстве совпадают с координатами точки интерполяции.At the same time, in the motion detection unit, the presence of movement within the inter-frame direction is evaluated. To do this, connect the original television signal and the signal received after successive delay in the delay blocks (262Н), (1Н), (262Н) for a time equal to the duration of the frame, respectively (525Н periods (H) of following the lines) to the inputs of this unit. The specified delay allows for time alignment and a comparative assessment of pixel levels in the current and previous (current) frames of the television signal. When comparing, they identify areas with the presence of changes in the levels of television signals in the current frames relative to the previous ones, which is usually associated with the presence in these areas of television signals of the constituent image signals of moving objects. In the motion detection unit, corresponding signals are generated that provide control over the separation of television signals within lines (fields) into sections with and without moving objects. The generated control signals (K and 1-K, respectively) are fed to the outputs of the motion detection unit and determine changes in the adjustable coefficients of the two multiplication units. In cases where there is no movement, the pixel of the signal of the previous field (after a delay in the corresponding blocks) is used as the pixel of the interpolation point, the coordinates of the location of which in the intraframe space coincide with the coordinates of the interpolation point.

Телевизионный сигнал с выхода блока задержки (262Н) смещен во времени по отношению к сигналу на входе основного варианта устройства на 262 периода следования строк. Данный сигнал дополнительно задерживают на один период следования строк. Телевизионные сигналы смежных строк сигналов полей одновременно со входа и с выхода блока задержки на строку поступают на входы А, В, С и D, Е, F блока обнаружения направления интерполяции. При этом телевизионные сигналы нижней и верхней (дополнительно задержанной на период строки) строк (в сигналах полей) со входа и с выхода блока задержки на строку непосредственно поступают соответственно на входы F и С. Эти же сигналы поступают на входы блока обнаружения направления Е и В, а также D и А соответственно с задержкой (через блоки реализации задержки (D)) на время, равное одному периоду следования отсчетов (пикселов, элементов) в пределах строк телевизионного сигнала, и с задержкой (через блоки задержки (D)) на время, равное двум периодам следования отсчетов (пикселов, элементов) в пределах строк телевизионного сигнала. Параллельно телевизионные сигналы строк, поступающие на входы С, В, А и F, Е, D блока обнаружения направления, соединены с сигнальными входами блока вычисления среднего значения, а выходы блока обнаружения направления соединены со входами управления блока вычисления среднего значения. При этом выход блоков задержки на время, равное длительности строки, непосредственно, через блок задержки (D) на время, равное одному периоду (D) следования отсчетов (пикселов, элементов) в пределах строк телевизионного сигнала, и через два таких блока подключен в блоке вычисления среднего значения к трем сигнальным входам первого блока, а вход блока задержки на время, равное длительности строки, аналогичным образом, непосредственно и через блоки задержки, подключен здесь к сигнальным входам второго блока выбора вариантов усреднения пикселов телевизионного сигнала смежных строк, расположенных по отношению к точке интерполяции, во внутрикадровом пространстве, сверху и снизу.The television signal from the output of the delay unit (262H) is shifted in time with respect to the signal at the input of the main variant of the device by 262 lines period. This signal is additionally delayed by one row period. Television signals of adjacent lines of field signals simultaneously from the input and output of the delay unit to the line are supplied to the inputs A, B, C and D, E, F of the interpolation direction detection unit. In this case, the television signals of the lower and upper (additionally delayed for a period of the line) lines (in the field signals) from the input and output of the delay unit to the line directly go to the inputs F and C, respectively. These same signals go to the inputs of the direction detection unit E and B , as well as D and A, respectively, with a delay (through delay implementation blocks (D)) for a time equal to one period of following samples (pixels, elements) within the lines of a television signal, and with a delay (through delay blocks (D)) for a while equal to two periods am following samples (pixel elements) within lines of the television signal. In parallel, the television signals of the lines supplied to the inputs C, B, A and F, E, D of the direction detecting unit are connected to the signal inputs of the average value calculating unit, and the outputs of the direction detecting unit are connected to the control inputs of the average value calculating unit. In this case, the output of the delay blocks for a time equal to the length of the line directly through the delay block (D) for a time equal to one period (D) of the following samples (pixels, elements) within the lines of the television signal, and through two such blocks is connected in the block calculating the average value to the three signal inputs of the first block, and the input of the delay block for a time equal to the duration of the line, in the same way, directly and through the delay blocks, is connected here to the signal inputs of the second block of the choice of pixel averaging options in the television signal of adjacent lines located with respect to the interpolation point, in the intraframe space, above and below.

На управляющие входы указанных блоков выбора вариантов усреднения пикселов телевизионного сигнала смежных строк поступают от блока обнаружения направления сигналы управления, обеспечивающие выбор сочетания на выходах блоков выбора пикселов смежных строк для последующего их усреднения в первом блоке суммирования. В блоке умножения соответственно с фиксированным (K=0,5) коэффициентом устраняется увеличение амплитуды результирующего пикселя, возникающее как результат суммирования двух пикселей в первом блоке суммирования.The control inputs to the control inputs of these blocks for choosing the averaging pixels of the television signal of adjacent lines from the direction detecting unit provide control signals for selecting a combination of the outputs of the blocks for selecting pixels of adjacent lines for their subsequent averaging in the first summing unit. In the multiplication block, respectively, with a fixed (K = 0.5) coefficient, the increase in the amplitude of the resulting pixel that occurs as a result of summing two pixels in the first summing block is eliminated.

В блоке обнаружения движения формируют соответствующие сигналы управления (по схеме соответственно K и 1-K), обеспечивающие разделение сигналов в пределах строк (полей) на участки с наличием и отсутствием движущихся объектов. Сформированные сигналы управления (K=1 в случае, когда движение в точке интерполяции не обнаружено) должны быть совмещены во времени с пикселями телевизионного сигнала, полученными при межстрочной интерполяции. Аналогичное совмещение должно быть осуществлено по отношению к используемым пикселам телевизионных сигналов, полученных после последовательной задержки (262Н), (1Н) и после последовательной задержки в блоках (262Н), (1Н), (262Н) на время, равное длительности соответственно кадра. Необходимое совмещение во времени указанных выше сигналов реализуют в схеме за счет использования соответствующих независимых блоков задержки (D) на время, равное одному периоду следования отсчетов (пикселей, элементов) в пределах строк телевизионного сигнала.In the motion detection unit, corresponding control signals are generated (according to the scheme K and 1-K, respectively), which ensure the separation of signals within the lines (fields) into sections with and without moving objects. The generated control signals (K = 1 in the case when no movement at the interpolation point is detected) should be combined in time with the pixels of the television signal obtained by line-to-line interpolation. A similar combination should be made with respect to the pixels used for television signals received after successive delays (262H), (1H) and after successive delays in blocks (262H), (1H), (262H) for a time equal to the duration of the frame, respectively. The necessary combination of the above signals in time is realized in the circuit by using the corresponding independent delay units (D) for a time equal to one period of following samples (pixels, elements) within the lines of a television signal.

Телевизионные сигнала пикселей, полученные в результате осуществления межстрочной интерполяции и пикселей предшествующего поля поступают на сигнальные входы блоков умножения соответственно с регулируемыми (на основе использования упомянутых сигналов управления К и 1-K) коэффициентами, определяющими вес пикселей от предшествующего поля телевизионных сигналов и пикселей внутриполевой интерполяции при их последующем суммировании. Соответственно на выходе второго блока суммирования получают пиксели телевизионных сигналов строк, соответствующих по своему положению во внутрикадровом пространстве межстрочному интервалу в телевизионном сигнале, который предварительно задерживают в блоке (262Н). Телевизионный сигнал с выхода первого блока (262Н), после задержки в блоках (1Н) и (D) соответственно на время, равное длительности строки и одному периоду следования отсчетов (пикселей, элементов) в пределах строк телевизионного сигнала, поступает на первый вход блока двухскоростного преобразования, на второй вход которого поступает телевизионный сигнал с выхода второго блока суммирования. Указанные сигналы и используются в блоке двухскоростного преобразования для получения на выходе устройства в соответствии со схемой преобразования развертки [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.] телевизионного сигнала с удвоением, по отношению к сигналу на входе, числа и частоты строк.The television signal of pixels obtained as a result of interlinear interpolation and the pixels of the previous field are supplied to the signal inputs of the multiplication units, respectively, with adjustable (based on the use of the mentioned control signals K and 1-K) coefficients that determine the weight of pixels from the previous field of television signals and pixels of field interpolation upon their subsequent summation. Accordingly, at the output of the second summing unit, the pixels of the television signals of the lines corresponding in their position in the intraframe space to the line spacing in the television signal, which are previously delayed in the block (262Н), are received. The television signal from the output of the first block (262H), after a delay in the blocks (1H) and (D), respectively, for a time equal to the length of the line and one period of following samples (pixels, elements) within the lines of the television signal, is fed to the first input of the two-speed block conversion, the second input of which receives a television signal from the output of the second summing unit. These signals are used in the two-speed conversion unit to obtain the output device in accordance with the scan conversion circuit [Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.] of a television signal with a doubling, in relation to the signal at the input, of the number and frequency of lines.

Преобразованный сигнал телевизионных изображений соответственно с прогрессивным порядком следования сигналов строк (с удвоением их числа в каждом поле по сравнению с исходным телевизионным сигналом) поступает на выход основного варианта устройства.The converted television image signal, respectively, with a progressive sequence of string signals (with a doubling of their number in each field compared to the original television signal) is output from the main version of the device.

На сигнальные входы блока обнаружения направления, использованного в основном варианте устройства, одновременно поступают пиксели телевизионного сигнала верхней и нижней строк поля (обозначены соответственно буквами A, B, C и D, E, F), с применением которых осуществляют интерполяционную реставрацию, во внутрикадровом пространстве, пикселей в пределах соответствующего межстрочного интервала. В своей входной части структура данного блока является трехканальной. Каждый из каналов содержит последовательно включенные блоки вычитания входных сигналов, вычисления абсолютного значения, умножения на постоянный коэффициент, обнаружения заданного соотношения вычисленных и умноженных абсолютных значений сигналов разности. К выходам трех блоков обнаружения заданного соотношения вычисленных и нормированных абсолютных значений сигналов разности подключены две схемы логического стробирования.The signal inputs of the direction detection unit used in the main version of the device simultaneously receive the pixels of the television signal of the upper and lower lines of the field (indicated by the letters A, B, C and D, E, F, respectively), using which interpolation restoration is performed in the intraframe space , pixels within the corresponding line spacing. In its input part, the structure of this block is three-channel. Each channel contains sequentially connected blocks for subtracting input signals, calculating the absolute value, multiplying by a constant coefficient, and detecting a given ratio of the calculated and multiplied absolute values of the difference signals. The outputs of the three blocks for detecting a given ratio of calculated and normalized absolute values of the difference signals are connected to two logical gating schemes.

В частности, в первый блок вычитания входят независимые каскады вычитания (по пикселям) трех пикселей верхней и нижней строк, обозначенных соответственно буквами А и F, В и Е, С и D, во второй - каскады вычитания пикселей нижней строки D и Е, Е и F, в третий - каскады вычитания пикселей верхней строки А и В, В и С. Аналогичным образом в первый, второй и третий блоки вычисления абсолютного значения полученных на выходах указанных каскадов вычитания сигналов входят соответственно семь каскадов вычисления абсолютного значения сигналов разности, а в первый, второй и третий блоки умножения на постоянные коэффициенты входят соответственно семь каскадов умножения на числа, каждое из которых может быть представлено как 1/2 в целочисленной степени. Соответственно имеет место уменьшение разрядности чисел определяющих абсолютные значения сигналов разности, что, в конечном итоге, нелинейно снижает воздействие шумов на результат интерполяции.In particular, the first subtraction block includes independent subtraction cascades (in pixels) of the three pixels of the upper and lower rows, denoted by the letters A and F, B and E, C and D, respectively, and the second includes the cascades of subtraction of pixels of the lower row D and E, E and F, in the third - cascades of subtraction of pixels of the upper row A and B, B and C. Similarly, in the first, second and third blocks for calculating the absolute value obtained at the outputs of the indicated cascades of signal subtraction there are seven cascades of computing the absolute value of the difference signals, respectively P he first, second and third blocks multiplying by constant coefficients are respectively seven stages for multiplying numbers, each of which can be represented as 1/2 integer extent. Accordingly, there is a decrease in the bit depth of the numbers determining the absolute values of the difference signals, which, ultimately, nonlinearly reduces the effect of noise on the result of interpolation.

Для идентификации приоритетности вертикального направления интерполяции из абсолютного значения разности входных пикселей В и Е вычитают заданное значение S в соответствующем каскаде вычитания. Таким образом снижается оценка уровня данного сигнала разности.To identify the priority of the vertical direction of interpolation from the absolute value of the difference of the input pixels B and E, the set value S is subtracted in the corresponding subtraction cascade. Thus, the estimate of the level of a given difference signal is reduced.

После умножения абсолютные значения разности входных А и F пикселей и разности входных С и D пикселей поступают на соответствующие входы a и c первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, на вход b которого поступает, после указанных умножения и вычитания, абсолютное значение разности входных В и Е сигналов.After multiplication, the absolute values of the difference between the input A and F pixels and the differences between the input C and D pixels are supplied to the corresponding inputs a and c of the first detection unit of the specified ratio of the calculated absolute values of the difference signals, to the input b of which, after the specified multiplication and subtraction, the absolute value of the difference input B and E signals.

Аналогичным образом, после умножения абсолютные значения разности входных D и Е, А и В сигналов и разности входных Е и F, В и С сигналов поступают на соответствующие входы d, f и e, g второго и третьего блоков обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности. В указанных блоках обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности осуществляют сравнение значений входных сигналов.Similarly, after multiplying the absolute values of the difference of the input D and E, A and B signals and the differences of the input E and F, B and C of the signals are supplied to the corresponding inputs d, f and e, g of the second and third blocks of detection of a given ratio of the calculated absolute values of the signals differences. In these blocks detecting a given ratio of the calculated absolute values of the difference signals, the values of the input signals are compared.

Согласно заданным, логического типа, условиям сравнения текущих соотношений между значениями указанных выше входных сигналов a, b, c, d, e, f, g, на выходах первого, второго и третьего блоков обнаружения (заданного соотношения между вычисленными абсолютными значениями сигналов разности) формируют одиннадцать (соответственно пять, три и три) стробирующих сигналов управления. При этом в состав первой схемы стробирования включены три логических элемента "И", к трем входам первого из которых подключены соответственно пятый выход первого, первый выход второго и второй выход третьего блоков обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности. К трем входам второго из указанных логических элементов подключены соответственно пятый выход первого блока, второй выход второго и первый выход третьего блоков обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности. И, наконец, к трем входам третьего из указанных логических элементов подключены соответственно пятый выход первого блока, третий выход второго и третий выход третьего блоков обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности. Выходы первого, второго и третьего логических элементов, входящих в состав первой схемы стробирования, подключены соответственно ко вторым входам первого, третьего и к третьему входу второго из трех логических элементов, которые входят в состав второй схемы стробирования. Первые же их (трех логических элементов второй схемы стробирования) входы подключены к первому, второму и третьему выходам первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, к четвертому выходу которого подключен второй вход второго логического элемента второй схемы стробирования. На выходах второй схемы стробирования получают сигналы управления. Эти сигналы поступают на входы управления блока вычисления среднего значения интерполируемых пикселей и параллельно поступают на управляющие входы первого и второго блоков выбора направления усреднения пикселей телевизионного сигнала смежных строк, расположенных во внутрикадровом пространстве, по отношению к точке интерполяции, сверху и снизу. При этом осуществляется выбор из (подключение к выходам блоков выбора) трех возможных вариантов: усреднение пикселей сигналов смежных строк под +90° (по вертикали), усреднение пикселей сигналов смежных строк под углом плюс 45° и усреднение пикселей сигналов смежных строк под углом минус 45°.According to the specified, logical type, conditions for comparing the current ratios between the values of the above input signals a, b, c, d, e, f, g, at the outputs of the first, second and third detection blocks (a given ratio between the calculated absolute values of the difference signals) form eleven (respectively five, three and three) gating control signals. At the same time, three logical elements “AND” are included in the structure of the first gating circuit, the fifth output of the first, the first output of the second and second output of the third detection blocks of a predetermined ratio of the calculated absolute values of the difference signals are connected to three inputs of the first one, respectively. The fifth output of the first block, the second output of the second and the first output of the third detection blocks of a predetermined ratio of the calculated absolute values of the difference signals are respectively connected to the three inputs of the second of these logic elements. And, finally, the fifth output of the first block, the third output of the second and third output of the third detection blocks of a predetermined ratio of the calculated absolute values of the difference signals are respectively connected to the three inputs of the third of these logic elements. The outputs of the first, second, and third logic elements that make up the first gating circuit are connected respectively to the second inputs of the first, third, and third inputs of the second of the three logic elements that make up the second gating circuit. Their first (three logical elements of the second gating circuit) inputs are connected to the first, second and third outputs of the first detection unit of a given ratio of the calculated absolute values of the difference signals, to the fourth output of which the second input of the second logical element of the second gating circuit is connected. The outputs of the second gating circuit receive control signals. These signals are fed to the control inputs of the unit for calculating the average value of the interpolated pixels and in parallel to the control inputs of the first and second blocks for selecting the averaging pixels of the television signal of adjacent lines located in the intraframe space with respect to the interpolation point, above and below. At the same time, three possible options are selected from (connecting to the outputs of the selection blocks): averaging the pixels of the signals of adjacent lines at + 90 ° (vertical), averaging the pixels of the signals of adjacent lines at an angle of plus 45 ° and averaging the pixels of the signals of adjacent lines at an angle of minus 45 °.

Кроме рассмотренной схемы преобразования развертки в описании к изобретению [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.] предложен вариант осуществления схемы, отличающийся по структуре за счет изменения позиции включения и конфигурации блока вычисления среднего значения, который подключен к выходам блока совмещения строк и групп пикселей сигнала второго поля и к трем сигнальным входам которого независимо и последовательно подключены блоки суммирования и блоки умножения с фиксированным (K=0,5) коэффициентом, выходы которых соединены с сигнальными входами блока выбора направления усреднения пикселей телевизионного сигнала смежных строк, расположенных во внутрикадровом пространстве, по отношению к точке интерполяции, сверху и снизу, причем управляющие входы блока выбора направления соединены с соответствующими выходами управления блока обнаружения направления (через точку интерполяции) наибольшей корреляции пикселей телевизионного сигнала строки, расположенной по отношению к точке интерполяции, в пределах внутрикадрового пространства, сверху, и пикселей телевизионного сигнала строки, расположенной по отношению к точке интерполяции, в пределах внутрикадрового пространства, снизу, а его выход соединен с сигнальным входом блока умножения с регулируемым (на основе подключения сигнала управления 1-K от блока обнаружения движения) коэффициентом.In addition to the considered scanning conversion scheme in the description of the invention [Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.], an embodiment of the circuit is proposed, which differs in structure by changing the switching position and configuration of the average value calculation unit, which is connected to the outputs of the unit for combining strings and groups of pixels of the second field signal and to the three signal inputs of which summation blocks and blocks are independently and sequentially connected multiplications with a fixed (K = 0.5) coefficient, the outputs of which are connected to the signal inputs of the unit for choosing the averaging pixels of the television signal of adjacent lines, located x in the intraframe space, with respect to the interpolation point, above and below, and the control inputs of the direction selection unit are connected to the corresponding control outputs of the direction detection unit (via the interpolation point) of the greatest correlation of pixels of the television signal of the line located relative to the interpolation point, within the intraframe space, above, and the pixels of the television signal of the line located relative to the interpolation point, within the intraframe space, below memory, and its output is connected to the signal input of the multiplication unit with an adjustable (based on the connection of the 1-K control signal from the motion detection unit) coefficient.

Кроме рассмотренной схемы преобразования развертки, представленной на фиг.4, в описании к изобретению [Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки /Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.] предложен также вариант осуществления схемы, отличающийся тем, что ко входу устройства подключен вход блока задержки на интервал, равный длительности одного периода следования строк (1 Н) телевизионного сигнала данного поля, состоящего из блока задержки телевизионного сигнала на время, равное длительности строки, а выход блока умножения с фиксированным (K=0,5) коэффициентом непосредственно подключают ко второму входу блока двухскоростного преобразования развертки.In addition to the considered scanning conversion scheme presented in figure 4, in the description of the invention [Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; applicant and patent holder Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.] an embodiment of the circuit is also proposed, characterized in that the input of the delay unit is connected to the input of the delay unit for an interval equal to the length of one period of following the lines (1 N) of the television signal of this field, consisting of a delay unit of the television signal for a time equal to the length of the line and the output of the multiplication unit with a fixed (K = 0.5) coefficient is directly connected to the second input of the two-speed sweep conversion unit.

Соответственно ко входу устройства в данном случае подключен блок совмещения групп пикселей смежных в сигнале поля строк, содержащий блок задержки на интервал времени, равный периоду следования строк телевизионного сигнала, и блоки задержки (D) на время, равное одному периоду следования пикселей в пределах строк телевизионного сигнала, при этом вход блока задержки на время строки соединен со входом первых двух последовательно включенных блоков задержки (D) на время, равное одному периоду следования пикселей в пределах строк телевизионного сигнала, и выход блока задержки на время строки соединен со входом вторых двух последовательно включенных блоков задержки (D) на время, равное одному периоду следования пикселей в пределах строк телевизионного сигнала, входы и выходы каждого из последовательно включенных блоков задержки (D) соединены с шестью входами блока обнаружения направления и соединены соответственно с тремя сигнальными входами первого и тремя сигнальными входами второго блоков выбора направления усреднения пикселей телевизионного сигнала, выходы блока обнаружения направления параллельно соединены с первым, вторым и третьим входами управления каждого из блоков выбора направления усреднения, выходы которых подключены к первому и второму входам блока суммирования выбранных пикселей, выход блока суммирования через блок умножения с фиксированным (K=0,5) коэффициентом подключен ко второму входу блока двухскоростного преобразования, с первым входом которого через блок задержки (D) на интервал времени, равный одному периоду следования пикселей в пределах строк телевизионного сигнала, соединен выход блока задержки на интервал времени, равный периоду следования строк, к выходу устройства подключен выход блока двухскоростного преобразования.Accordingly, in this case, a unit for combining groups of pixels adjacent to the signal in the field of lines is connected to the input of the device, containing a delay unit for a time interval equal to the period of following the lines of the television signal, and delay units (D) for a time equal to one period of following pixels within the lines of the television signal, while the input of the delay unit for the line time is connected to the input of the first two series-connected delay units (D) for a time equal to one pixel period within the lines of the television about the signal, and the output of the delay unit for the time of the line is connected to the input of the second two series-connected delay units (D) for a time equal to one pixel period within the lines of the television signal, the inputs and outputs of each of the series-connected delay units (D) are connected to six inputs of the direction detection unit and are connected respectively to the three signal inputs of the first and three signal inputs of the second blocks of the choice of the direction of averaging pixels of the television signal, the outputs of the block The directions are connected in parallel with the first, second, and third control inputs of each of the averaging direction selection blocks, the outputs of which are connected to the first and second inputs of the summation block of the selected pixels, the output of the summation block through the multiplication block with a fixed (K = 0.5) coefficient is connected to the second input of the two-speed conversion unit, with the first input of which through the delay unit (D) for a time interval equal to one pixel period within the lines of the television signal, the output is connected Delay unit time interval equal to the repetition period of the rows to the output devices connected to the output double speed conversion unit.

Здесь блок задержки на время, равное длительности строки обеспечивает совпадение во времени сигналов текущей и предшествующей строк телевизионного сигнала и по существу является соответствующим блоком совмещения пикселей сигналов строк. С применением блоков задержки (D) на время, равное одному периоду следования отсчетов (пикселей, элементов) в пределах строк телевизионного сигнала, в данном устройстве обеспечено также совмещение во времени групп пикселей текущей и предшествующей во времени сигналов строк данного телевизионного сигнала поля. Назначение остальных блоков в данном варианте схемы не имеет отличий по сравнению с предшествующими версиями.Here, the time delay unit equal to the line duration ensures the coincidence in time of the signals of the current and previous lines of the television signal and is essentially a corresponding unit of pixel pixel alignment of the line signals. Using delay units (D) for a time equal to one period of following samples (pixels, elements) within the lines of a television signal, this device also provides a combination in time of pixel groups of the current and previous time signals of the lines of a given television field signal. The purpose of the remaining blocks in this version of the scheme does not differ in comparison with previous versions.

Недостатком данного варианта являются потери четкости преобразованных изображений в вертикальном (во внутрикадровом пространстве) направлении.The disadvantage of this option is the loss of clarity of the converted images in the vertical (in intraframe space) direction.

Недостатком же общего варианта устройства по схеме преобразования развертки [рис.4 в Пат. 2257684 Российская федерация, МПК7 H04N 7/01. Схема преобразования развертки / Мацунага Сеидзи, Онодера Дзикеда, Икеда Макото; заявитель и патентообладатель Фудзитсу дженерал лимитед. - №2002123061/09; заявлено 22.09.2000; опубл. 27.07.2005, Бюл. №21. - 32 с.; ил.] является существенное снижение качества преобразования и соответственно воспроизведения телевизионных изображений с увеличенными частотой и числом строк в условиях, когда преобразованию подвергается телевизионный сигнал изображений, содержащий, с некоторым приближением, горизонтально ориентированные линии, границы и детали, с относительно невысоким отношением сигнал/шум, что обусловливает увеличение ошибок обнаружения направления (через точку интерполяции) наибольшей корреляции пикселей телевизионных сигналов интерполируемых строк и реализации, собственно, интерполяции.The disadvantage of the General variant of the device according to the conversion pattern of the scan [Fig. 4 in Pat. 2257684 Russian Federation, IPC 7 H04N 7/01. Sweep / Matsunaga Seiji, Onodera Jikeda, Ikeda Makoto conversion chart; Applicant and Patent Holder, Fujitsu General Limited. - No. 2002123061/09; claimed September 22, 2000; publ. July 27, 2005, Bull. No. 21. - 32 s .; ill.] is a significant decrease in the quality of conversion and, accordingly, the reproduction of television images with an increased frequency and number of lines under conditions when the television image signal is converted, containing, with some approximation, horizontally oriented lines, borders and details, with a relatively low signal to noise ratio , which leads to an increase in direction detection errors (through the interpolation point) of the greatest correlation of pixels of television signals, we interpolate strings and the implementation, in fact, of interpolation.

Задачей, решаемой в предлагаемом изобретении, является улучшение качества воспроизведения изображений сигналов изображений за счет увеличения в преобразуемых последовательных сигналах полей числа и частоты строк и устранения сопутствующих используемому в исходном телевизионном сигнале чересстрочному растру геометрических искажений и искажений интерполяции, которые возникают из-за действия составляющих шума в структуре преобразованных сигналов кадров, при передаче изменений формы и на границах телевизионных изображений движущихся объектов, угол φ0 ориентации которых изменяется во внутрикадровом пространстве.The problem to be solved in the present invention is to improve the quality of reproducing images of image signals by increasing the number and frequency of lines in the converted serial signals and eliminating the interlaced raster of geometric distortions and interpolation distortions used in the original television signal that arise due to the action of noise components in the structure of converted frame signals, when transmitting shape changes and at the boundaries of television images of moving objects, the orientation angle φ 0 of which changes in the intraframe space.

Для решения поставленной задачи в способе преобразования сигнала изображения исходный видеосигнал, состоящий из последовательных во времени и модулированных по амплитуде пикселей сигналов телевизионных кадров, отражающих последовательное распределение, во времени и соответственно во внутрикадровом пространстве, пикселей сигналов полей четных и нечетных строк, преобразовывают в группу совмещенных во времени сигналов трех смежных полей, первого текущего во времени, второго, предшествующего текущему и используемого при межстрочной интерполяции, третьего, предшествующего второму, совмещают во времени сигналы строк и предшествующих, смежных во внутриполевом пространстве, строк сигнала второго поля, совмещают во времени в сигналах строк и предшествующих смежных строк этого поля эквивалентные, по порядку следования, группы пикселей, симметрично распределенные в смежной окрестности каждого n+1 пикселя с периодом, равным периоду следования пикселей в сигналах указанных строк, с n+1, по порядку следования, пикселем сигнала строки третьего поля, положение n+1 пикселя в котором совпадает с центром межстрочного промежутка в указанных смежных строках второго поля и общим центром симметрии совмещенных групп пикселей, получают межстрочной интерполяцией в пределах указанных групп пикселей смежных строк второго поля пиксели дополнительных сигналов строк развертки, соответствующие, по положению во внутрикадровом пространстве, центру межстрочного промежутка и общему центру симметрии групп по 2n+1 пикселей в сигналах смежных строк, при этом вычитают симметрично расположенные, по отношению к центру межстрочного промежутка, пиксели групп первой и второй строки и получают пиксели соответствующих независимых сигналов разности амплитуд пикселей групп в сигналах смежных строк, с использованием которых устанавливают в совокупности сравниваемых по амплитуде пикселей второго поля пару (пары) интерполируемых пикселей, имеющих амплитуду сигналов разности, которая не превышает заданное пороговое значение, вычисляют с использованием соответствующих пар совмещенных пикселей сигналов смежных строк среднее значение амплитуды соответствующего интерполирующего по межстрочному направлению n+1 пикселя дополнительной строки, используют для интерполирования пикселя дополнительной строки пиксель, полученный усреднением соответствующих пикселей первой и второй смежных строк, для которых характерна минимальная разность в амплитуде сравниваемых пикселей, преобразовывают пиксели сигналов строк второго поля и сигналов дополнительных строк в видеосигнал с прогрессивной разверткой, частоту и число строк развертки в кадрах которого соответственно удваивают, перед вычислением амплитуды интерполированного пикселя увеличивают число совмещенных во времени и симметрично распределенных по отношению к центру межстрочного промежутка и общему центру симметрии сигналов смежных строк и соответствующих групп совмещенных пикселей в сигналах строк второго поля с получением соответствующей матрицы совмещенных пикселей, совмещают во времени полученные сигналы строк и групп пикселей в сигналах строк второго поля с матрицами совмещенных пикселей первого и третьего полей, положение центрального пикселя строк которых, во внутрикадровом пространстве, совпадает с общим межстрочным центром симметрии матрицы совмещенных пикселей второго поля, ограничивают протяженность спектра огибающей последовательностей пикселей в матрицах пикселей второго поля в горизонтальном, во внутрикадровом пространстве, направлении, при этом ограничение полосы частот реализуют на основе весовых суммирований двух и более смежных и вычитания удаленных по положению в строках пикселей и нормировании полученных результатов, которые и используют для получения сигналов разности пар пикселей смежных строк второго поля, раздельно получают сигналы межстрочных разностей в пределах матриц совмещенных пикселей во внутрикадровом пространстве до и после центра межстрочного промежутка указанных двух смежных строк второго поля, попарно вычитают в каждом из сигналов первого и третьего полей симметрично распределенные, по отношению к центральному пикселю, пиксели матриц, получают среднее значение пар пикселей, разность которых не превышает первый заданный порог, вычитают из каждого полученного среднего значения пикселя отдельной пары значение центрального пикселя, суммируют с центральным пикселем в каждом из сигналов первого и третьего полей лишь пиксели всех тех из пар, разность средних значений и значения центрального пикселя которых не превышает заданное, по максимальной амплитуде, второе пороговое, значение, нормируют, при наличии суммируемых пикселей, полученные результаты независимых, в первом и втором полях, суммирований по амплитудам и полученные центральные пиксели первого и третьего полей вычитают с последующей оценкой наличия превышения заданным третьим пороговым значением амплитуды полученного пикселя разности, при наличии которого суммируют и нормируют уже указанные полученные центральные пиксели первого и третьего полей с определением значения пикселя интерполяции по межкадровому направлению, которое устанавливают результатом интерполяции при превышениях амплитудой всех сигналов разности ограниченных по протяженности спектра огибающей последовательностей пикселей первой и второй смежных строк второго поля заданного четвертого порогового значения, суммируют и нормируют результаты суммирования пикселей межстрочной и межкадровой интерполяций при отсутствии превышений соответствующими сигналами разности соответственно третьего и четвертого пороговых значений, устанавливают результатом интерполяции полученное при этом значение пикселя, получают значение интерполируемого пикселя интерполяцией пикселей смежных строк второго поля по вертикальному направлении при превышении соответствующих заданных пороговых значений сигналами разности и по межкадровому и по межстрочному направлениям, при этом устанавливают в процессе усреднения вес пикселей до и после центра межстрочного промежутка смежных строк второго поля, обратно пропорциональным величинам амплитуд сигналов межстрочных разностей в пределах соответствующей матрицы совмещенных пикселей.To solve the problem in the method of converting the image signal, the original video signal, consisting of time-consistent and modulated by the amplitude of the pixels of the signals of the television frames that reflect the sequential distribution, in time and, accordingly, in the intraframe space, the pixels of the signals of the fields of even and odd lines, are converted into a group of combined in time of signals of three adjacent fields, the first current in time, the second, preceding the current and used for line-spacing and Interpolations of the third, preceding the second, combine in time the signals of the lines and previous, adjacent in-field space, lines of the signal of the second field, combine in time in the signals of the lines and previous adjacent lines of this field equivalent, in order of sequence, pixel groups symmetrically distributed in the adjacent neighborhood of each n + 1 pixel with a period equal to the period of the pixels in the signals of the specified lines, with n + 1, in order of sequence, the pixel of the signal of the row of the third field, the position of n + 1 pixels in which m coincides with the center of the line spacing in the indicated adjacent lines of the second field and the general center of symmetry of the combined pixel groups, get line-to-line interpolation within the specified groups of pixels of adjacent lines of the second field, the pixels of the additional signals of the scan lines corresponding, according to the position in the frame, to the center of the line of space and the total center of symmetry of the groups of 2n + 1 pixels in the signals of adjacent lines, while subtracting symmetrically located, relative to the center of the line spacing the interval, the pixels of the groups of the first and second lines, and receive the pixels of the corresponding independent signals of the difference in the amplitudes of the pixels of the groups in the signals of adjacent lines, using which a pair (pairs) of interpolated pixels having an amplitude of the difference signals that does not exceed the predetermined threshold value is calculated using the corresponding pairs of aligned pixels of adjacent row signals the average amplitude value of the corresponding interpolator In the interline direction, n + 1 pixels of the additional line, a pixel obtained by averaging the corresponding pixels of the first and second adjacent lines, which are characterized by the minimum difference in the amplitude of the compared pixels, is used to interpolate the pixel of the additional line; the pixels of the signals of the second field lines and the signals of additional lines are converted to progressive scan video signal, the frequency and number of scan lines in which frames are respectively doubled, before calculating the amplitude of the inter of a lined pixel, the number of time-aligned and symmetrically distributed with respect to the center of the line spacing and the common center of symmetry signals of adjacent lines and corresponding groups of combined pixels in the signals of the second field lines is increased to obtain the corresponding matrix of combined pixels, the obtained signals of the lines and groups of pixels are combined in time signals of rows of the second field with matrices of combined pixels of the first and third fields, the position of the central pixel of the rows of which, in the intraframe space, coincides with the common interlinear center of symmetry of the matrix of combined pixels of the second field, limit the length of the envelope spectrum of the sequences of pixels in the matrix of pixels of the second field in the horizontal, in-frame space direction, while limiting the frequency band is based on weighted sums of two or more adjacent and subtraction removed by position in the rows of pixels and normalizing the results obtained, which are used to obtain signals of the difference of pairs of pixels adjacent lines of the second field, separately receive the signals of line spacing within the matrices of aligned pixels in the intraframe space before and after the center of the line spacing of the two adjacent lines of the second field, are pairwise subtracted in each of the signals of the first and third fields symmetrically distributed relative to the central pixel, matrix pixels, get the average value of pairs of pixels, the difference of which does not exceed the first specified threshold, subtract from each received average pixel value of an individual pair the value of the central pixel, summed with the central pixel in each of the signals of the first and third fields, only the pixels of all those pairs, the difference between the average values and the value of the central pixel of which does not exceed the specified second maximum threshold value, normalize, if there are summed pixels , the obtained results of independent, in the first and second fields, summation over the amplitudes and the obtained central pixels of the first and third fields are subtracted with a subsequent assessment of the presence of excess specified by the third the threshold value of the amplitude of the obtained pixel difference, in the presence of which summarize and normalize the already obtained central pixels of the first and third fields with the definition of the value of the interpolation pixel in the inter-frame direction, which is set by interpolation when the amplitude exceeds all the difference signals limited by the length of the spectrum of the envelope of the pixel sequences of the first and the second adjacent rows of the second field of the specified fourth threshold value, summarize and normalize the ults of summing pixels of interline and interframe interpolations in the absence of excesses of the respective signals of the difference of the third and fourth threshold values, set the interpolation result of the pixel value obtained by interpolation, obtain the interpolated pixel value by interpolating pixels of adjacent rows of the second field in the vertical direction when the corresponding predetermined threshold values are exceeded by difference signals in both inter-frame and inter-line directions, while poured in the weight averaging pixels before and after the center interline gap adjacent rows of the second field is inversely proportional to the magnitude of signal amplitudes interline differences between corresponding pixels of the matrix combined.

Для устранения указанных искажений в устройство по прототипу, содержащее вход устройства, блок совмещения строк и групп пикселей телевизионного сигнала второго поля, блок вычисления среднего значения уровня пикселей в сигнале второго поля, информационные входы которого соединены с выходами блока совмещения строк и групп пикселей телевизионного сигнала второго поля, блок выбора пикселей, блок обнаружения направления интерполяции пикселей сигналов смежных строк второго поля с первыми управляющими выходами, подключенными ко входам управления соответствующего блока выбора пикселей, входы информационных сигналов которого соединены с выходами блока вычисления среднего значения уровня пикселей в сигнале второго поля, блок двухскоростного преобразования числа и частоты сигналов строк, независимый информационный вход которого соединен с выходом блока совмещения групп пикселей сигнала второго поля и выход которого подключен к выходу устройства, введены первый блок формирования результирующего пикселя сигнала первого поля, второй блок формирования результирующего пикселя сигнала третьего поля, блок совмещения во времени строк и групп пикселей телевизионного сигнала первого поля, который включен между входом устройства и входом блока совмещения строк и групп пикселей телевизионного сигнала второго поля и выходы которого соединены с информационными входами первого блока формирования результирующего пикселя сигнала первого поля, блок совмещения строк и групп пикселей телевизионного сигнала третьего поля, который подключен к выходу блока совмещения строк и групп пикселей телевизионного сигнала второго поля и выходы которого соединены с информационными входами второго блока формирования результирующего пикселя сигнала третьего поля, первый блок вычисления результирующего пикселя сигналов первого и третьего полей, первый информационный вход которого соединен с выходом первого блока формирования результирующего пикселя сигнала первого поля и второй информационный вход которого соединен с выходом второго блока формирования результирующего пикселя третьего поля, второй блок вычисления результирующего пикселя сигнала второго поля, информационные входы которого соединены с выходами блока выбора пикселей, и третий блок вычисления результирующего пикселя сигналов первого, второго и третьего полей, блок горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, входы которого соединены с выходами блока совмещения строк и групп пикселей телевизионного сигнала второго поля, блок формирования экстраполированного пикселя сигнала второго поля, первые входы которого также соединены с информационными выходами блока совмещения строк и групп пикселей телевизионного сигнала второго поля, вторые информационные входы блока формирования экстраполированного пикселя сигнала второго поля соединены с выходами блока горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, выходы которого соединены со входами блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля, вторые и третьи управляющие выходы блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля подключены ко входам управления второго блока вычисления результирующего пикселя сигнала второго поля и ко входам управления третьего блока вычисления результирующего пикселя сигналов первого, второго и третьего полей, другой вход управления которого соединен с управляющим выходом первого блока вычисления результирующего пикселя сигнала первого поля, информационный выход блока формирования экстраполированного пикселя сигнала второго поля подключен к первому соответствующему входу блока вычисления результирующего пикселя сигналов первого, второго и третьего полей, второй и третий информационные входы которого соединены с ответствующими выходами первого блока вычисления результирующего пикселя сигналов первого и третьего полей и с выходами второго блока вычисления результирующего пикселя второго поля, информационный выход второго блока вычисления результирующего пикселя сигналов первого, второго и третьего полей соединен с другим информационным входом блока двухскоростного преобразования числа и частоты сигналов строк.To eliminate these distortions in the device according to the prototype, containing the input of the device, the unit for combining the rows and groups of pixels of the television signal of the second field, the unit for calculating the average value of the pixel level in the signal of the second field, the information inputs of which are connected to the outputs of the unit for combining the lines and groups of pixels of the television signal of the second fields, a block for selecting pixels, a unit for detecting the direction of interpolation of pixels of signals of adjacent rows of the second field with the first control outputs connected to the inputs of the control the block of the corresponding pixel selection block, the information signal inputs of which are connected to the outputs of the block for calculating the average value of the pixel level in the second field signal, a two-speed conversion unit for the number and frequency of row signals, the independent information input of which is connected to the output of the block of combining pixel groups of the second field signal and whose output connected to the output of the device, the first block of the formation of the resulting pixel of the signal of the first field, the second block of the formation of the resulting pi mudflow of the third field signal, a unit for combining in time the lines and groups of pixels of a television signal of the first field, which is connected between the input of the device and the input of the unit for combining the lines and groups of pixels of a television signal of the second field and the outputs of which are connected to the information inputs of the first block for generating the resulting pixel of the signal of the first field , a block combining strings and pixel groups of a television signal of the third field, which is connected to the output of a block combining strings and pixel groups of a television signal w of the field and the outputs of which are connected to the information inputs of the second block of the formation of the resulting pixel signal of the third field, the first block of calculation of the resulting pixel of the signals of the first and third fields, the first information input of which is connected to the output of the first block of the formation of the pixel of the signal of the first field and the second information input of which with the output of the second block generating the resulting pixel of the third field, the second block calculating the resulting pixel of the second signal fields, the information inputs of which are connected to the outputs of the pixel selection block, and the third block for calculating the resulting pixel of the signals of the first, second and third fields, the horizontal low-pass filtering block of pixels of the signals of the rows of the second field, the inputs of which are connected to the outputs of the block of matching strings and pixel groups of the television signal of the second field, the unit for generating the extrapolated pixel signal of the second field, the first inputs of which are also connected to the information outputs of the block combining strings and groups of pi the second signal of the second field television signal, the second information inputs of the extrapolated pixel signal generation block of the second field are connected to the outputs of the horizontal low-pass filtering pixel signal of the second field string signals, the outputs of which are connected to the inputs of the pixel interpolation detection unit of the second field signal signals, second and third control outputs unit for detecting the direction of interpolation of pixels of signals of adjacent lines of the second field are connected to the control inputs of the second about the block for calculating the resulting pixel of the signal of the second field and to the control inputs of the third block of calculating the resulting pixel of the signals of the first, second and third fields, the other control input of which is connected to the control output of the first block of calculation of the resulting pixel of the signal of the first field, the information output of the unit for generating the extrapolated pixel of the signal of the second the field is connected to the first corresponding input of the calculation block of the resulting pixel signals of the first, second and third fields, the second and third information inputs of which are connected to the corresponding outputs of the first block for calculating the resulting pixel of the signals of the first and third fields and with the outputs of the second block of calculation of the resulting pixel of the signals of the second field, the information output of the second block of calculation of the resulting pixel of signals of the first, second and third fields is connected to another information input unit of two-speed conversion of the number and frequency of string signals.

Причем блоки формирования результирующих пикселей сигналов первого и третьего полей являются идентичными и содержат вход пикселя сигнала первого (третьего) поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, заданное количество m пар входов пикселей сигналов смежных строк первого (третьего) поля, симметрично распределенных по отношению к пикселю, совпадающему по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, вход сигнала фиксированного уровня, вход сигнала "логической единицы", блоки суммирования с двумя входами, независимые входы каждого из которых соединены с указанными парами входов пикселей, блоки умножения на фиксированный коэффициент, входы каждого из которых соединены с выходами блоков суммирования, блоки электронного ключа и блоки вычитания, первый из входов каждого блока вычитания параллельно соединен со входом пикселя сигнала первого поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, и второй из входов каждого блока вычитания параллельно соединен с выходом одного из блоков умножения на фиксированный коэффициент и с информационным входом одного из блоков электронного ключа, блоки вычисления абсолютного значения, вход каждого из которых соединен с выходом одного из блоков вычитания, компараторы, один из входов каждого из которых соединен с выходом одного блоков вычисления абсолютного значения и второй из входов соединен со входом сигнала фиксированного уровня, логические элементы "ME", вход каждого из которых соединен с выходом одного из компараторов, первый и второй блоки суммирования с m+1 входами, m+1 вход первого из которых соединен со входом сигнала "логической единицы" и каждый из других m входов первого из которых параллельно соединен с выходом одного из логических элементов "НЕ" и со входом управления одного из блоков электронного ключа, выход каждого из блоков электронного ключа подключен к одному из m входов второго блока суммирования с m+1 входами, m+1 вход которого подключен к параллельно соединенным первым из входов каждого блока вычитания и входом пикселя сигнала первого поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, блок делителя с переменным коэффициентом деления, вход управления которого подключен к выходу первого блока суммирования с m+1 входами и информационный вход которого подключен к выходу второго блока суммирования с m+1 входами, выход каждого из блоков формирования результирующих пикселей сигналов первого и третьего полей подключен к выходу блока делителя с переменным коэффициентом деления.Moreover, the blocks for generating the resulting pixels of the signals of the first and third fields are identical and contain the pixel input of the signal of the first (third) field that coincides in position in the intraframe space with the interpolated pixel of additional lines of the second field signal, a given number m of pixel input pairs of signal signals of adjacent lines of the first (third ) fields symmetrically distributed with respect to the pixel coinciding in position in the intraframe space with the interpolated pixel of additional rows with a second field needle, a fixed-level signal input, a “logical unit” signal input, summing blocks with two inputs, independent inputs of each of which are connected to the specified pairs of pixel inputs, multiplying by a fixed coefficient, the inputs of each of which are connected to the outputs of the summing blocks, electronic key blocks and subtraction blocks, the first of the inputs of each subtraction block is connected in parallel with the pixel input of the first field signal, which coincides in position in the intraframe space with an interpol a pixel of additional lines of the second field signal, and the second of the inputs of each subtraction block is connected in parallel with the output of one of the blocks of multiplication by a fixed coefficient and with the information input of one of the blocks of the electronic key, absolute value calculation blocks, the input of each of which is connected to the output of one of subtraction blocks, comparators, one of the inputs of each of which is connected to the output of one absolute value calculation blocks and the second of the inputs is connected to the input of a signal of a fixed level I, logical elements "ME", the input of each of which is connected to the output of one of the comparators, the first and second summation blocks with m + 1 inputs, m + 1 input of the first of which is connected to the input of the signal of the "logical unit" and each of the other m the inputs of the first of which are connected in parallel with the output of one of the logic elements “NOT” and with the control input of one of the electronic key blocks, the output of each of the electronic key blocks is connected to one of the m inputs of the second summing block with m + 1 inputs, m + 1 input which is connected to parallel with by the first single of the inputs of each subtraction block and the pixel input of the first field signal matching the position in the intraframe space with the interpolated pixel of additional lines of the second field signal, a divider unit with a variable division coefficient, the control input of which is connected to the output of the first summing unit with m + 1 inputs and the information input of which is connected to the output of the second summing block with m + 1 inputs, the output of each of the blocks for generating the resulting pixels of the signals of the first and third fields By connecting the output of the block divider with variable division ratio.

Блок горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля содержит распределенные входы совмещенных, первой и второй, групп пикселей смежных, верхней и нижней, по отношению к интерполируемому пикселю, сигналов строк второго поля, 3k блоков умножения на фиксированный коэффициент, k блоков суммирования с тремя входами, один вход отдельного из которых непосредственно подключен ко входу центрального, из каждых трех рядом расположенных в пределах первой и второй из групп пикселей распределенным входам пикселей сигналов смежных строк второго поля и два других из которых через первый и второй блоки умножения на фиксированный коэффициент подключены к другим двум из каждых трех, рядом расположенных в пределах каждой из групп по отношению к центральному, распределенным входам пикселей, при этом выход отдельного из k блоков суммирования подключен к независимому из k выходов блока горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля через третий блок умножения на фиксированный коэффициент.The block of horizontal low-pass filtering of pixels of the signals of the rows of the second field contains distributed inputs of the combined, first and second, groups of pixels adjacent, upper and lower, relative to the interpolated pixel, the signals of the rows of the second field, 3k blocks of multiplication by a fixed coefficient, k blocks of summation with three inputs , one input of the individual of which is directly connected to the input of the central, out of every three adjacent within the first and second of the groups of pixels to the distributed inputs of the pixel signals fishing for adjacent lines of the second field and two others of which, through the first and second blocks of multiplication by a fixed coefficient, are connected to the other two of every three adjacent to each other in relation to the central, distributed pixel inputs, while the output of a separate of k blocks the summation is connected to an independent of the k outputs of the horizontal low-pass filtering block of pixels of the signals of the second field lines through the third block multiplication by a fixed coefficient.

Блок формирования экстраполированного пикселя сигнала второго поля содержит попарно распределенные входы совмещенных во времени пикселей, совпадающих в сигналах соответствующих совокупностей пикселей смежных, трех и более, предшествующих строк второго поля по положению с интерполируемым пикселем, и попарно распределенные входы совмещенных во времени пикселей, совпадающих в сигналах смежных, трех и более, последующих строк второго поля по положению с интерполируемым пикселем, вход пикселя, совпадающего по положению в сигнале первой из смежных, трех и более, предшествующих строк с интерполируемым пикселем, вход пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, блоки вычитания, два входа каждого из которых соединены с попарно распределенными входами блока формирования экстраполированного пикселя сигнала второго поля, при этом один из двух входов первого блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой предшествующей строки и второй из входов соединен со входом указанного пикселя сигнала второй предшествующей строки, один из двух входов второго блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой последующей строки и второй из входов соединен со входом указанного пикселя сигнала второй последующей строки, один из двух входов третьего блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой предшествующей строки и второй из входов соединен со входом указанного пикселя сигнала третьей предшествующей строки, один из двух входов четвертого блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой последующей строки и второй из входов соединен со входом указанного пикселя сигнала третьей последующей строки, первый второй, третий и четвертый блоки вычисления абсолютного значения, вход каждого из которых соединен с выходом соответствующего по порядку блоков вычитания, первый блок обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, входы которого соединены с выходами первого и второго блоков вычисления абсолютного значения, второй блок обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, входы которого соединены с выходами третьего и четвертого блоков вычисления абсолютного значения, блок суммирования с двумя входами, к первому из которых подключен вход пикселя, совпадающего по положению в сигнале первой из смежных, трех и более, предшествующих строк с интерполируемым пикселем и ко второму из которых подключен вход пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, блок умножения на фиксированный коэффициент, вход которого подключен к выходу блока суммирования, три логических элемента "И", первые входы первого, второго и третьего из которых параллельно соединены с третьим выходом первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности и вторые входы первого, второго и третьего из которых подключены соответственно к первому, второму и третьему выходам второго блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, пять блоков электронного ключа, при этом с первым выходом первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности соединен вход управления первого из блоков электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, предшествующих строк, и к первому входу блока суммирования, со вторым выходом первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности соединен вход управления второго из блоков электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, и ко второму входу блока суммирования, с выходом первого логического элемента "И" соединен вход управления третьего блока электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, предшествующих строк, к первому входу блока суммирования и к информационному входу первого блока электронного ключа, с выходом второго логического элемента "И" соединен вход управления четвертого блока электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, ко второму входу блока суммирования и к информационному входу второго блока электронного ключа, с выходом третьего логического элемента "И" соединен вход управления пятого блока электронного ключа, информационный вход которого подключен к выходу блока умножения на фиксированный коэффициент, выходы блоков электронного ключа параллельно подключены к выходу блока формирования экстраполированного пикселя сигнала второго поля.The unit for generating the extrapolated pixel of the second field signal contains pairwise distributed inputs of time-aligned pixels coinciding in the signals of the corresponding sets of pixels of adjacent, three or more previous rows of the second field in position with the interpolated pixel, and pairwise distributed inputs of time-aligned pixels coinciding in the signals adjacent, three or more, subsequent lines of the second field in position with an interpolated pixel, the input of a pixel coinciding in position in the signal of the first of adjacent, three or more preceding lines with an interpolated pixel, the input of a pixel coinciding in position with the interpolated pixel in the signal of the first of adjacent, three or more subsequent lines, subtraction blocks, two inputs of each of which are connected to pairwise distributed inputs of the formation block an extrapolated pixel of the second field signal, while one of the two inputs of the first subtraction unit is connected in the unit for generating the extrapolated pixel of the second field signal with the input of the specified pixel of the first signal the previous line and the second of the inputs is connected to the input of the specified pixel of the signal of the second previous line, one of the two inputs of the second subtraction unit is connected to the extrapolated pixel generation block of the second field signal with the input of the specified pixel of the signal of the first subsequent line and the second of the inputs is connected to the input of the specified signal pixel of the second subsequent line, one of the two inputs of the third subtraction unit is connected in the extrapolated pixel generation unit of the second field signal with the input specified o the pixel signal of the first preceding line and the second of the inputs is connected to the input of the specified pixel of the signal of the third preceding line, one of the two inputs of the fourth subtraction unit is connected to the unit for generating the extrapolated pixel of the second field signal with the input of the specified pixel of the signal of the first subsequent line and the second of the inputs the input of the specified pixel of the signal of the third subsequent line, the first second, third and fourth absolute value calculation blocks, the input of each of which is connected to the output the house of the corresponding in order subtraction blocks, the first block for detecting the specified ratio of the calculated absolute values of the difference signals, the inputs of which are connected to the outputs of the first and second blocks for calculating the absolute value, the second block for the detection of the specified ratio of the calculated absolute values of the difference signals, the inputs of which are connected to the outputs of the third and fourth absolute value calculation blocks, a summing block with two inputs, the first of which is connected to the input of a pixel matching the gender the signal in the signal of the first of adjacent, three or more previous lines with an interpolated pixel and the second of which is connected to the input of a pixel that coincides with the position of the interpolated pixel in the signal of the first of adjacent, three or more subsequent lines, a block multiplier by a fixed coefficient, the input of which is connected to the output of the summing unit, three logical elements "AND", the first inputs of the first, second and third of which are connected in parallel with the third output of the first detection unit of a given ratio of the calculated abs the difference values of the difference signals and the second inputs of the first, second and third of which are connected respectively to the first, second and third outputs of the second detection unit of the specified ratio of the calculated absolute difference signals, five electronic key blocks, with the first output of the first detection unit of the specified ratio calculated the absolute values of the difference signals are connected to the control input of the first of the blocks of the electronic key, the information input of which is parallel connected to the pixel input Pole, which coincides in position with the interpolated pixel in the signal of the first of adjacent, three or more, previous lines, and to the first input of the summing unit, with the second output of the first detection unit of a given ratio of the calculated absolute values of the difference signals, the control input of the second of the electronic key blocks is connected, the information input of which is connected in parallel to the input of a pixel that coincides in position with the interpolated pixel in the signal of the first of adjacent, three or more, subsequent lines, and to the second input at the summing unit, with the output of the first logical element “AND”, the control input of the third block of the electronic key is connected, the information input of which is parallel connected to the input of the pixel coinciding in position with the interpolated pixel in the signal of the first of adjacent, three or more previous lines, to the first the input of the summing unit and to the information input of the first block of the electronic key, with the output of the second logical element "AND" is connected to the control input of the fourth block of the electronic key, the information input of which parallel connected to the input of the pixel coinciding in position with the interpolated pixel in the signal of the first of adjacent, three or more subsequent lines, to the second input of the summing unit and to the information input of the second block of the electronic key, the control input is connected to the output of the third logic element “AND” the fifth block of the electronic key, the information input of which is connected to the output of the multiplication unit by a fixed coefficient, the outputs of the electronic key blocks are in parallel connected to the output of the extra generation unit olirovannogo pixel of the second field signal.

Причем в блок обнаружения направления интерполяции, содержащий в каждом из трех независимых каналов схемы попарно распределенные входы симметрично расположенных по отношению к интерполируемому пикселю, пикселей совмещенных, первой и второй, групп смежных, верхней и нижней, сигналов строк второго поля, блоки вычитания, входы каждого из которых подключены к попарно распределенным входам симметрично расположенных по отношению к интерполируемому пикселю пикселей, и выходы каждого из которых подключены ко входу блока вычисления абсолютного значения, первые выходы сигналов управления, введены в каждый из независимых каналов схем вторые из выходов сигналов управления, входы сигнала фиксированного уровня, компараторы, первый вход каждого из которых соединен со входом сигнала фиксированного уровня и второй вход каждого из которых подключен к выходу блока вычисления абсолютного значения, логические элементы "НЕ", вход каждого из которых параллельно подключен к выходу компаратора и к отдельному из трех первых выходов сигналов управления и выход каждого из которых подключен к отдельному из трех вторых выходов сигнала управления блока обнаружения направления интерполяции.Moreover, in the block for detecting the direction of interpolation, containing in each of the three independent channels of the circuit pairwise distributed inputs symmetrically located with respect to the interpolated pixel, pixels combined, first and second, groups of adjacent, upper and lower, signals of the rows of the second field, subtraction blocks, inputs of each of which are connected to pairwise distributed inputs of pixels symmetrically located with respect to the interpolated pixel, and the outputs of each of which are connected to the input of the calculation unit absolutely of the value, the first outputs of the control signals, the second of the outputs of the control signals, inputs of a fixed level signal, comparators, the first input of each of which is connected to the input of a signal of a fixed level and the second input of each of which is connected to the output of the calculation unit, are introduced into each of the independent circuit channels absolute value, logical elements "NOT", the input of each of which is connected in parallel to the output of the comparator and to a separate of the first three outputs of the control signals and the output of each of which is connected of three separate second control unit outputs direction detecting signal interpolation.

Первый блок вычисления результирующего пикселя сигналов первого и третьего полей содержит вход результирующего пикселя сигнала первого поля, вход результирующего пикселя сигнала третьего поля, вход сигнала фиксированного уровня, первый и второй выходы сигналов управления, информационный выход результирующего пикселя первого и третьего полей, выходы сигналов управления, блок вычитания с двумя входами и блок суммирования с двумя входами, первый из входов которого параллельно соединен со входом результирующего пикселя сигнала первого поля и первым входом блока вычитания и второй из входов которого параллельно соединен со входом результирующего пикселя сигнала третьего поля и вторым входом блока вычитания, блок вычисления абсолютного значения, вход которого соединен с выходом блока вычитания, блок умножения на фиксированный коэффициент, вход которого подключен к выходу блока суммирования, компаратор, первый вход которого соединен со входом сигнала фиксированного уровня и второй вход которого подключен к выходу блока вычисления абсолютного значения, логический элемент "НЕ", вход которого параллельно подключен к первому выходу сигнала управления и к выходу компаратора, блок электронного ключа, вход управления которого параллельно подключен ко второму выходу сигнала управления и к выходу логического элемента "НЕ", информационный вход которого соединен с выходом блока умножения на фиксированный коэффициент и выход которого подключен к информационному выходу результирующего пикселя первого и третьего полей.The first block for calculating the resulting pixel of the signals of the first and third fields contains the input of the resulting pixel of the signal of the first field, the input of the resulting pixel of the signal of the third field, the input of the fixed-level signal, the first and second outputs of the control signals, the information output of the resulting pixel of the first and third fields, the outputs of the control signals, a subtraction unit with two inputs and a summing unit with two inputs, the first of the inputs of which is connected in parallel with the input of the resulting pixel of the signal of the first field and the first input of the subtraction unit and the second of the inputs of which are connected in parallel to the input of the resulting pixel of the third field signal and the second input of the subtraction unit, the absolute value calculation unit, the input of which is connected to the output of the subtraction unit, the multiplier by a fixed coefficient, the input of which is connected to the output a summing unit, a comparator, the first input of which is connected to the input of a fixed-level signal and the second input of which is connected to the output of the absolute value calculation unit, a logical The “NOT” element, the input of which is connected in parallel to the first output of the control signal and to the output of the comparator, an electronic key block, the control input of which is parallelly connected to the second output of the control signal and to the output of the “NOT” logic element, the information input of which is connected to the output of the multiplication unit to a fixed coefficient and the output of which is connected to the information output of the resulting pixel of the first and third fields.

Третий блок вычисления результирующего пикселя сигналов первого второго и третьего полей содержит информационный вход результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, информационный вход результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля, вход экстраполированного пикселя от блока формирования экстраполированного пикселя сигнала второго поля, вход сигнала фиксированного уровня, первый и второй входы сигналов управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, первые три входа сигналов управления от блока обнаружения направления интерполяции и вторые три входа сигналов управления от блока обнаружения направления интерполяции, первый логический элемент "И" с четырьмя входами, первые три из которых подключены к первым трем входам сигналов управления от блока обнаружения направления интерполяции и четвертый из которых подключен к первому выходу сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, логический элемент "ИЛИ" с тремя входами, которые подключены ко вторым трем входам сигналов управления от блока обнаружения направления интерполяции, второй логический элемент "И" с двумя входами, первый из входов которого подключен к выходу логического элемента "ИЛИ", блок вычитания с двумя входами, первый из которых подключен к информационному входу результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей и второй вход которого подключен к информационному входу результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля, первый блок суммирования с двумя входами, первый из которых параллельно подключен к информационному входу результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей и к первому входу блока вычитания, блок вычисления абсолютного значения, вход которого соединен с выходом блока вычитания, блок умножения на фиксированный коэффициент, вход которого подключен к выходу первого блока суммирования с двумя входами, компаратор, первый вход которого соединен со входом сигнала фиксированного уровня и второй вход которого подключен к выходу блока вычисления абсолютного значения, первый логический элемент "НЕ", вход которого параллельно подключен ко второму входу второго логического элемента "И" и к выходу компаратора, третий логический элемент "И" с двумя входами, первый из входов которого подключен к выходу первого логического элемента "НЕ" и второй из входов которого подключен к первому входу сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, второй логический элемент "НЕ", вход которого подключен к выходу третьего логического элемент "И", третий логический элемент "НЕ", вход которого подключен к выходу второго логического элемента "И" с двумя входами, четвертый логический элемент "И" с тремя входами, первый из которых подключен к выходу второго логического элемента "НЕ", второй из которых подключен к выходу третьего логического элемента "НЕ" и третий из которых параллельно подключен ко второму входу третьего логического элемента "И" и ко второму входу сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, первый, второй, третий и четвертый блоки электронного ключа, информационный вход первого из которых параллельно соединен с информационным входом результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля и со вторыми входами первого блока суммирования и блока вычитания, информационный вход второго из блоков электронного ключа соединен с выходом блока умножения на фиксированный коэффициент, информационный вход третьего из блоков электронного ключа параллельно соединен с информационным входом результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей и с первыми входами блока вычитания и первого блока суммирования с двумя входами, информационный вход четвертого из блоков электронного ключа соединен со входом экстраполированного пикселя от блока формирования экстраполированного пикселя сигнала второго поля, при этом вход сигнала управления первого блока электронного ключа параллельно соединен с выходом второго логического элемента "И" и входом третьего логического элемента "НЕ", вход сигнала управления второго блока электронного ключа параллельно соединен с выходом третьего логического элемента "И" и входом второго логического элемента "НЕ", вход сигнала управления третьего блока электронного ключа подключен к выходу четвертого логического элемента "И" и вход сигнала управления четвертого блока электронного ключа подключен к выходу первого логического элемента "И", второй блок суммирования с четырьмя входами, выход которого подключен к выходу блока вычисления результирующего пикселя первого второго и третьего полей и каждый из четырех входов которого соединен с выходом отдельного из четырех блоков электронного ключа.The third block for calculating the resulting pixel of the signals of the first second and third fields contains the information input of the resulting pixel from the first block of the calculation of the resulting pixel of the signals of the first and third fields, the information input of the resulting pixel from the second block of the calculation of the resulting pixel of the second field signal, the input of the extrapolated pixel from the block for generating the extrapolated pixel second field signal, fixed level signal input, first and second control signal inputs from the first block for calculating the resulting pixel of the signals of the first and third fields, the first three inputs of control signals from the block for detecting the interpolation direction and the second three inputs of control signals from the block for detecting the direction of interpolation, the first logical element "AND" with four inputs, the first three of which are connected to the first three inputs of control signals from the block for detecting the direction of interpolation and the fourth of which is connected to the first output of the control signal from the first block for calculating the resulting ixel signals of the first and third fields, the OR gate with three inputs that are connected to the second three inputs of the control signals from the interpolation direction detection unit, the second AND gate with two inputs, the first of whose inputs is connected to the output of the logical element OR ", a subtraction unit with two inputs, the first of which is connected to the information input of the resulting pixel from the first block of calculation of the resulting pixel of the signals of the first and third fields and the second input of which is connected to and the formation input of the resulting pixel from the second block for calculating the resulting pixel of the second field signal, the first summing block with two inputs, the first of which is connected in parallel to the information input of the resulting pixel from the first block for calculating the resulting pixel of the first and third field signals and to the first input of the subtraction block, block calculating the absolute value, the input of which is connected to the output of the subtraction unit, the unit of multiplication by a fixed coefficient, the input of which is connected to the output the first summing unit with two inputs, a comparator, the first input of which is connected to the input of a signal of a fixed level and the second input of which is connected to the output of the absolute value calculation unit, the first logic element is "NOT", the input of which is connected in parallel to the second input of the second logic element "AND" and to the output of the comparator, the third logical element "AND" with two inputs, the first of the inputs of which is connected to the output of the first logical element "NOT" and the second of the inputs of which is connected to the first signal input is controlled from the first block for calculating the resulting pixel of the signals of the first and third fields, the second logic element is “NOT”, the input of which is connected to the output of the third logic element “AND”, the third logic element is “NOT”, the input of which is connected to the output of the second logic element “AND” with two inputs, the fourth logical element "AND" with three inputs, the first of which is connected to the output of the second logical element "NOT", the second of which is connected to the output of the third logical element "NOT" and the third of which is connected in parallel to the second mu input of the third logical element "And" and to the second input of the control signal from the first block of the calculation of the resulting pixel signals of the first and third fields, the first, second, third and fourth blocks of the electronic key, the information input of the first of which is connected in parallel with the information input of the resulting pixel from the second block of the calculation of the resulting pixel signal of the second field and with the second inputs of the first block of summation and block subtraction, the information input of the second of the blocks of the electronic key is connected inen with the output of the multiplication unit by a fixed coefficient, the information input of the third of the electronic key blocks is connected in parallel with the information input of the resulting pixel from the first block of calculation of the resulting pixel of the signals of the first and third fields and with the first inputs of the subtraction block and the first summing block with two inputs, information input the fourth of the electronic key blocks is connected to the input of the extrapolated pixel from the block for generating the extrapolated pixel of the second field signal, wherein the input of the control signal of the first block of the electronic key is connected in parallel with the output of the second logical element "AND" and the input of the third logical element "NOT", the input of the control signal of the second block of the electronic key is parallelly connected with the output of the third logical element "AND" and the input of the second logical element "NOT", the input of the control signal of the third block of the electronic key is connected to the output of the fourth logical element "AND" and the input of the control signal of the fourth block of the electronic key is connected to the output of the first logical element "I", the second summing unit with four inputs, the output of which is connected to the output of the calculation unit of the resulting pixel of the first second and third fields and each of the four inputs of which is connected to the output of a separate of the four blocks of the electronic key.

Полученное на выходе устройства телевизионное изображение отражается во внутрикадровом пространстве построчным растром и не имеет искажений в передаче структуры границ движущихся объектов, ортогональных направлению движения.The television image received at the output of the device is reflected in the intraframe space by a line-by-line raster and has no distortions in the transmission of the structure of the boundaries of moving objects orthogonal to the direction of movement.

Предложенное устройство, обеспечивающее эффективное преобразование чересстрочного варианта развертки в построчный, показано на фиг.1., где 1 - вход устройства, 2 - блок совмещения во времени строк и групп пикселей сигналов первого, второго и третьего полей, 3 - первый блок формирования результирующего пикселя сигнала первого поля, 4 - второй блок формирования результирующего пикселя сигнала третьего поля, 5 - блок горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, 6 - блок формирования экстраполированного пикселя сигнала второго поля, 7 - блок вычисления среднего значения уровня пикселей в сигнале второго поля, 8 - третий блок формирования результирующего пикселя второго поля, 9 - блок обнаружения направления интерполяции пикселей сигналов смежных строк второго поля, 10 - блок выбора пикселей, 11 - второй блок вычисления результирующего пикселя сигнала второго поля, 12 - третий блок вычисления результирующего пикселя сигналов первого, второго и третьего полей, 13 - первый блок вычисления результирующего пикселя сигналов первого и третьего полей, 14 - блок двухскоростного преобразования числа и частоты сигналов строк, 15 - выход устройства;The proposed device, which provides effective conversion of an interlaced scan to a line scan, is shown in Fig. 1., where 1 is the input of the device, 2 is a block of combining in time the lines and groups of pixels of the signals of the first, second and third fields, 3 is the first block of formation of the resulting pixel the signal of the first field, 4 - the second block of the formation of the resulting pixel of the signal of the third field, 5 - the block of horizontal low-pass filtering of pixels of the signals of the rows of the second field, 6 - the block of the formation of the extrapolated pixel ignal of the second field, 7 — block for calculating the average value of the pixel level in the signal of the second field, 8 — third block for generating the resulting pixel of the second field, 9 — block for detecting the interpolation direction of the pixels of the signals of adjacent rows of the second field, 10 — block for selecting pixels, 11 — second block computing the resulting pixel of the signal of the second field, 12 - the third block of computing the resulting pixel of the signals of the first, second and third fields, 13 - the first block of computing the resulting pixel of the signals of the first and third fields, 14 - block two accelerated conversion of the number and frequency of row signals, 15 — device output;

на фиг.2 - Формирование изображений движущегося в горизонтальном направлении по растру объекта в последовательности четных и нечетных полейfigure 2 - Formation of images moving in the horizontal direction along the raster of the object in a sequence of even and odd fields

а. Исходное изображение объекта;but. The original image of the object;

б. Сформированные сигналы изображений объекта в последовательности полукадров;b. The generated image signals of the object in a sequence of half frames;

в. Кадры изображения при совмещении смежных, четного и нечетного, полукадров;at. Image frames when combining adjacent, even and odd, half frames;

на фиг.3 - Формирование изображений движущегося в вертикальном направлении по растру объекта в последовательности четных и нечетных полей;figure 3 - Formation of images moving in a vertical direction along the raster of an object in a sequence of even and odd fields;

а. Исходное изображение объекта;but. The original image of the object;

б. Сформированные сигналы изображений объекта в последовательности полукадров;b. The generated image signals of the object in a sequence of half frames;

в. Кадры изображения при совмещении смежных, четного и нечетного, полукадров;at. Image frames when combining adjacent, even and odd, half frames;

на фиг.4 - Формирование изображений движущегося в направлении 45 градусов по растру объекта в последовательности четных и нечетных полей;figure 4 - Formation of images moving in the direction of 45 degrees along the raster of the object in a sequence of even and odd fields;

а. Исходное изображение объекта;but. The original image of the object;

б. Сформированные сигналы изображений объекта в последовательности полукадров;b. The generated image signals of the object in a sequence of half frames;

в. Кадры изображения при совмещении смежных, четного и нечетного, полукадров;at. Image frames when combining adjacent, even and odd, half frames;

на фиг.5 - а. Формирование интерполированного пикселя в первом и третьем полях;figure 5 - a. The formation of the interpolated pixel in the first and third fields;

б. Формирование НЧ-составляющих и экстраполированного пикселя во втором поле;b. The formation of the LF components and the extrapolated pixel in the second field;

на фиг.6 - Синтезированное тестовое изображение;figure 6 - Synthesized test image;

а. без преобразования чересстрочного варианта развертки в построчный;but. without converting an interlaced scan to a line scan;

б. без преобразования чересстрочного варианта развертки в построчный, увеличенный фрагмент;b. without converting an interlaced scan to a progressive, enlarged fragment;

в. с преобразованием чересстрочного варианта развертки в построчный, выполненным как в прототипе, увеличенный фрагмент;at. with the conversion of the interlaced scan to progressive, made as in the prototype, an enlarged fragment;

г. с преобразованием чересстрочного варианта развертки в построчный, выполненным предложенным методом, увеличенный фрагмент;d. with the conversion of an interlaced scan to a progressive scan, performed by the proposed method, an enlarged fragment;

на фиг.7 - Реальное тестовое изображение:Fig.7 - Real test image:

а. без преобразования чересстрочного варианта развертки в построчный;but. without converting an interlaced scan to a line scan;

б. без преобразования чересстрочного варианта развертки в построчный, увеличенный фрагмент,b. without converting an interlaced scan to a progressive, enlarged fragment,

в. с преобразованием чересстрочного варианта развертки в построчный, выполненным предложенным методом;at. with the conversion of an interlaced scan to a line scan, performed by the proposed method;

г. с преобразованием чересстрочного варианта развертки в построчный, выполненным предложенным методом, увеличенный фрагмент;d. with the conversion of an interlaced scan to a progressive scan, performed by the proposed method, an enlarged fragment;

на фиг.8 - блок (2) совмещения во времени строк и групп пикселей сигналов первого, второго и третьего полей, где 16 - блок совмещения строк и групп пикселей телевизионного сигнала текущего (первого) поля, 17 - блок совмещения строк и групп пикселей телевизионного сигнала предшествующего (второго) поля со строками и группами пикселей телевизионного сигнала первого поля, 18 - блок совмещения строк и групп пикселей телевизионного сигнала предшествующего второму полю со строками и группами пикселей телевизионного сигнала первого поля, 19 - выходы строк и групп пикселей телевизионного сигнала первого поля, совмещенных во времени со строками и группами пикселей телевизионного сигнала второго и третьего полей, 20 - выходы строк и групп пикселей телевизионного сигнала второго поля, совмещенных во времени со строками и группами пикселей телевизионного сигнала первого и третьего полей, 21 - выходы строк и групп пикселей телевизионного сигнала третьего поля, совмещенных во времени со строками и группами пикселей телевизионного сигнала первого и третьего полей;on Fig - block (2) combining in time the lines and groups of pixels of the signals of the first, second and third fields, where 16 is a block combining strings and groups of pixels of a television signal of the current (first) field, 17 is a block combining strings and groups of pixels of a television the signal of the previous (second) field with lines and pixel groups of the television signal of the first field, 18 - block combining the lines and pixel groups of the television signal preceding the second field with lines and pixel groups of the television signal of the first field, 19 - strobe outputs k and pixel groups of the television signal of the first field, combined in time with the lines and pixel groups of the television signal of the second and third fields, 20 - outputs of the rows and pixel groups of the television signal of the second field, combined in time with the rows and pixel groups of the television signal of the first and third fields , 21 - outputs of lines and pixel groups of a television signal of the third field, combined in time with lines and pixel groups of a television signal of the first and third fields;

на фиг.9 - блок (3 (4)) формирования результирующих пикселей сигнала первого (третьего) поля, где 22 - вход пикселя сигнала первого поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, 23, 24, 25, 26 - пары входов пикселей сигналов смежных строк первого поля, симметрично распределенных по отношению к пикселю, совпадающему по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, 27, 28, 29, 30 - блоки суммирования с двумя входами, 31, 32, 33, 34 - блоки вычитания с двумя входами, 35, 36, 37, 38 - блоки умножения на фиксированный коэффициент, 39, 40, 41, 42 - входы сигналов фиксированного уровня, 43, 44, 45, 46 - блоки вычисления абсолютного значения, 47, 48, 49, 50 - компараторы, 51, 52, 53, 54 - логические элементы "НЕ", 55, 56, 57, 58 - блоки электронного ключа, 59, 60 - блоки суммирования с m+1 входами, "1" - вход сигнала "логической единицы" 61 - блок делителя с переменным коэффициентом деления, 62 - выход блока;Fig.9 is a block (3 (4)) for the formation of the resulting pixels of the signal of the first (third) field, where 22 is the input of the pixel of the signal of the first field, matching the position in the intraframe space with the interpolated pixel of additional lines of the signal of the second field, 23, 24, 25, 26 - pairs of pixel input signals of adjacent lines of the first field, symmetrically distributed with respect to the pixel coinciding in position in the intraframe space with the interpolated pixel of additional lines of the second field signal, 27, 28, 29, 30 - summing blocks with two I inputs, 31, 32, 33, 34 - blocks of subtraction with two inputs, 35, 36, 37, 38 - blocks of multiplication by a fixed coefficient, 39, 40, 41, 42 - inputs of signals of a fixed level, 43, 44, 45, 46 - absolute value calculation blocks, 47, 48, 49, 50 - comparators, 51, 52, 53, 54 - NOT logical elements, 55, 56, 57, 58 - electronic key blocks, 59, 60 - summing blocks with m + 1 inputs, "1" - signal input of the "logical unit" 61 - block divider with a variable division ratio, 62 - block output;

на фиг.10 - блок (5) горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, где 63 (631, 632, 633; 632, 633, 634; …; 63k-3, 63k-2, 63k-1; 63k-2, 63k-1, 63k) - распределенные, по смежным трем, входы пикселей из числа совмещенных, первой и второй, групп пикселей верхней и нижней, по отношению к интерполируемому пикселю, сигналов строк второго поля, 64 (641, 642, 643 … 642n-3, 642n-2, 642n-1, 642n) - блоки умножения на фиксированный коэффициент, 65 (651, 652, 653 … 65n-3, 65n-2, 65n-1, 65n) - блоки суммирования, 66 (661, 662, 663 … 66n-3, 66n-2, 66n-1, 66n) - блоки умножения на фиксированный коэффициент, 67 (671, 672, 673, …, 67n-3, 67n-2, 67n-1, 67n) - выходы блока;figure 10 - block (5) horizontal low-pass filtering of pixels of the signals of the rows of the second field, where 63 (63 1 , 63 2 , 63 3 ; 63 2 , 63 3 , 63 4 ; ...; 63 k-3 , 63 k-2 , 63 k-1 ; 63 k-2 , 63 k-1 , 63 k ) - distributed, in adjacent three, pixel inputs from the number of combined, first and second, pixel groups of the upper and lower, relative to the interpolated pixel, row signals second field, 64 (64 1 , 64 2 , 64 3 ... 64 2n-3 , 64 2n-2 , 64 2n-1 , 64 2n ) - blocks of multiplication by a fixed coefficient, 65 (65 1 , 65 2 , 65 3 ... 65 n-3 , 65 n-2 , 65 n-1 , 65 n ) - summing blocks, 66 (66 1 , 66 2 , 66 3 ... 66 n-3 , 66 n-2 , 66 n-1 , 66 n ) - blocks of multiplication by fixi ovanny factor 67 (67 1, 67 2, 67 3, ..., 67 n-3, 67 n-2, 67 n-1, 67 n) - unit outputs;

на фиг.11 - блок (6) блок формирования экстраполированного пикселя сигнала второго поля, где 68 - попарно распределенные входы пикселей, совпадающих по положению с интерполируемым пикселем в сигналах первой (вход 681) и второй (вход 682) из смежных, трех и более, предшествующих строк, 69 - попарно распределенные входы пикселей, совпадающих по положению с интерполируемым пикселем в сигналах первой (вход 691) и второй (вход 692) из смежных, трех и более, последующих строк, 70 - вход пикселя, совпадающего по положению в сигнале первой из смежных, трех и более, предшествующих строк с интерполируемым пикселем, 71 вход пикселя, совпадающего по положению в сигнале первой из смежных, трех и более, последующих строк с интерполируемым пикселем, 72 - попарно распределенные входы пикселей, совпадающих по положению с интерполируемым пикселем в сигналах первой (вход 721) и третьей (вход 722) из смежных, трех и более, предшествующих строк, 73 - попарно распределенные входы пикселей, совпадающих по положению с интерполируемым пикселем в сигналах первой (вход 731) и третьей (вход 732) из смежных, трех и более, последующих строк, 74, 75, 76, 77 - блоки вычитания с двумя входами, 78, 79, 80, 81 - блоки вычисления абсолютного значения сигналов разности, 82, 83 - блоки обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, 84 - блок суммирования с двумя входами, 85 - блок умножения на фиксированный коэффициент, 86, 87, 88 - логические элементы "И", 89, 90, 91, 92, 93 - блоки электронного ключа, 94 - выход блока формирования экстраполированного пикселя сигнала второго поля;11 is a block (6) block for the formation of an extrapolated pixel signal of the second field, where 68 are the pairwise distributed inputs of pixels coinciding in position with the interpolated pixel in the signals of the first (input 68 1 ) and second (input 68 2 ) of the adjacent three and more of the preceding lines, 69 are the pairwise distributed inputs of pixels coinciding in position with the interpolated pixel in the signals of the first (input 69 1 ) and second (input 69 2 ) of adjacent, three or more subsequent lines, 70 is the input of a pixel matching by position in the signal of the first of adjacent, three and more e, of the preceding lines with an interpolated pixel, 71 the input of a pixel matching the position in the signal of the first of adjacent, three or more subsequent lines with the interpolated pixel, 72 - pairwise distributed inputs of pixels matching in position with the interpolated pixel in the signals of the first (input 72 1 ) and the third (input 72 2 ) of adjacent, three or more preceding lines, 73 - pairwise distributed pixel inputs coinciding in position with the interpolated pixel in the signals of the first (input 73 1 ) and third (input 73 2 ) of adjacent three or more, last lines, 74, 75, 76, 77 - subtraction blocks with two inputs, 78, 79, 80, 81 - blocks for calculating the absolute value of difference signals, 82, 83 - blocks for detecting a given ratio of the calculated absolute values of difference signals, 84 - summation block with two inputs, 85 - block multiplication by a fixed coefficient, 86, 87, 88 - logical elements "I", 89, 90, 91, 92, 93 - blocks of the electronic key, 94 - output of the block for the formation of the extrapolated pixel signal of the second field;

на фиг.12 - блок (7) вычисления среднего значения уровня пикселей в сигнале второго поля, где 95 - заданное количество входов пар пикселей сигналов двух смежных (верхней и нижней - 1 и 2) строк сигнала второго поля (три пары: 9511-9523, 9512-9522, 9513-9521), симметрично распределенных по отношению к центру симметрии, совпадающему по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, 96, 97, 98 - блоки суммирования с двумя входами, 99, 100, 101 - блоки умножения на фиксированный коэффициент, 102 - независимые выходы блока (1021, 1022, 1023) вычисления среднего значения уровня пикселей в сигнале второго поля;in Fig.12 - block (7) for calculating the average value of the pixel level in the signal of the second field, where 95 is the specified number of inputs of pairs of pixel signals of two adjacent (upper and lower - 1 and 2) lines of the second field signal (three pairs: 95 11 - 95 23 , 95 12 -95 22 , 95 13 -95 21 ), symmetrically distributed with respect to the center of symmetry, coinciding in position in the intraframe space with the interpolated pixel of additional lines of the second field signal, 96, 97, 98 - summing blocks with two inputs , 99, 100, 101 - blocks of multiplication by a fixed coefficient, 102 - independent unit outputs (102 1, 102 2, 102 3) calculating the average value in signal level of pixels of the second field;

на фиг.13 - блок (9) обнаружения направления интерполяции пикселей сигналов смежных строк второго поля, где 103 - заданное количество входов пар пикселей сигналов двух смежных (верхней и нижней - 1 и 2) строк сигнала второго поля (три пары: 10311-10323, 10312-10322, 10313-10321), симметрично распределенных по отношению к центру симметрии, совпадающему по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, 104, 105, 106 - блоки вычитания с двумя входами, 107, 108, 109 - блоки вычисления абсолютного значения сигналов разности, 110 - входы (1101, 1102, 1103 сигнала фиксированного уровня, 111, 112, 113 - компараторы, 114 - первые выходы (1141, 1142, 1143) сигналов управления, 115, 116, 117 - логические элементы "НЕ", 118 - вторые выходы (1181, 1182, 1183) сигналов управления блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля;in Fig.13 - block (9) detecting the direction of interpolation of pixels of signals of adjacent lines of the second field, where 103 is the specified number of inputs of pairs of pixel signals of two adjacent (upper and lower - 1 and 2) lines of the second field signal (three pairs: 103 11 - 103 23 , 103 12 -103 22 , 103 13 -103 21 ), symmetrically distributed with respect to the center of symmetry, coinciding in position in the intraframe space with the interpolated pixel of additional lines of the second field signal, 104, 105, 106 - subtraction blocks with two inputs , 107, 108, 109 - blocks for calculating the absolute value of the signal Differences, 110 - inputs (110 1 , 110 2 , 110 3 of a fixed level signal, 111, 112, 113 - comparators, 114 - first outputs (114 1 , 114 2 , 114 3 ) of control signals, 115, 116, 117 - logical elements "NOT", 118 - second outputs (118 1 , 118 2 , 118 3 ) of the control signals of the detection unit of the interpolation direction of the pixel signals of adjacent rows of the second field;

на фиг.14 - блок (10) выбора пикселей, где 119 - входы (1191, 1192, 1193) вторых сигналов управления блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля, 120 - информационные входы (1201, 1202, 1203) от блока вычисления среднего значения уровня пикселей в сигнале второго поля, 121, 122, 123 - блоки электронного ключа, 124 - информационные выходы (1241, 1242, 1243) блока выбора пикселей;on Fig - block (10) of the selection of pixels, where 119 are the inputs (119 1 , 119 2 , 119 3 ) of the second control signals of the unit for detecting the direction of interpolation of pixels of signals of adjacent rows of the second field, 120 are the information inputs (120 1 , 120 2 , 120 3 ) from the block for calculating the average value of the pixel level in the signal of the second field, 121, 122, 123 - electronic key blocks, 124 - information outputs (124 1 , 124 2 , 124 3 ) of the pixel selection block;

на фиг.15 - второй блок (11) вычисления результирующего пикселя сигнала второго поля, где 125 - входы (1251, 1252, 1253) вторых сигналов управления от блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля, 126 - информационные входы (1261, 1262, 1263) от блока выбора пикселей, 127 - блок суммирования информационных сигналов на три входа, 128 - блок суммирования сигналов управления на три входа, 129 - делитель уровня сигнала с переменным коэффициентом деления, 130 - выход второго блока вычисления результирующего пикселя сигнала второго поля;in Fig.15 - the second block (11) for calculating the resulting pixel of the second field signal, where 125 are the inputs (125 1 , 125 2 , 125 3 ) of the second control signals from the block for detecting the interpolation direction of the pixel signals of adjacent rows of the second field, 126 are information inputs (126 1 , 126 2 , 126 3 ) from the pixel selection block, 127 - block of summing information signals to three inputs, 128 - block of summing control signals to three inputs, 129 - signal level divider with a variable division coefficient, 130 - output of the second block computing the resulting pixel of the w signal a field;

на фиг.16 - третий блок (12) вычисления результирующего пикселя сигналов первого, второго и третьего полей, где 131 - информационный вход результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, 132 - информационный вход результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля, 133 - информационный вход экстраполированного пикселя от блока формирования экстраполированного пикселя сигнала второго поля, 134 - вход сигнала фиксированного уровня, 135 - первый вход сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, 136 - второй вход сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, 137 - первые три входа (1371, 1372, 1373) сигналов управления от блока обнаружения направления интерполяции, 138 - вторые три входа (1381, 1382, 1383) сигналов управления от блока обнаружения направления интерполяции, 139 - первый логический элемент "И" с четырьмя входами, 140 - логический элемент "ИЛИ" с тремя входами, 141 - второй логический элемент "И" с двумя входами, 142 - блок вычитания с двумя входами, 143 - первый блок суммирования с двумя входами, 144 - блок вычисления абсолютного значения сигнала разности, 145 - блок умножения уровня сигнала на фиксированный коэффициент, 146 - компаратор, 147 - первый логический элемент "НЕ", 148 - третий логический элемент "И" с двумя входами, 149 - второй логический элемент "НЕ", 150 - третий логический элемент "НЕ", 151 - четвертый логический элемент "И" с тремя входами, 152, 153, 154, 155 - первый, второй, третий и четвертый блоки электронного ключа, 156 - второй блок суммирования с четырьмя входами, 157 - выход блока вычисления результирующего пикселя первого второго и третьего полей;in Fig.16 - the third block (12) of calculating the resulting pixel of the signals of the first, second and third fields, where 131 is the information input of the resulting pixel from the first block of calculation of the resulting pixel of the signals of the first and third fields, 132 is the information input of the resulting pixel from the second block of calculation the resulting pixel of the second field signal, 133 — information input of the extrapolated pixel from the block for generating the extrapolated pixel of the second field signal, 134 — fixed level signal input, 135 — first the first input of the control signal from the first block for calculating the resulting pixel of the signals of the first and third fields, 136 - the second input of the control signal from the first block of calculating the resulting pixel of the signals of the first and third fields, 137 - the first three inputs (137 1 , 137 2 , 137 3 ) of the signals control from the block for detecting the direction of interpolation, 138 - the second three inputs (138 1 , 138 2 , 138 3 ) of control signals from the block for detecting the direction of interpolation, 139 - the first logical element "AND" with four inputs, 140 - the logical element "OR" with three inputs, 141 - watts swarm logical element "I" with two inputs, 142 - block subtraction with two inputs, 143 - first block of summation with two inputs, 144 - block for calculating the absolute value of the difference signal, 145 - block for multiplying the signal level by a fixed coefficient, 146 - comparator, 147 - the first logical element "NOT", 148 - the third logical element "AND" with two inputs, 149 - the second logical element "NOT", 150 - the third logical element "NOT", 151 - the fourth logical element "AND" with three inputs , 152, 153, 154, 155 - the first, second, third and fourth blocks of the electronic key, 156 - WTO a swarm summing unit with four inputs, 157 — the output of the resulting pixel calculation unit of the first second and third fields;

на фиг.17 - первый блок (13) вычисления результирующего пикселя сигналов первого и третьего полей, где 158 - вход результирующего пикселя сигнала первого поля, 159 - вход результирующего пикселя сигнала третьего поля, 160 - вход сигнала фиксированного уровня, 161 - первый выход сигнала управления блока (13) вычисления результирующего пикселя сигналов первого и третьего полей, 162 - второй выход сигнала управления блока (13) вычисления результирующего пикселя сигналов первого и третьего полей, 163 - информационный выход блока (13) вычисления результирующего пикселя сигналов первого и третьего полей, 164 - блок суммирования с двумя входами, 165 - блок вычитания с двумя входами, 166 - блок вычисления абсолютного значения сигнала разности, 167 - блок умножения на фиксированный коэффициент, 168 - компаратор, 169 - логический элемент "НЕ", 170 - блок электронного ключа.in Fig.17 - the first block (13) for calculating the resulting pixel of the signals of the first and third fields, where 158 is the input of the resulting pixel of the signal of the first field, 159 is the input of the resulting pixel of the signal of the third field, 160 is the input of the signal of a fixed level, 161 is the first signal output the control unit (13) for computing the resulting pixel of the signals of the first and third fields, 162 - the second output of the control signal of the unit (13) for computing the resulting pixel of the signals of the first and third fields, 163 - the information output of the unit (13) for calculating the resulting xels of the signals of the first and third fields, 164 - a summing block with two inputs, 165 - a subtraction block with two inputs, 166 - a block for calculating the absolute value of the difference signal, 167 - a block multiplying by a fixed coefficient, 168 - a comparator, 169 - a logic element "NOT ", 170 - block electronic key.

Сигнал телевизионного изображения 1 поступает на блок 2 совмещения пикселей БСП (фиг.8) сигналов первого (16-БСП1), второго (17-БСП2) и третьего (18-БСП3) полей, которые являются блоками памяти, в которых осуществляют задержку и совмещение во времени заданного числа пикселей в сигналах групп строк (и групп пикселей в каждой из указанных строк) сигналов всех трех полей во времени. При этом в пределах внутриполевого пространства первого и третьего полей в число совмещенных пикселей входит центральный пиксель, совпадающий по положению с интерполируемым пикселем, и пиксели, симметрично распределенные по отношению к указанному центральному (фиг.5а.) пикселю. В пределах внутриполевого пространства сигнала второго поля в число совмещенных пикселей входят пиксели, симметрично распределенные по отношению к положению интерполируемого пикселя (фиг.5.б.).The signal of the television image 1 is supplied to the block 2 pixel alignment BSP (Fig) signals of the first (16-BSP1), second (17-BSP2) and third (18-BSP3) fields, which are memory units in which delay and alignment in time of a given number of pixels in the signals of row groups (and pixel groups in each of the indicated rows) signals of all three fields in time. Moreover, within the intra-field space of the first and third fields, the number of aligned pixels includes a central pixel that coincides in position with the interpolated pixel, and pixels symmetrically distributed with respect to the specified central (Fig. 5a.) Pixel. Within the intra-field space of the second-field signal, the number of aligned pixels includes pixels symmetrically distributed with respect to the position of the interpolated pixel (Fig. 5.b.).

На входы 22, 23, 24, 25, 26 идентичных по структуре и принципу действия блоки (3, 4 фиг.9) формирования результирующего пикселя первого (третьего) сигналов полей (БФРП1, БФРП3) поступают с выходов блоков 16 (БСП1) и 18 (БСП3) совмещенные во времени центральный пиксель (вход 22) и попарно распределенные пиксели сигналов строк пикселей соответственно первого (третьего) полей. В блоках суммирования 27, 28, 29, 30 с двумя входами осуществляют сложение попарно распределенных сигналов пикселей. Путем умножения полученного суммарного пикселя в блоках 35, 36, 37, 38 на фиксированный коэффициент (0,5) получают для каждой из суммируемых пар усредненное значение пикселя, соответствующее двум смежным центральному во внутриполевом пространстве пикселям при ориентации последних (по отношению к центральному пикселю) в вертикальном (входы пикселей 25, горизонтальном (входы пикселей 26) и диагональных (входы пикселей 23, 24) направлениях (рис.5а., где изменение индексов x и y показывает изменение координат, отражающих положение пикселя в строках сигнала поля). В блоках вычитания 31, 32, 33, 34 с двумя входами из каждого полученного среднего значения пикселя вычитают центральный пиксель (вход 22). На выходах блоков 43, 44, 45, 46 вычисления абсолютного значения получают модуль амплитуды сигналов разности средних значений пар и центрального пикселя. Модули амплитуд каждого из сигналов разности поступают на первый из входов соответствующих компараторов 47, 48, 49, 50, где сравнивается по амплитуде с пороговым сигналом (s) фиксированного уровня, поступающим на вторые входы компараторов 39, 40, 41, 42. Если полученное значение модуля амплитуд, поступающего на первый вход компаратора, меньше сигнала порога, то на выходе соответствующего компаратора появляется сигнал "0", который потом инвертируется в логических элементах «НЕ» (51, 52, 53, 54). И наоборот, если полученное значение модуля амплитуд, поступающего на первый вход компаратора, больше сигнала порога, то на выходе соответствующего компаратора появляется сигнал "1". Полученный на выходах элементов «НЕ» сигнал управления подается на блоки электронного ключа (55, 56, 57, 58) и на сумматор 59. На информационные входы каждого из ключей поступают усредненные значения пикселей с выходов блоков 35, 36, 37, 38. Если на управляющий вход соответствующего электронного ключа поступила единица, то на его выход подается соответственно усредненный по горизонтали, вертикали или диагонали сигнал, если 0, то выходной сигнал ключа не изменяется и имеет, например, нулевое значение. В сумматоре 60 происходит суммирование сигнала центрального пикселя и тех средних значений, которые прошли на выходы электронных ключей. Параллельно для получения коэффициента деления, который является сигналом управления (СУ) на сумматор 59 подается единица и сигналы с инверторов. На выходе блока включен делитель с переменным коэффициентом деления 61 (ДКПД), на информационный вход которого поступает сигнал с сумматора 60, а на управляющий - сигнал с сумматора 59. Таким образом, реализуется противошумовая обработка сигнала выходного пикселя по горизонтальному, вертикальному и диагональным направлениям. Использование полученных на выходах (62) блоков 3 и 4 (соответственно первого блока формирования результирующего пикселя сигнала первого поля и второго блока формирования результирующего пикселя сигнала третьего поля) устройства сигналов результирующих пикселей (РП1, РП3) обеспечивает, в конечном итоге, снижение искажений интерполяции за счет уменьшения воздействия на результат сигнала последних шумов.At the inputs 22, 23, 24, 25, 26, identical in structure and operation principle, the blocks (3, 4 of Fig. 9) for generating the resulting pixel of the first (third) field signals (BFRP1, BFRP3) are received from the outputs of blocks 16 (BSP1) and 18 (BSP3) time-aligned central pixel (input 22) and pairwise distributed pixels of the signal lines of pixels, respectively, of the first (third) field. In the summation blocks 27, 28, 29, 30 with two inputs, pairwise distributed pixel signals are added. By multiplying the resulting total pixel in blocks 35, 36, 37, 38 by a fixed coefficient (0.5), for each of the summed pairs, an average pixel value is obtained corresponding to two adjacent pixels central in the field field with the orientation of the pixels (relative to the central pixel) in the vertical (inputs of pixels 25, horizontal (inputs of pixels 26) and diagonal (inputs of pixels 23, 24) directions (Fig. 5a., where the change in the x and y indices shows a change in the coordinates reflecting the position of the pixel in the signal lines and fields). In the subtraction blocks 31, 32, 33, 34 with two inputs, the central pixel (input 22) is subtracted from each obtained average pixel value. At the outputs of the absolute value calculation blocks 43, 44, 45, 46, the amplitude module of the signals of the difference of the average pairs of values and the central pixel. The amplitude modules of each of the difference signals are fed to the first of the inputs of the corresponding comparators 47, 48, 49, 50, where they are compared in amplitude with a threshold signal (s) of a fixed level, fed to the second inputs of the comparators 39, 40, 41 , 42. If received Since the value of the amplitude modulus arriving at the first input of the comparator is less than the threshold signal, the signal “0” appears at the output of the corresponding comparator, which is then inverted in the “NOT” logic elements (51, 52, 53, 54). And vice versa, if the obtained value of the amplitude module arriving at the first input of the comparator is greater than the threshold signal, then the signal "1" appears at the output of the corresponding comparator. The control signal received at the outputs of the “NOT” elements is fed to the electronic key blocks (55, 56, 57, 58) and to the adder 59. The information inputs of each of the keys receive the average pixel values from the outputs of the blocks 35, 36, 37, 38. If A unit is received at the control input of the corresponding electronic key, then the signal, averaged horizontally, vertically or diagonally, is fed to its output, if 0, then the output signal of the key does not change and has, for example, zero. In the adder 60, the summation of the central pixel signal and those average values that have passed to the outputs of the electronic keys. In parallel, to obtain the division coefficient, which is a control signal (CS), the adder 59 is supplied with a unit and signals from inverters. At the block output, a divider with a variable division coefficient 61 (DKPD) is included, the information input of which receives a signal from the adder 60, and the control signal receives a signal from the adder 59. Thus, the noise-free processing of the output pixel signal in horizontal, vertical and diagonal directions is realized. The use of blocks 3 and 4 obtained at the outputs (62) of the first field signal generating pixel generating unit of the first field signal and the second third-field signal generating pixel generating unit) of the resulting pixel signal device (RP1, RP3) ultimately reduces interpolation distortion for by reducing the impact on the result of the signal of the last noise.

Сформированные в блоках 3 и 4 сигналы результирующих пикселей РП1 и РП2 поступают на входы 158, 159 блока 13 (фиг.17) вычисления результирующего пикселя сигналов первого и третьего полей (БВРП1), в котором они подвергаются обработке, практически аналогичной обработке пар пикселей, которая осуществляется в блоках (3, 4) формирования результирующего пикселя первого (третьего) сигналов полей (БФРП1, БФРП3). В блоке суммирования 164 с двумя входами осуществляют, в частности, сложение сигналов пикселей РП1 и РП3, а в блоке вычитания 165 вычисляется их разность. Путем умножения полученного суммарного пикселя в блоке 167 умножения на фиксированный коэффициент (0,5) получают усредненное значение входных пикселей, которое поступает на информационный вход электронного ключа. На выходе блока вычисления абсолютного значения 166 получают модуль амплитуды сигнала разности, вычисленного в блоке вычитания, который далее поступает на первый из входов компаратора 168. В компараторе данный сигнал сравнивается с сигналом фиксированного уровня 160, поступающим на второй вход компаратора. Выход компаратора параллельно подключен к первому управляющему выходу 161 блока 13 и ко входу логического элемента «НЕ» (169). Выход же логического элемента «НЕ» (169) параллельно подключен к другому управляющему выходу 162 блока 13 и к управляющему входу электронного ключа 170.The signals of the resulting pixels RP1 and RP2 generated in blocks 3 and 4 are fed to the inputs 158, 159 of block 13 (Fig. 17) for computing the resulting pixel of the signals of the first and third fields (BVRP1), in which they undergo processing almost analogous to processing pairs of pixels, which it is carried out in blocks (3, 4) of the formation of the resulting pixel of the first (third) field signal (BFRP1, BFRP3). In the summing block 164 with two inputs, in particular, the pixel signals RP1 and RP3 are added, and in the subtraction block 165, their difference is calculated. By multiplying the resulting total pixel in the multiplying unit 167 by a fixed coefficient (0.5), an average value of the input pixels is obtained, which is fed to the information input of the electronic key. At the output of the absolute value calculation unit 166, the amplitude module of the difference signal calculated in the subtraction unit is obtained, which is then fed to the first of the inputs of the comparator 168. In the comparator, this signal is compared with a fixed level signal 160 applied to the second input of the comparator. The output of the comparator is connected in parallel to the first control output 161 of block 13 and to the input of the logic element “NOT” (169). The output of the logical element "NOT" (169) is connected in parallel to another control output 162 of block 13 and to the control input of the electronic key 170.

Если полученное значение модуля амплитуд сигнала разности, поступающего на первый вход компаратора, меньше порога (s), то на выходе компаратора имеет место сигнал "0", который потом инвертируется в логическом элементе «НЕ» (169). С выхода логического элемента «НЕ» управляющий сигнал "1" поступает на электронный ключ 170, который в данном случае замыкается и на его информационный выход 163 поступает усредненное значение входных пикселей с выхода блока умножения 167 на фиксированный коэффициент. Если полученное значение модуля амплитуд сигнала разности, поступающего на первый вход компаратора, больше сигнала порога, то на выходе соответствующего компаратора появляется сигнал "1", а на выходе логического элемента «НЕ» - сигнал "0". Электронный ключ в данном случае разомкнут и на информационный выход ключа не проходит усредненное значение входных пикселей с выхода блока умножения 167 на фиксированный коэффициент.If the obtained value of the amplitude modulus of the difference signal arriving at the first input of the comparator is less than the threshold (s), then the signal “0” takes place at the output of the comparator, which is then inverted in the “NOT” logic element (169). From the output of the logical element “NOT”, the control signal “1” is fed to an electronic key 170, which in this case is closed and its average output 163 receives the average value of the input pixels from the output of the multiplication unit 167 by a fixed coefficient. If the obtained value of the amplitude module of the difference signal arriving at the first input of the comparator is greater than the threshold signal, then the signal "1" appears at the output of the corresponding comparator, and the signal "0" appears at the output of the logical element "NOT". The electronic key in this case is open and the average value of the input pixels from the output of the multiplication unit 167 by a fixed coefficient does not pass to the information output of the key.

На вход блока 5 (фиг.10) горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля поступают исходные совмещенные пиксели сигнала второго поля с выходов блока 17, входящего в структуру блока 2 совмещения пикселей. Определим данные пиксели как Py±j,x±i. При этом, например, значение j=-1 определяет пиксель сигнала строки, предшествующей (верхней), по положению во внутриполевом пространстве, по отношению к пикселю дополнительной строки, j=+1 - индекс пикселя сигнала строки, последующей (нижней), по отношению к положению, дополнительной строки, j=0 - индекс пикселя дополнительной строки, j=-2 - индекс пикселя следующей (второй) из сигналов предшествующих (дополнительной строке) строк; j=0 - индекс пикселя, совпадающего, по положению в данной строке, с положением интерполируемого пикселя в дополнительной строке, i+1, i-1 соответственно последующий, по положению в строке, и предшествующий, по положению в строке, по отношению интерполируемому, пиксели в пределах сигналов двух смежных строк и т.д. В блоке 5 (фиг.10) горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, реализуется интегральная обработка совмещенных пикселей сигнала второго поля, обеспечивающая снижение искажений интерполяции, обусловленных действием составляющих шума в структуре сигнала изображения. Независимые группы совмещенных исходных n+2 пикселей в пределах каждой из выбранного числа, ≥ шести, сигналов строк второго поля параллельно преобразуют здесь, например, в группы из n пикселей, отдельный из которых получают из трех смежных (рис.5.б) по строке пикселей: первого пикселя, предшествующего, по положению в строке, центральному, второго пикселя, являющегося центральным, и третьего пикселя, последующего, по положению в строке, по отношению к центральному. При этом первоначально получают среднее значение предшествующего и последующего, по отношению к центральному, пикселей. Полученное среднее значение уровня пикселя повторно усредняют и с центральным пикселем. В соответствии с этим n+2 пикселя каждой группы в пределах каждой из выбранного числа m (≥ шести) строк перераспределяют в n групп по три пикселя, которые и подключают к соответствующим распределенным k входам (631, 632 … 63k-1,63k) блока 5. Каждый центральный пиксель в этих распределенных группах подключают к одному из трех входов n независимых блоков суммирования (651, 652 … 65n-1, 65n) непосредственно, а предшествующий и последующий, по отношению к центральному, пиксели первоначально умножают на фиксированный коэффициент, например, 0,5 в независимых блоках умножения (641, 642 … 642n-1, 642n), а затем подключают к другим двум входам каждого из блоков суммирования (651, 652 … 65n-1, 65n). Возможное увеличение уровня результирующих пикселей на выходах каждого из блоков суммирования компенсируют в независимых блоках умножения (661, 662 … 66n-1, 66n) на фиксированный коэффициент, пиксели с выходов которых подключены к независимым выходам (671, 672 … 67n-1, 67n) блока 5-горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля.The input combined pixels of the second field signal from the outputs of block 17 included in the structure of block 2 pixel alignment are received at the input of block 5 (Fig. 10) of horizontal low-pass filtering of pixels of the second field string signals. Define these pixels as P y ± j , x ± i . In this case, for example, the value j = -1 determines the pixel of the signal of the line preceding (top), according to the position in the field field, relative to the pixel of the additional line, j = + 1 - the pixel index of the signal of the line following (lower), in relation to the position of the additional line, j = 0 is the pixel index of the additional line, j = -2 is the pixel index of the next (second) of the signals of the previous (additional line) lines; j = 0 is the index of the pixel that coincides, in position in this row, with the position of the interpolated pixel in the additional row, i + 1, i-1, respectively, the next, in position in the row, and the previous, in position in the row, relative to interpolated, pixels within the signals of two adjacent lines, etc. In block 5 (FIG. 10) of horizontal low-pass filtering of pixels of the second field string signals, the integrated processing of the combined pixels of the second field signal is implemented, which ensures the reduction of interpolation distortions due to the action of noise components in the image signal structure. Independent groups of combined initial n + 2 pixels within each of the selected number, ≥ six, of the signals of the rows of the second field are simultaneously converted here, for example, into groups of n pixels, a separate one of which is obtained from three adjacent ones (Fig. 5.b) per line pixels: the first pixel preceding the position in the row, central, the second pixel that is the center, and the third pixel subsequent, the position in the row, relative to the center. At the same time, the average value of the previous and subsequent, relative to the central, pixels is initially obtained. The obtained average pixel level value is averaged again with the central pixel. In accordance with this, n + 2 pixels of each group within each of the selected number m (≥ six) rows are redistributed into n groups of three pixels, which are connected to the corresponding distributed k inputs (63 1 , 63 2 ... 63 k-1 , 63 k ) of block 5. Each central pixel in these distributed groups is connected directly to one of the three inputs of n independent summation blocks (65 1 , 65 2 ... 65 n-1 , 65 n ), and the previous and the next, relative to the central, pixels are initially multiplied by a fixed coefficient, for example, 0.5 in independent lokah multiplying (64 1, 64 2 ... 64 2n-1, 64 2n), and then connected to the other two inputs of each of the summing units (65 1, 65 2 ... 65 n-1, 65 n). A possible increase in the level of the resulting pixels at the outputs of each of the summing blocks is compensated in independent multiplication blocks (66 1 , 66 2 ... 66 n-1 , 66 n ) by a fixed coefficient, the pixels from the outputs of which are connected to independent outputs (67 1 , 67 2 ... 67 n-1 , 67 n ) of a 5-horizontal low-pass filtering of pixels of the signals of the rows of the second field.

На разделенные входы блока 6 (фиг.11) формирования экстраполированного пикселя сигнала второго поля в предложенном устройстве подключены пиксели Рy±j,x±i с выходов блока 17 и пиксели

Figure 00000001
с выходов блока 5 (фиг.10) горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля. Независимые совмещенные пиксели группы сигналов строк второго поля
Figure 00000002
, поступившие с выходов блока 5, попарно, согласно индексам (порядок соответствующей идентификации пикселей сигналов строк рассмотрен выше) распределяются в вертикальном направлении внутриполевого пространства (сверху и снизу) в смежной окрестности по отношению к положению интерполируемого пикселя сигнала дополнительной строки второго поля и подключаются к соответственно попарно распределенным входам 68 (681, 682), 69 (691, 692), 72 (721, 722,), 73 (731, 732), блока 6 (фиг.11) формирования экстраполированного пикселя сигнала второго поля. По положению во внутриполевом пространстве эти пиксели являются центральными в независимых группах совмещенных исходных n+2 пикселей в пределах каждой из выбранного числа, ≥ шести, сигналов строк второго поля. Их положение в соответсвующих сигналах строк аналогично положению интерполируемого пикселя в пределах сигнала формируемой дополнительной строки. На входы 70 и 71 данного блока поступают соответственно центральные исходные пиксели, положение которых в сигналах двух смежных (ближайших во внутриполевом пространстве), предшествующей и последующей, по отношению к дополнительной строке, строках также совпадает с положением интерполируемого пикселя в пределах сигнала формируемой дополнительной строки. Указанные попарно распределенные входы 68 (681, 682), 69 (691, 692), 72 (721, 722), 73 (731, 732) блока 6 (фиг.11) подключены к соответствующим входам блоков вычитания 74, 75, 76, 77 с двумя входами. Полученные здесь сигналы разности пар входных вертикально ориентированных во внутриполевом пространстве пикселей поступают на блоки 78, 79, 80, 81 вычисления абсолютного значения сигналов разности каждой из пар пикселей. В частности Выходы первого и второго, из четырех, блоков вычисления абсолютного значения сигналов разности подключены, по отдельности, к соответствующим двум входам первого блока 82 и двум входам второго блока 83 обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, в каждом из которых определяется возникшее сочетание уровней модулей входных сигналов разности. В частности, на первый вход блока 82 поступает абсолютное значение сигнала разности пикселей второй и первой предшествующих (дополнительной) строк
Figure 00000003
, на второй его вход поступает абсолютное значение сигнала разности пикселей второй и первой последующих (по отношению к дополнительной) строк
Figure 00000004
На первый вход блока 83 поступает абсолютное значение сигнала разности пикселей третьей и первой предшествующих (дополнительной) строк
Figure 00000005
, на второй его вход поступает абсолютное значение сигнала разности пикселей третьей и первой последующих (по отношению к дополнительной) строк
Figure 00000006
Анализ соотношений реализуется с использованием модулей исходных сигналов разности.The divided inputs of block 6 (Fig. 11) of the formation of an extrapolated pixel of the second field signal in the proposed device are connected pixels P y ± j , x ± i from the outputs of block 17 and pixels
Figure 00000001
from the outputs of block 5 (FIG. 10) of horizontal low-pass filtering of pixels of the signals of the rows of the second field. Independent aligned pixels of the second row row signal group
Figure 00000002
received from the outputs of block 5, in pairs, according to the indices (the order of the corresponding identification of the pixel signals of the lines discussed above) are distributed in the vertical direction of the field field (above and below) in an adjacent neighborhood with respect to the position of the interpolated pixel of the signal of the additional line of the second field and connected to, respectively pairwise distributed inputs 68 (68 1 , 68 2 ), 69 (69 1 , 69 2 ), 72 (72 1 , 72 2 ,), 73 (73 1 , 73 2 ), block 6 (Fig. 11) of the extrapolated pixel formation signal of the second field. According to their position in the field field, these pixels are central in independent groups of combined initial n + 2 pixels within each of the selected number, ≥ six, of the signals of the rows of the second field. Their position in the corresponding row signals is similar to the position of the interpolated pixel within the signal of the generated additional row. The inputs 70 and 71 of this block respectively receive the central source pixels, the position of which in the signals of two adjacent (nearest in the field), the previous and the next, with respect to the additional line, lines also coincides with the position of the interpolated pixel within the signal of the generated additional line. The indicated pairwise distributed inputs 68 (68 1 , 68 2 ), 69 (69 1 , 69 2 ), 72 (72 1 , 72 2 ), 73 (73 1 , 73 2 ) of block 6 (Fig. 11) are connected to the corresponding inputs subtraction blocks 74, 75, 76, 77 with two inputs. The difference signals obtained here for pairs of input vertically oriented pixels in the intra-field space are supplied to blocks 78, 79, 80, 81 for computing the absolute value of the difference signals for each of the pixel pairs. In particular, the outputs of the first and second, of the four, blocks for calculating the absolute value of the difference signals are connected separately to the corresponding two inputs of the first block 82 and two inputs of the second block 83 for detecting a given ratio of the calculated absolute values of the difference signals, in each of which the resulting combination is determined levels of modules of input difference signals. In particular, the absolute value of the signal of the pixel difference of the second and first previous (additional) lines arrives at the first input of block 82
Figure 00000003
, its second input receives the absolute value of the signal of the pixel difference of the second and first subsequent (with respect to the additional) lines
Figure 00000004
At the first input of block 83, the absolute value of the pixel difference signal of the third and first previous (additional) lines
Figure 00000005
, its second input receives the absolute value of the signal of the pixel difference of the third and first subsequent (with respect to the additional) lines
Figure 00000006
Relationship analysis is implemented using the modules of the original difference signals.

Если абсолютные значения сигналов разности пикселей на входах блока 82 соответствуют неравенству

Figure 00000007
, то на управляющий вход первого электронного ключа 89 с первого выхода данного блока поступает сигнал "1". Исходный пиксель предшествующей строки, поступающий согласно схеме фиг.11 на информационный вход ключа 89, подключается в таком случае к выходу 94 блока 6. Когда же абсолютные значения сигналов разности пикселей на входах блока 82 соответствуют неравенству
Figure 00000008
, то сигнал "1" со второго выхода блока 82 подается на управляющий вход второго электронного ключа 90. Исходный пиксель последующей строки, поступающий согласно фиг.11 со входа 71 на информационный вход ключа 90, подключается к выходу 94 блока 6. В случае же наличия равенства значений сигналов разности пикселей на входах блока 82
Figure 00000009
сигнал "1", параллельно подключается к первым входам трех логических элементов "И" 86, 87, 88 с двумя входами, выходы которых подключены к управляющим входам третьего 91, четвертого 92 и пятого 93 электронных ключей. Ко вторым входам первого 86 второго 87 и третьего 88 логических элементов "И" подключены первый, второй и третий выходы второго блока 83 обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности
Figure 00000010
и
Figure 00000011
.If the absolute values of the signals of the pixel difference at the inputs of block 82 correspond to the inequality
Figure 00000007
, then the control input of the first electronic key 89 from the first output of this block receives the signal "1". The original pixel of the preceding line, arriving according to the circuit of FIG. 11 to the information input of key 89, is then connected to the output 94 of block 6. When the absolute values of the signals of the pixel difference at the inputs of block 82 correspond to the inequality
Figure 00000008
, then the signal "1" from the second output of block 82 is supplied to the control input of the second electronic key 90. The initial pixel of the next line, which is received according to Fig. 11 from input 71 to the information input of key 90, is connected to the output 94 of block 6. If there is the equality of the values of the signals of the pixel difference at the inputs of block 82
Figure 00000009
the signal "1" is connected in parallel to the first inputs of the three logical elements "AND" 86, 87, 88 with two inputs, the outputs of which are connected to the control inputs of the third 91, fourth 92 and fifth 93 electronic keys. To the second inputs of the first 86 of the second 87 and third 88 of the logic elements "And" are connected the first, second and third outputs of the second block 83 of the detection of a given ratio of the calculated absolute values of the difference signals
Figure 00000010
and
Figure 00000011
.

Если абсолютные значения сигналов разности пикселей на входах блока 82 и 83 соответствуют соотношениям

Figure 00000012
и
Figure 00000013
, то на первый и второй входы первой схемы "И" параллельно поступают сигналы "1" с третьего и первого выходов соответственно блоков 82 и 83. Данный сигнал "1", следовательно, появляется в таком случае и на управляющем входе третьего электронного ключа. Исходный пиксель предшествующей строки согласно схеме фиг.11 поступает со входа 70 блока 6 на информационный вход третьего 91 электронного ключа и подключается в таком случае к выходу 94 блока 6.If the absolute values of the signals of the pixel difference at the inputs of block 82 and 83 correspond to the relations
Figure 00000012
and
Figure 00000013
, then the signals “1” from the third and first outputs of blocks 82 and 83 respectively arrive at the first and second inputs of the first “And” circuit. This signal “1”, therefore, also appears on the control input of the third electronic key. The source pixel of the preceding line according to the scheme of Fig. 11 comes from the input 70 of block 6 to the information input of the third 91 electronic keys and is connected in this case to the output 94 of block 6.

Когда же абсолютные значения сигналов разности пикселей на входах блока 82 и 83 соответствуют соотношениям

Figure 00000014
и
Figure 00000015
, то на первый и второй входы второй схемы "И" параллельно поступают сигналы "1" с третьего и второго выходов соответственно блоков 82 и 83. Аналогичный сигнал появляется, следовательно, и на управляющем входе четвертого 92 электронного ключа, информационный вход которого соединен со входом 71 исходного пикселя последующей строки. В связи с этим четвертый 92 электронный ключ замыкается и подключает в этот момент исходный пиксель последующей строки к выходу 94 блока 6.When the absolute values of the signals of the pixel difference at the inputs of block 82 and 83 correspond to the relations
Figure 00000014
and
Figure 00000015
, then the signals “1” from the third and second outputs of blocks 82 and 83 respectively arrive at the first and second inputs of the second “And” circuit. Consequently, a similar signal appears at the control input of the fourth 92 electronic key, the information input of which is connected to the input 71 source pixels of the next line. In this regard, the fourth 92 electronic key is closed and connects at this moment the source pixel of the next line to the output 94 of block 6.

В случае же наличия равенства значений сигналов разности пикселей на входах блока 82

Figure 00000014
, и на входах блока 83
Figure 00000016
сигнал "1" подключен с третьего выхода блока 82 к первому входу третьего 88 логического элемент "И" и аналогичный сигнал подключен с третьего выхода блока 83 ко второму входу третьего 88 логического элемент "И". Соответственно последнему сигнал "1" появляется в данном случае на управляющем входе пятого 93 электронного ключа. К информационному входу четвертого электронного ключа согласно фиг.11 подключен выход усредненного пикселя сигналов предшествующей и последующей сигналов строк. При этом пиксели предшествующей и последующих строк первоначально суммируют в блоке 84 суммирования, выход которого подключен ко входу блока 85 умножения на фиксированный коэффициент, равный 0,5. На выходе блока 85 получают усредненного пиксель предшествующей и последующей сигналов строк. Указанный выход блока 85 соединен согласно схеме фиг.11 с информационным входом пятого электронного ключа. При появлении же в рассмотренном случае (выполнение соотношений
Figure 00000014
и
Figure 00000017
на входах соответственно блоков 82 и 83) сигнала "1" на управляющем входе пятого 93 электронного ключа определяет его замыкание и подключение усредненного пикселя к выходу 94 блока 6.In the case of the presence of equality of the values of the signals of the pixel difference at the inputs of block 82
Figure 00000014
, and at the inputs of block 83
Figure 00000016
the signal "1" is connected from the third output of block 82 to the first input of the third 88 logical element "And" and a similar signal is connected from the third output of block 83 to the second input of the third 88 logical element "And". Accordingly, the signal "1" appears in this case at the control input of the fifth 93 electronic key. To the information input of the fourth electronic key according to Fig. 11, the output of the averaged pixel of the signals of the previous and subsequent signals of the rows is connected. In this case, the pixels of the preceding and subsequent lines are initially summed in the summing unit 84, the output of which is connected to the input of the multiplying unit 85 by a fixed coefficient equal to 0.5. At the output of block 85, an averaged pixel of the previous and subsequent row signals is obtained. The specified output of the block 85 is connected according to the circuit of FIG. 11 with the information input of the fifth electronic key. When appearing in the considered case (the fulfillment of the relations
Figure 00000014
and
Figure 00000017
at the inputs of blocks 82 and 83) of the signal "1", respectively, at the control input of the fifth 93 electronic key determines its closure and the connection of the average pixel to the output 94 of block 6.

Таким образом, схема блока 6 (фиг.11) формирования экстраполированного пикселя сигнала второго поля обеспечивает решение заданной задачи адаптивного формирования уровня пикселя по вертикальному во внутриполевом пространстве направлению.Thus, the circuit of block 6 (Fig. 11) of the formation of the extrapolated pixel of the second field signal provides a solution to the problem of adaptive formation of the pixel level in the vertical direction in the field field.

Независимые группы совмещенных исходных пикселей попарно и симметрично, согласно индексам распределяются в смежной окрестности (сверху и снизу) по отношению к положению интерполируемого пикселя дополнительной строки сигналов строк второго поля и подключаются к соответственно попарно распределенным входам 95 (9511, 9523; 9512, 9522; 9513, 9521) блока 7 (фиг.12) вычисления среднего значения уровня пикселя в сигнале второго поля. Здесь первая цифра индекса определяет по отношению к формируемому сигналу дополнительной строки группу пикселей сигнала предшествующего (цифра 1) или последующего (цифра 2), по положению во внутриполевом пространстве, сигнала строки. Вторая цифра определяет номер пикселя в группе каждого из сигналов строк.Independent groups of aligned source pixels are pairwise and symmetrically, according to the indices, distributed in an adjacent neighborhood (above and below) with respect to the position of the interpolated pixel of an additional line of second-line signal lines and connected to the corresponding pairwise distributed inputs 95 (95 11 , 95 23 ; 95 12 , 95 22 ; 95 13 , 95 21 ) of block 7 (Fig. 12) for calculating the average value of the pixel level in the signal of the second field. Here, the first digit of the index determines, in relation to the generated signal of the additional line, the group of pixels of the signal of the previous (number 1) or subsequent (number 2), by the position in the field field signal of the line. The second digit defines the pixel number in the group of each of the line signals.

Пиксели каждой из распределенные пар подключены к двум независимым входам блоков суммирования 96, 97, 98. Возможное увеличение уровня результирующих пикселей на выходах каждого из указанных трех блоков суммирования компенсируют в независимых блоках умножения (99, 100, 101) результата суммирования на фиксированный коэффициент, пиксели с выходов которых подключены к независимым выходам (1021, 1022, 1023) блока 7 - вычисления среднего значения уровня пикселей в сигнале второго поля.The pixels of each of the distributed pairs are connected to two independent inputs of the summation blocks 96, 97, 98. The possible increase in the level of the resulting pixels at the outputs of each of the three summation blocks is compensated in the independent multiplication blocks (99, 100, 101) of the summation result by a fixed coefficient, pixels the outputs of which are connected to the independent outputs (102 1 , 102 2 , 102 3 ) of block 7 — calculating the average value of the pixel level in the signal of the second field.

На попарно распределенные входы 103 (10311, 10323; 10312, 10322; 10313, 10321) блока 9 (фиг.13) обнаружения направления интерполяции пикселей сигналов смежных строк второго поля в предложенном устройстве (фиг.1) подключены с выходов 67 (671, 672, … 67n-1, 67n) блока 5 (фиг.10) горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля группы по три пикселя сигналов предшествующей, по положению во внутриполевом пространстве по отношению к формируемому сигналу дополнительной строки, и последующей строк. Данные пиксели распределяются в вертикальном направлении внутриполевого пространства (сверху и снизу) в смежной окрестности по отношению к положению интерполируемого пикселя сигнала дополнительной строки второго поля и ориентированы по вертикали (входы 10312, 10322) и по диагоналям (входы 10311, 10323; 10313, 10321). Здесь первая цифра индекса, как и в предшествующем разделе, определяет по отношению к формируемому сигналу дополнительной строки, группу пикселей сигнала предшествующего (цифра 1) или последующего (цифра 2), по положению во внутриполевом пространстве, сигнала строки. Вторая цифра определяет номер пикселя в группе каждого из сигналов строк. Распределенные таким образом пиксели пар поступают на соответствующие входы блоков 104, 105, 106 вычитания, на выходах которых получают сигналы разности пар входных пикселей, ориентированных по вертикали (входы 10312, 10322) и по диагоналям (входы 10311, 10323; 10313, 10321). По существу в блоке 9 обнаружения направления интерполяции формирование сигналов управления является аналогичным формированию сигналов управления, реализуемого в структуре идентичных блоков 3, 4 фиг.9 формирования результирующего пикселя первого (третьего) сигналов полей (БФРП1, БФРП3). Здесь также на выходах блоков 107, 108, 109 вычисления абсолютного значения получают модуль амплитуды сигналов разности (уровню) указанных пар входных пикселей. Модули амплитуд каждого из сигналов разности поступают на первый из входов соответствующих компараторов 111, 112, 113, где сравниваются по амплитуде с пороговым сигналом (s) фиксированного уровня, поступающим на вторые входы компараторов. Если полученное значение модуля амплитуд, поступающего на первый вход компаратора, меньше сигнала порога, то на выходе соответствующего компаратора появляется сигнал "0", который потом инвертируется в логических элементах «НЕ» (115, 116, 117). И наоборот, если полученное значение модуля амплитуд, поступающего на первый вход компаратора, больше сигнала порога, то на выходе соответствующего компаратора появляется сигнал "1". Сигналы управления, полученные на выходах компараторов и элементов «НЕ» поступают на соответствующие выходы 114 (1141, 1142, 1143) и 118 (1181, 1182, 1183) блока 9 (фиг.13) обнаружения направления интерполяции пикселей сигналов смежных строк второго поля в предложенном устройстве (фиг.1).The pairwise distributed inputs 103 (103 11 , 103 23 ; 103 12 , 103 22 ; 103 13 , 103 21 ) of block 9 (Fig. 13) detect the direction of interpolation of pixels of the signals of adjacent lines of the second field in the proposed device (Fig. 1) connected to the outputs 67 (67 1 , 67 2 , ... 67 n-1 , 67 n ) of block 5 (FIG. 10) of horizontal low-pass filtering of the pixels of the signals of the rows of the second field of the group of three pixels of signals previous, by position in the field field relative to the generated signal extra line, and subsequent lines. These pixels are distributed in the vertical direction of the intra-field space (above and below) in an adjacent neighborhood with respect to the position of the interpolated pixel of the signal of the additional line of the second field and are oriented vertically (inputs 103 12 , 103 22 ) and diagonally (inputs 103 11 , 103 23 ; 103 13 , 103 21 ). Here, the first digit of the index, as in the previous section, determines, with respect to the generated signal of the additional line, the group of pixels of the signal of the previous (number 1) or subsequent (number 2), according to the position in the field field, the signal of the line. The second digit defines the pixel number in the group of each of the line signals. The pixels of the pairs distributed in this way are fed to the corresponding inputs of the subtracting units 104, 105, 106, the outputs of which receive the difference signals of the pairs of input pixels oriented vertically (inputs 103 12 , 103 22 ) and diagonally (inputs 103 11 , 103 23 ; 103 13 , 103 21 ). Essentially, in the block 9 for detecting the direction of interpolation, the formation of control signals is similar to the formation of control signals implemented in the structure of identical blocks 3, 4 of Fig. 9 of the formation of the resulting pixel of the first (third) field signals (BFRP1, BFRP3). Here, also at the outputs of the absolute value calculation units 107, 108, 109, the amplitude modulus of the difference signal (level) of said pairs of input pixels is obtained. The amplitude modules of each of the difference signals are fed to the first of the inputs of the respective comparators 111, 112, 113, where they are compared in amplitude with a threshold signal (s) of a fixed level, which is supplied to the second inputs of the comparators. If the obtained value of the amplitude module arriving at the first input of the comparator is less than the threshold signal, then the signal "0" appears at the output of the corresponding comparator, which is then inverted in the NOT logic elements (115, 116, 117). And vice versa, if the obtained value of the amplitude module arriving at the first input of the comparator is greater than the threshold signal, then the signal "1" appears at the output of the corresponding comparator. The control signals received at the outputs of the comparators and “NOT” elements are supplied to the corresponding outputs 114 (114 1 , 114 2 , 114 3 ) and 118 (118 1 , 118 2 , 118 3 ) of block 9 (FIG. 13) for detecting the direction of pixel interpolation signals of adjacent rows of the second field in the proposed device (figure 1).

На информационные 120 (1201, 1202, 1203) входы блока 10 (фиг 14) выбора пикселей и соответствующих блоков 121, 122, 123 электронных ключей поступают вычисленные средние значения пикселей с выходов 102 (1021, 1022, 1023) блока 7 вычисления среднего значения пикселя в сигнале второго поля. На управляющие входы блоков 121, 122, 123 электронных ключей поступают сигналы управления с выходов 118 (1181, 1182, 1183) блока 9 (фиг.13) обнаружения направления интерполяции пикселей сигналов смежных строк второго поля. В соответствии с сигналами управления на разделенные выходы 124 (1241, 1242, 1243) блоков 121, 122, 123 электронных ключей замыкаются лишь те усредненные пиксели, разность между исходными значениями уровней которых не превышает заданного порогового значения.The information 120 (120 1 , 120 2 , 120 3 ) inputs of the block 10 (FIG. 14) of the pixel selection and the corresponding electronic key blocks 121, 122, 123 receive the calculated average pixel values from the outputs 102 (102 1 , 102 2 , 102 3 ) block 7 calculates the average pixel value in the signal of the second field. The control inputs of the electronic key blocks 121, 122, 123 receive control signals from the outputs 118 (118 1 , 118 2 , 118 3 ) of block 9 (Fig. 13) for detecting the interpolation direction of the pixel signals of adjacent rows of the second field. In accordance with the control signals to the divided outputs 124 (124 1 , 124 2 , 124 3 ) of the electronic key blocks 121, 122, 123, only those average pixels are closed, the difference between the initial level values of which does not exceed a predetermined threshold value.

На информационные входы 126 (1261, 1262, 1263) второго блока 11 (фиг.15) вычисления результирующего пикселя сигнала второго поля и соответственно на три входа блока 127 суммирования информационных сигналов подключены выходы блоков 121, 122, 123 электронных ключей, входящих в структуру блока 10 (фиг.14) выбора пикселей. Соответственно на входах 126 (1261, 1262, 1263) блока 127 суммирования информационных сигналов появляются те из усредненных пар входных пикселей сигналов смежных строк второго поля, ориентированных по вертикали (входы 10312, 10322) и по диагоналям (входы 10311, 10323; 10313, 10321), разность между исходными значениями уровней которых не превышает заданного порогового значения. Прошедшие через блоки электронных ключей пиксели суммируются по уровню в блоке 127 и сигнал результата суммирования поступает на информационный вход делителя 129 уровня сигнала с управляемым коэффициентом деления. На входы сигналов управления второго блока 11 и соответственно на три входа блока 128 суммирования сигналов управления поступают сигналы управления 125 (1251, 1252, 1253) с выходов 118 (1181, 1182, 1183) блока 9 (фиг.13) обнаружения направления интерполяции пикселей сигналов смежных строк второго поля. Результат суммирования поступает с выхода блока 128 на управляющий вход делителя 129 уровня сигнала с управляемым коэффициентом, значение которого определяется величиной результата (число сигналов управления соответствующих "логической единице") суммирования сигналов управления. На выходе 130 делителя 129 получают сигнал внутриполевого значения вычисляемого пикселя.The information inputs 126 (126 1 , 126 2 , 126 3 ) of the second block 11 (Fig. 15) calculate the resulting pixel of the second field signal and, respectively, the outputs of blocks 121, 122, 123 of the electronic keys included are connected to the three inputs of the block 127 for summing information signals in the structure of the block 10 (Fig) of the pixel selection. Accordingly, at the inputs 126 (126 1 , 126 2 , 126 3 ) of the information signal summing unit 127, those appear from the averaged pairs of input pixels of the signals of adjacent lines of the second field, oriented vertically (inputs 103 12 , 103 22 ) and diagonally (inputs 103 11 , 103 23 ; 103 13 , 103 21 ), the difference between the initial values of the levels of which does not exceed a predetermined threshold value. The pixels passing through the electronic key blocks are summed by the level in block 127 and the signal of the summation result is fed to the information input of the signal level divider 129 with a controlled division coefficient. The control signals 125 (125 1 , 125 2 , 125 3 ) from the outputs 118 (118 1 , 118 2 , 118 3 ) of block 9 (Fig. 13) are received at the inputs of the control signals of the second block 11 and, respectively, at the three inputs of the block 128 for summing the control signals ) detecting the interpolation direction of the pixel signals of adjacent rows of the second field. The summation result is transmitted from the output of block 128 to the control input of the signal level divider 129 with a controlled coefficient, the value of which is determined by the value of the result (the number of control signals corresponding to the "logical unit") of the summation of the control signals. At the output 130 of the divider 129, a signal of the intra-field value of the calculated pixel is received.

На информационные входы 131, 132, 133 третьего блока 12 (фиг.16) вычисления результирующего пикселя сигналов первого, второго и третьего полей поступают в структуре предложенного устройства от информационных выходов соответственно 163 (блок 13), 130 (блок 11), 94 (блок 6) информационные результирующие пиксели сигналов первого и третьего полей, сигнала второго поля и информационный экстраполированный пиксель сигнала второго поля. На вход 134 и на входы управления 135, 136, 137 (три раздельных входа: 1371, 1372, 1373), 138 (три раздельных входа: 1381, 1382, 1383) данного блока 12 поступает в структуре предложенного устройства сигнал фиксированного уровня и поступают сигналы управления соответственно с выходов управления 161 (блок 13), 162 (блок 13), 114 (три раздельных выхода 1141, 1142, 1143 блока 9), 118 (три раздельных выхода 1181, 1182, 1183 блока 9).The information inputs 131, 132, 133 of the third block 12 (Fig. 16) calculate the resulting pixel of the signals of the first, second and third fields from the information outputs, respectively, 163 (block 13), 130 (block 11), 94 (block 6) information resulting pixels of the signals of the first and third fields, the signal of the second field and the information extrapolated pixel of the signal of the second field. The input 134 and the control inputs 135, 136, 137 (three separate inputs: 137 1 , 137 2 , 137 3 ), 138 (three separate inputs: 138 1 , 138 2 , 138 3 ) of this block 12 is supplied in the structure of the proposed device a signal of a fixed level and control signals are received respectively from the control outputs 161 (block 13), 162 (block 13), 114 (three separate outputs 114 1 , 114 2 , 114 3 of block 9), 118 (three separate outputs 118 1 , 118 2 , 118 3 blocks 9).

Следовательно, в блоке 12 БВРП3 значение результирующего пикселя определяется (вычисляется) как одно возможное из 4 значений: как значение пикселя, полученного за счет внутрикадровой обработки на выходе второго блок (11) вычисления результирующего пикселя сигнала второго поля (БВРП2), как значение пикселя, полученного за счет межкадровой обработки в первом блок (13) вычисления результирующего пикселя сигналов первого и третьего полей (БВРП1), как значение пикселя, полученного за счет экстраполирования в блоке (6) формирования экстраполированного пикселя сигнала второго поля (БФЭП), и, наконец, вычисленное в самом блоке 12 как среднее значение пикселей на выходах БВРП1 и БВРП2, т.е. как результат усреднения значений пикселей, полученных внутрикадровом и межкадровым вычислениями.Therefore, in block 12 BVRP3, the value of the resulting pixel is determined (calculated) as one possible of 4 values: as the value of the pixel obtained by intra-frame processing at the output of the second block (11) for calculating the resulting pixel of the signal of the second field (BVRP2), as the value of the pixel, obtained by inter-frame processing in the first block (13) for calculating the resulting pixel of the signals of the first and third fields (BVRP1), as the value of the pixel obtained by extrapolation in the block (6) of the formation is extrapolated nth pixel of the second field signal (BPEC), and finally, calculated in block 12 itself as the average value of pixels at the outputs of BVRP1 and BVRP2, i.e. as a result of averaging pixel values obtained by intraframe and interframe calculations.

В случае, например, когда на информационном выходе 130 блока 11 (БВРП2) и, следовательно, на информационном входе 132 блока 12 появляется значение рассчитываемого пикселя, а с выхода 163 блока 13 (БВРП1) не появляется (значение соответствует уровню "0") сигнал пикселя на входе 131 блока 12 (БВРП3), то реализуется, во-первых, вычитание сигналов (поступивших от блоков 11 и 13) в блоке 142, затем вычисление абсолютного значения пикселя, соответствующего результату вычитания в блоке 144. Полученный при этом пиксель сигнала модуля разности подается на компаратор 146, где сравнивается с пороговым значением (сигнал фиксированного уровня), поступающим на вход 134 блока 12 (БВРП3). На выходе компаратора появляется управляющий сигнал. По причине того, что сигнал с блока 11 (БВРП2) не подается (соответствует уровню "0"), то значение, подаваемое на компаратор, больше порога и на выходе компаратора 146 появляется сигнал "1". Этот управляющий сигнал совместно с сигналом с логического элемента 140 «ИЛИ», который формируется на выходе этого элемента в соответствии с входными сигналами управления 138 (1381, 1382, 1383), подается в блоке 12 (БВРП3) на логический элемент 141 «И». Значение сигналов с компаратора 146 и логических элементов 140 «ИЛИ» и 141 «И» в этом случае соответствует уровню "1" и электронный ключ 153 замкнут.Следовательно, и на сумматор 156 и далее на выход устройства 157 поступает значение пикселя информационного сигнала, вычисленное по внутрикадровому направлению. На логические элементы 148, 151 «И», от логических элементов (инверторов) 147, 149 «НЕ» при этом поступает значение сигнала, соответствующее уровню "0", и, следовательно, электронные ключи 154 и 155 разомкнуты.In the case, for example, when the value of the calculated pixel appears at the information output 130 of block 11 (BVRP2) and, therefore, at the information input 132 of block 12, the signal does not appear from the output 163 of block 13 (BVRP1) (the value corresponds to level "0") of the pixel at the input 131 of block 12 (BVRP3), then, firstly, subtracting the signals (received from blocks 11 and 13) in block 142 is implemented, then calculating the absolute value of the pixel corresponding to the result of the subtraction in block 144. The resulting signal pixel of the module difference is fed to the comparator 146, where e is compared with a threshold value (signal of a fixed level) supplied to the input 134 of block 12 (BVRP3). A control signal appears at the output of the comparator. Due to the fact that the signal from block 11 (BVRP2) is not supplied (corresponds to level "0"), the value supplied to the comparator is greater than the threshold and the signal "1" appears at the output of comparator 146. This control signal, together with the signal from the OR gate 140, which is generated at the output of this element in accordance with the input control signals 138 (138 1 , 138 2 , 138 3 ), is supplied in block 12 (BVRP3) to the logic element 141 "AND". The value of the signals from the comparator 146 and the logical elements 140 “OR” and 141 “AND” in this case corresponds to level “1” and the electronic key 153 is closed. Consequently, the value of the pixel of the information signal calculated on the adder 156 and further to the output of the device 157 is calculated in the intraframe direction. At the logical elements 148, 151 "And", from the logical elements (inverters) 147, 149 "NOT" when this receives the signal value corresponding to the level "0", and, therefore, the electronic keys 154 and 155 are open.

В случае когда на информационном выходе 130 блока 11 (БВРП2) и соответственно на входе 132 блока 12 (БВРП3) появляется значение пикселя, соответствующее уровню "0", а с информационного выхода 163 блока 13 (БВРП1) на входе 131 блока 12 (БВРП3) - значение рассчитываемого пикселя, то реализуется, во-первых, вычитание сигналов БВРП2 (11) и БВРП1 (13) в блоке 142 и вычисление абсолютного значения сигнала разности в блоке 144, а затем полученный пиксель сигнала модуля разности подается на компаратор 146, где сравнивается с пороговым значением со входа 134, и определяется управляющий сигнал. В связи с тем, что сигнал с блока 11 (БВРП2) не подается (соответствует уровню "0"), то значение, поступающее на компаратор, больше порога и на выходе компаратора 146 появляется сигнал "1". Этот управляющий сигнал совместно с сигналом с логического элемента 140 «ИЛИ», который формируется на выходе этого элемента в соответствии с входными сигналами управления от блока 9, подается в блоке 12 (БВРП3) на логический элемент 141 «И». Но с логического элемента 140 «ИЛИ» на логический элемент 141 "И" в данном случае поступает сигнал, соответствующий уровню "0". Это обусловлено тем, что на всех выходах управления 1381, 1382, 1383 блока 9 в рассматриваемом случае имеет место сигнал уровня "0". В связи с этим и на вход управления электронного ключа 153 подается сигнал уровня "0". При этом ключ разомкнут. На выходе компаратора 146 при этом появляется сигнал, соответствующий уровню "1". Соответственно на выходе инвертора «НЕ» 147 получаем сигнал, соответствующий уровню 0. Последнее определяет появление сигнала уровня "0" и на выходе логического элемента 148 «И». Соответственно электронный ключ 154 разомкнут. На входы инверторов «НЕ» 149 и 150 подаются сигналы уровня "0", а значит, с выходов снимаются сигналы, соответствующие уровню "1". Сигнал управления, соответствующий уровню "1", поступает в этом случае и от блока 13 (БВРП1) на вход 136 блока 12 (БВРП3). Следовательно, на выходе логического элемента «И» 151 возникает сигнал управления, равный уровню "1", замыкающий электронный ключ 155. На вход электронного ключи 155 подается сигнал информационного пикселя со входа 131, соединенного с информационным выходом БВРП1. Следовательно, и на сумматор 156 и далее на выход устройства 157 поступает значение пикселя, вычисленное в межкадровом направлении.In the case when at the information output 130 of block 11 (BVRP2) and, respectively, at the input 132 of block 12 (BVRP3), a pixel value appears corresponding to level "0", and from the information output 163 of block 13 (BVRP1) at the input 131 of block 12 (BVRP3) is the value of the calculated pixel, then, firstly, subtracting the signals BVRP2 (11) and BVRP1 (13) in block 142 and calculating the absolute value of the difference signal in block 144 is realized, and then the received pixel of the signal of the difference module is fed to the comparator 146, where it is compared with a threshold value from input 134, and control Signal. Due to the fact that the signal from block 11 (BVRP2) is not supplied (corresponds to level "0"), the value supplied to the comparator is greater than the threshold and the signal "1" appears at the output of comparator 146. This control signal, together with the signal from the OR gate 140, which is generated at the output of this element in accordance with the control input signals from block 9, is supplied in block 12 (BVRP3) to the AND gate 141. But from the OR gate 140 to the AND gate 141, in this case, a signal corresponding to the level “0” is received. This is due to the fact that at all control outputs 138 1 , 138 2 , 138 3 of block 9 in this case, there is a signal of level "0". In this regard, and at the control input of the electronic key 153, a signal of level "0" is supplied. In this case, the key is open. At the output of the comparator 146, a signal appears corresponding to level "1". Accordingly, at the output of the inverter “NOT” 147 we obtain a signal corresponding to level 0. The latter determines the appearance of a signal of level “0” and at the output of logic element 148 “AND”. Accordingly, the electronic key 154 is open. Signals of level “0” are applied to the inputs of inverters “NOT” 149 and 150, which means that signals corresponding to level “1” are removed from the outputs. The control signal corresponding to level "1" is also supplied in this case from block 13 (BVRP1) to the input 136 of block 12 (BVRP3). Therefore, at the output of the logical element “AND” 151, a control signal equal to level “1” appears, which closes the electronic key 155. The signal of the information pixel from the input 131 connected to the information output of the BVRP1 is supplied to the input of the electronic key 155. Consequently, the pixel value calculated in the inter-frame direction is supplied to the adder 156 and further to the output of the device 157.

В случае, когда на выходе блоков БВРП2 и БВРП1 (11 и 13) определены значения рассчитываемых пикселей, то в рассматриваемом блоке 12 (БВРП3) реализуется, во-первых, вычитание сигналов информационных пикселей, поступивших на входы 131 и 132 с выходов 130 (БВРП2) и 163 (БВРП1), в блоке 142 и вычисление их абсолютного значения в блоке (144), а затем полученный пиксель сигнала модуля разности подается на компаратор 146, где сравнивается с пороговым значением со входа 134, и в результате определяется управляющий сигнал. Если значение разности больше порога то с выхода компаратора 146 считывается сигнал, соответствующий уровню "1". Сигнал аналогичного уровня имеет место на входе и выходе логического элемента 140 «ИЛИ». Следовательно, на логический элемент «И» 141 подаются сигналы уровня "1" (и с компаратора 146, и с логического элемента 140 «ИЛИ»). Значение сигналов с компаратора 146 и логических элементов 140 «ИЛИ» и 141 «И» в этом случае соответствует уровню "1" и электронный ключ 153 замкнут. Следовательно, и на сумматор 156, и далее на выход устройства 157 поступает значение пикселя информационного сигнала, вычисленное по внутрикадровому направлению. На логические элементы 148, 151 «И», от логических элементов (инверторов) 147, 149 «НЕ» при этом поступает значение сигнала, соответствующее уровню "0", и, следовательно, аналогичный, по уровню, сигнал поступает на входы управления электронных ключей 154 и 155, которые в связи с этим в данном случае разомкнуты. Если же значение разности пикселей, поступивших на входы 131 и 132 с выходов 130 (БВРП2) и 163 (БВРП1), меньше порога, то на выходе компаратора 146 появляется сигнал, соответствующий уровню "0". При этом на входе и выходе логического элемента «И» 141 тоже будет сигнал, соответствующий уровню "0". Этот сигнал поступает на вход управления электронного ключа 153. Следовательно, последний в таком случае разомкнут. На выход инвертора «НЕ» 147 будет подан уровень "1", который поступит на логический элемент 148 «И». На втором входе этого логического в таком случае также появится уровень "1" сигнала управления, поступившего на вход 136 блока 12 с выхода 162 блока 12. Соответственно на управляющий вход электронного ключа 154 с выхода логического элемента 148 «И» будет подан уровень "1". На вход инвертора 150 «НЕ» тоже поступает уровень "1". Сигнал управления уровня "1" замыкает электронный ключ 154. В результате его информационный вход подключается в данном случае ко входу сумматора 156 и далее к выходу устройства 157. В свою очередь информационные пиксели, поступившие на входы 131 и 132 с выходов 130 блока (БВРП2) и 163 (БВРП1), суммируют в блоке 143, умножают результат суммирования на фиксированный коэффициент 0,5 в блоке 145. Полученное усредненное значение пикселей сигналов от блоков 11 (БВРП2) и 13 (БВРП1) поступает с выхода блока 145 на информационный вход электронного ключа 154 и, следовательно, подключается в рассматриваемом случае к выходу 157 блока 12 (БВРП3).In the case when the calculated pixel values are determined at the output of blocks BVRP2 and BVRP1 (11 and 13), then in the considered block 12 (BVRP3), firstly, the subtraction of information pixel signals received at inputs 131 and 132 from outputs 130 (BVRP2 ) and 163 (BVRP1), in block 142 and calculating their absolute value in block (144), and then the received pixel of the signal of the difference module is fed to comparator 146, where it is compared with the threshold value from input 134, and as a result, the control signal is determined. If the difference value is greater than the threshold, a signal corresponding to level "1" is read from the output of comparator 146. A signal of a similar level takes place at the input and output of the OR gate 140. Consequently, the level 1 signals are supplied to the AND gate 141 (both from the comparator 146 and the OR gate 140). The value of the signals from the comparator 146 and the logical elements 140 "OR" and 141 "AND" in this case corresponds to level "1" and the electronic key 153 is closed. Therefore, the adder 156, and then the output of the device 157 receives the pixel value of the information signal, calculated in the intra-frame direction. At the logical elements 148, 151 "And", from the logical elements (inverters) 147, 149 "NOT", the signal value corresponding to the level "0" is received and, therefore, the signal is similar in level to the control inputs of electronic keys 154 and 155, which are therefore open in this case. If the value of the difference in pixels received at inputs 131 and 132 from outputs 130 (BVRP2) and 163 (BVRP1) is less than a threshold, then a signal corresponding to level “0” appears at the output of comparator 146. In this case, the input and output of the logical element "AND" 141 will also have a signal corresponding to the level "0". This signal is fed to the control input of the electronic key 153. Therefore, the latter in this case is open. The output of the inverter "NOT" 147 will be fed to the level "1", which will go to the logical element 148 "AND". In this case, the second input of this logical one will also see level “1” of the control signal received at input 136 of block 12 from output 162 of block 12. Accordingly, level “1” will be fed to the control input of electronic key 154 from the output of logical element 148 “AND” . At the input of the inverter 150 "NOT" also receives the level "1". The control signal level "1" closes the electronic key 154. As a result, its information input is connected in this case to the input of the adder 156 and then to the output of the device 157. In turn, the information pixels received at the inputs 131 and 132 from the outputs 130 of the block (BVRP2) and 163 (BVRP1), summarized in block 143, multiply the result of the summation by a fixed coefficient 0.5 in block 145. The obtained average value of the pixels of the signals from blocks 11 (BVRP2) and 13 (BVRP1) comes from the output of block 145 to the information input of the electronic key 154 and therefore n In this case, it is connected to the output 157 of block 12 (BVRP3).

При этом с выхода инвертора 150 в рассматриваемом случае будет получен уровень "0", который поступит на логический элемент 151 «И». На выходе логического элемента «И» 151 и, следовательно, на входе управления электронного ключа 155 появится уровень "0". В результате электронный ключ 155 будет разомкнут.In this case, from the output of the inverter 150 in the case under consideration, the level "0" will be obtained, which will go to the logical element 151 "And". At the output of the logical element "And" 151 and, therefore, at the control input of the electronic key 155 appears the level "0". As a result, the electronic key 155 will be open.

Во всех рассмотренных выше случаях с выходов 161 (блок 13), 114 (три раздельных выхода 1141, 1142, 1143 блока 9) хотя бы на один из входов управления 135, 137 (три раздельных входа: 1371, 1372, 1373) блока 12 приходил уровень "0", который поступал на вход (входы) логического элемента 139 «И» и дальше на управляющий вход электронного ключа 152. Соответственно данный электронный ключ был разомкнут.In all cases considered above, from outputs 161 (block 13), 114 (three separate outputs 114 1 , 114 2 , 114 3 of block 9) to at least one of the control inputs 135, 137 (three separate inputs: 137 1 , 137 2 , 137 3 ) of block 12, the level "0" arrived, which went to the input (s) of the logical element 139 "And" and then to the control input of the electronic key 152. Accordingly, this electronic key was open.

В случае же, когда необходимую точность не могут обеспечить ни внутрикадровый, ни межкадровый варианты интерполяции, на все входы управления 135, 137 (три раздельных входа: 1371, 1372, 1373) и, следовательно, на все входы логического элемента 139 «И» поступает сигнал уровня "1". При этом на управляющем входе электронного ключа 152 возникает сигнал уровня "1", а на все остальные электронные ключи 153-154 поступит сигнал управления, соответствующий уровню "0". В частности, на выходах сигналов управления 162 (блок 13), 114 (три раздельных выхода 1141, 1412, 1143 блока 9) и, следовательно, на входах 136, 138 (три раздельных входа: 1381, 1382, 1383) данного блока 12 появятся сигналы уровня "0". Следовательно, на выходе логического элемента 140 также будет сигнал уровня "0". Со входа 136 и с выхода логического элемента 140 «ИЛИ» сигналы уровня "0" поступают на логические элементы 141, 148, 151, на выходах которых и, следовательно, на входах управления соответствующих электронных ключей 153, 154, 155 возникает сигнал уровня "0", обеспечивая разомкнутое состояние последних.In the case when the necessary accuracy cannot be provided by either intraframe or interframe interpolation options for all control inputs 135, 137 (three separate inputs: 137 1 , 137 2 , 137 3 ) and, therefore, for all inputs of the logic element 139 " And "a signal of level" 1 "is received. At the same time, a signal of level "1" appears at the control input of the electronic key 152, and a control signal corresponding to level "0" is received at all other electronic keys 153-154. In particular, at the outputs of control signals 162 (block 13), 114 (three separate outputs 114 1 , 141 2 , 114 3 of block 9) and, therefore, at inputs 136, 138 (three separate inputs: 138 1 , 138 2 , 138 3 ) of this block 12, level 0 signals will appear. Therefore, the output of the logic element 140 will also be a signal of level "0". From the input 136 and from the output of the OR gate 140, the level 0 signals are fed to the logic elements 141, 148, 151, at the outputs of which and, therefore, at the control inputs of the corresponding electronic keys 153, 154, 155, a level signal of 0 "providing the open state of the latter.

В связи с этим на информационный выход 157 блока 12 через электронный ключ 152 будет в данном случае поступать лишь экстраполированное значение информационного пикселя с выхода 94 блока БФЭП 6, подключенного ко входу 133 блока 12. На выходе блока 12 для согласования включен сумматор 156.In this regard, the information output 157 of block 12 through the electronic key 152 in this case will receive only the extrapolated value of the information pixel from the output 94 of the BFEP 6 connected to the input 133 of the block 12. At the output of the block 12, an adder 156 is turned on for coordination.

Claims (8)

1. Способ преобразования сигнала телевизионного изображения, заключающийся в том, что исходный видеосигнал, состоящий из последовательных во времени и модулированных по амплитуде пикселей сигналов телевизионных кадров, отражающих последовательное распределение, во времени и соответственно во внутрикадровом пространстве, пикселей сигналов полей четных и нечетных строк, преобразовывают в группу совмещенных во времени сигналов трех смежных полей, первого текущего во времени, второго, предшествующего текущему и используемого при межстрочной интерполяции, третьего, предшествующего второму, совмещают во времени сигналы строк и предшествующих, смежных во внутриполевом пространстве, строк сигнала второго поля, совмещают во времени в сигналах строк и предшествующих смежных строк этого поля эквивалентные, по порядку следования, группы пикселей, симметрично распределенные в смежной окрестности каждого n+1 пикселя с периодом, равным периоду следования пикселей в сигналах указанных строк, с n+1, по порядку следования, пикселем сигнала строки третьего поля, положение n+1 пикселя в котором совпадает с центром межстрочного промежутка в указанных смежных строках второго поля и общим центром симметрии совмещенных групп пикселей, получают межстрочной интерполяцией в пределах указанных групп пикселей смежных строк второго поля пиксели дополнительных сигналов строк развертки, соответствующие, по положению во внутрикадровом пространстве, центру межстрочного промежутка и общему центру симметрии групп по 2n+1 пикселей в сигналах смежных строк, при этом вычитают симметрично расположенные, по отношению к центру межстрочного промежутка, пиксели групп первой и второй строки и получают пиксели соответствующих независимых сигналов разности амплитуд пикселей групп в сигналах смежных строк, с использованием которых устанавливают в совокупности сравниваемых по амплитуде пикселей второго поля пару (пары) интерполируемых пикселей, имеющих амплитуду сигналов разности, которая не превышает заданное пороговое значение, вычисляют с использованием соответствующих пар совмещенных пикселей сигналов смежных строк среднее значение амплитуды соответствующего интерполируемого по межстрочному направлению n+1 пикселя дополнительной строки, используют для интерполирования пикселя дополнительной строки пиксель, полученный усреднением соответствующих пикселей первой и второй смежных строк, для которых характерна минимальная разность в амплитуде сравниваемых пикселей, преобразовывают пиксели сигналов строк второго поля и сигналов дополнительных строк в видеосигнал с прогрессивной разверткой, частоту и число строк развертки в кадрах которого соответственно удваивают, отличающийся тем, что перед вычислением амплитуды интерполированного пикселя увеличивают число совмещенных во времени и симметрично распределенных по отношению к центру межстрочного промежутка и общему центру симметрии сигналов смежных строк и соответствующих групп совмещенных пикселей в сигналах строк второго поля с получением соответствующей матрицы совмещенных пикселей, совмещают во времени полученные сигналы строк и групп пикселей в сигналах строк второго поля с матрицами совмещенных пикселей первого и третьего полей, положение центрального пикселя строк которых, во внутрикадровом пространстве, совпадает с общим межстрочным центром симметрии матрицы совмещенных пикселей второго поля, ограничивают протяженность спектра огибающей последовательностей пикселей в матрицах пикселей второго поля в горизонтальном, во внутрикадровом пространстве, направлении, при этом ограничение полосы частот реализуют на основе весовых суммирований двух и более смежных и вычитания удаленных по положению в строках пикселей и нормирований полученных результатов, которые и используют для получения сигналов разности пар пикселей смежных строк второго поля, раздельно получают сигналы межстрочных разностей в пределах матриц совмещенных пикселей во внутрикадровом пространстве до и после центра межстрочного промежутка указанных двух смежных строк второго поля, попарно вычитают в каждом из сигналов первого и третьего полей симметрично распределенные, по отношению к центральному пикселю, пиксели матриц, получают среднее значение пар пикселей, разность которых не превышает первый заданный порог, вычитают из каждого полученного среднего значения пикселя отдельной пары значение центрального пикселя, суммируют с центральным пикселем в каждом из сигналов первого и третьего полей лишь пиксели всех тех из пар, разность средних значений и значения центрального пикселя которых не превышает заданное, по максимальной амплитуде, второе пороговое значение, нормируют, при наличии суммируемых пикселей, полученные результаты независимых, в первом и втором полях, суммирований по амплитудам, и полученные центральные пиксели первого и третьего полей вычитают с последующей оценкой наличия превышения заданным третьим пороговым значением амплитуды полученного пикселя разности, при наличии которого суммируют и нормируют уже указанные полученные центральные пиксели первого и третьего полей с определением значения пикселя интерполяции по межкадровому направлению, которое устанавливают результатом интерполяции при превышениях амплитудой всех сигналов разности ограниченных по протяженности спектра огибающей последовательностей пикселей первой и второй смежных строк второго поля заданного четвертого порогового значения, суммируют и нормируют результаты суммирования пикселей межстрочной и межкадровой интерполяций при отсутствии превышений соответствующими сигналами разности соответственно третьего и четвертого пороговых значений, устанавливают результатом интерполяции полученное при этом значение пикселя, получают значение интерполируемого пикселя интерполяцией пикселей смежных строк второго поля по вертикальному направлению при превышении соответствующих заданных пороговых значений сигналами разности и по межкадровому и по межстрочному направлениям, при этом устанавливают в процессе усреднения вес пикселей до и после центра межстрочного промежутка смежных строк второго поля, обратно пропорциональным величинам амплитуд сигналов межстрочных разностей в пределах соответствующей матрицы совмещенных пикселей.1. The method of converting a signal of a television image, which consists in the fact that the original video signal, consisting of time-sequential and modulated by the amplitude of the pixels of the signals of the television frames, reflecting the sequential distribution, in time and, accordingly, in the intraframe space, the pixels of the signals of the fields of even and odd lines, transform into a group of time-aligned signals of three adjacent fields, the first current in time, the second, preceding the current and used in interstitial full-time interpolation of the third, preceding the second, combine in time the signals of the lines and the previous, adjacent in-field space, lines of the signal of the second field, combine in time in the signals of the lines and previous adjacent lines of this field equivalent in order of sequence pixel groups symmetrically distributed in the adjacent neighborhood of each n + 1 pixel with a period equal to the period of the pixels in the signals of the specified lines, with n + 1, in order of sequence, by the pixel of the signal of the row of the third field, the position of n + 1 pixels in which coincides with the center of the line spacing in the indicated adjacent lines of the second field and the common center of symmetry of the combined pixel groups, are obtained by line-by-line interpolation within the specified groups of pixels of adjacent lines of the second field, the pixels of the additional signals of the scanning lines corresponding, according to the position in the frame, to the center of the line of space and the common center of symmetry of the groups of 2n + 1 pixels in the signals of adjacent lines, while the symmetrically spaced line spacers with respect to the center are subtracted of the gap, the pixels of the groups of the first and second rows and receive the pixels of the corresponding independent signals of the difference in the amplitudes of the pixels of the groups in the signals of adjacent rows, using which a pair (s) of interpolated pixels having the amplitude of the difference signals that are not exceeds a predetermined threshold value, calculate the average amplitude value of the corresponding inte interpolated in the interline direction of n + 1 pixels of the additional line, the pixel obtained by averaging the corresponding pixels of the first and second adjacent lines, which are characterized by the minimum difference in the amplitude of the compared pixels, is used to interpolate the pixel of the additional line; the pixels of the signals of the lines of the second field and the signals of additional lines are converted to progressive scan video signal, the frequency and number of scan lines in which frames are respectively doubled, characterized in that before By calculating the amplitudes of the interpolated pixel, the number of time-aligned and symmetrically distributed with respect to the center of the line spacing and the common center of symmetry of the signals of adjacent lines and the corresponding groups of combined pixels in the signals of the lines of the second field is increased to obtain the corresponding matrix of combined pixels, the received signals of the lines and groups are combined in time pixels in the signals of the rows of the second field with matrices of combined pixels of the first and third fields, the position of the central pixel is to which, in the intraframe space, coincides with the common interlinear center of symmetry of the matrix of combined pixels of the second field, the length of the envelope spectrum of the sequences of pixels in the matrix of pixels of the second field in the horizontal direction in the intraframe space is limited, while the bandwidth is limited based on weighted summation of two and more adjacent and subtracting the removed by position in the rows of pixels and normalization of the obtained results, which are used to obtain the signal in the difference of pairs of pixels of adjacent rows of the second field, separately receive the line-to-line difference signals within the matrices of aligned pixels in the intraframe space before and after the center of the line spacing of the indicated two adjacent lines of the second field, symmetrically distributed symmetrically distributed in each of the signals of the first and third fields, with respect to to the central pixel, the pixels of the matrices, get the average value of pairs of pixels, the difference of which does not exceed the first specified threshold, subtract from each obtained average the pixel value of an individual pair, the value of the central pixel is summed with the central pixel in each of the signals of the first and third fields only the pixels of all those pairs whose difference in average values and values of the central pixel does not exceed the specified second maximum value for the amplitude is normalized for the presence of summed pixels, the results of independent, in the first and second fields, summation over the amplitudes, and the obtained central pixels of the first and third fields are subtracted with a subsequent assessment of the presence of exceeding the amplitude of the obtained pixel by the specified third threshold value of the difference, in the presence of which the already obtained central pixels of the first and third fields are summed and normalized with the interpolation pixel value determined in the inter-frame direction, which is established by interpolation when the amplitudes exceed all the difference signals limited by the length of the spectrum envelope spectrum pixels of the first and second adjacent rows of the second field of the specified fourth threshold value Ii, summarize and normalize the results of summing the pixels of line-to-line and line-to-line interpolation in the absence of exceeding the corresponding signals of the difference of the third and fourth threshold values respectively, set the result of the interpolation by the resulting pixel value, get the value of the interpolated pixel by interpolating the pixels of the adjacent rows of the second field in the vertical direction when exceeding the corresponding preset threshold values by difference signals in both inter-frame and inter-line directions, and in the process of averaging, the weight of the pixels is set before and after the center of the line spacing of adjacent lines of the second field, inversely proportional to the magnitudes of the signal amplitudes of line spacing differences within the corresponding matrix of aligned pixels. 2. Устройство преобразования сигнала телевизионного изображения, содержащее вход устройства, блок совмещения строк и групп пикселей телевизионного сигнала второго поля, блок вычисления среднего значения уровня пикселей в сигнале второго поля, информационные входы которого соединены с выходами блока совмещения строк и групп пикселей телевизионного сигнала второго поля, блок выбора пикселей, блок обнаружения направления интерполяции пикселей сигналов смежных строк второго поля с первыми управляющими выходами, подключенными ко входам управления соответствующего блока выбора пикселей, входы информационных сигналов которого соединены с выходами блока вычисления среднего значения уровня пикселей в сигнале второго поля, блок двухскоростного преобразования числа и частоты сигналов строк, независимый информационный вход которого соединен с выходом блока совмещения групп пикселей сигнала второго поля и выход которого подключен к выходу устройства, отличающееся тем, что в него введены первый блок формирования результирующего пикселя сигнала первого поля, второй блок формирования результирующего пикселя сигнала третьего поля, блок совмещения во времени строк и групп пикселей телевизионного сигнала первого поля, который включен между входом устройства и входом блока совмещения строк и групп пикселей телевизионного сигнала второго поля и выходы которого соединены с информационными входами первого блока формирования результирующего пикселя сигнала первого поля, блок совмещения строк и групп пикселей телевизионного сигнала третьего поля, который подключен к выходу блока совмещения строк и групп пикселей телевизионного сигнала второго поля и выходы которого соединены с информационными входами второго блока формирования результирующего пикселя сигнала третьего поля, первый блок вычисления результирующего пикселя сигналов первого и третьего полей, первый информационный вход которого соединен с выходом первого блока формирования результирующего пикселя сигнала первого поля и второй информационный вход которого соединен с выходом второго блока формирования результирующего пикселя третьего поля, второй блок вычисления результирующего пикселя сигнала второго поля, информационные входы которого соединены с выходами блока выбора пикселей, и третий блок вычисления результирующего пикселя сигналов первого, второго и третьего полей, блок горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, входы которого соединены с выходами блока совмещения строк и групп пикселей телевизионного сигнала второго поля, блок формирования экстраполированного пикселя сигнала второго поля, первые входы которого также соединены с информационными выходами блока совмещения строк и групп пикселей телевизионного сигнала второго поля, вторые информационные входы блока формирования экстраполированного пикселя сигнала второго поля соединены с выходами блока горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля, выходы которого соединены со входами блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля, вторые и третьи управляющие выходы блока обнаружения направления интерполяции пикселей сигналов смежных строк второго поля подключены ко входам управления второго блока вычисления результирующего пикселя сигнала второго поля и ко входам управления третьего блока вычисления результирующего пикселя сигналов первого, второго и третьего полей, другой вход управления которого соединен с управляющим выходом первого блока вычисления результирующего пикселя сигнала первого поля, информационный выход блока формирования экстраполированного пикселя сигнала второго поля подключен к первому соответствующему входу блока вычисления результирующего пикселя сигналов первого, второго и третьего полей, второй и третий информационные входы которого соединены с соответствующими выходами первого блока вычисления результирующего пикселя сигналов первого и третьего полей и с выходами второго блока вычисления результирующего пикселя второго поля, информационный выход второго блока вычисления результирующего пикселя сигналов первого, второго и третьего полей соединен с другим информационным входом блока двухскоростного преобразования числа и частоты сигналов строк.2. A device for converting a signal of a television image containing the input of the device, a unit for combining strings and groups of pixels of a television signal of a second field, a unit for calculating an average value of a pixel level in a signal of a second field, information inputs of which are connected to the outputs of a unit for combining strings and groups of pixels of a television signal of a second field , block for selecting pixels, block for detecting the direction of interpolation of pixels of signals of adjacent lines of the second field with the first control outputs connected to the inputs the control unit of the corresponding pixel selection unit, the inputs of the information signals of which are connected to the outputs of the unit for calculating the average value of the pixel level in the second field signal, a two-speed conversion unit for the number and frequency of row signals, the independent information input of which is connected to the output of the unit for combining the pixel group of the second field signal and the output of which connected to the output of the device, characterized in that it introduced the first block for the formation of the resulting pixel signal of the first field, the second block f of generating the resulting pixel of the third field signal, a time alignment unit for strings and pixel groups of the television signal of the first field, which is connected between the input of the device and the input of the unit for combining rows and pixel groups of the television signal of the second field and the outputs of which are connected to the information inputs of the first unit for generating the resulting signal signal the first field, the block combining strings and pixel groups of the television signal of the third field, which is connected to the output of the block combining strings and pixel groups the television signal of the second field and the outputs of which are connected to the information inputs of the second block of the formation of the resulting pixel signal of the third field, the first block of calculation of the resulting pixel signals of the first and third fields, the first information input of which is connected to the output of the first block of the formation of the resulting pixel of the signal of the first field and the second information the input of which is connected to the output of the second block of formation of the resulting pixel of the third field, the second block of calculation of the result the second pixel of the second field signal, the information inputs of which are connected to the outputs of the pixel selection block, and the third block for calculating the resulting pixel of the signals of the first, second and third fields, the horizontal low-pass filtering pixel pixels of the signals of the second field lines, the inputs of which are connected to the outputs of the block combining strings and groups pixels of the television signal of the second field, an extrapolated pixel generating unit of the second field signal, the first inputs of which are also connected to the information outputs of the bl OK combining the rows and groups of pixels of the television signal of the second field, the second information inputs of the unit for generating the extrapolated pixel of the signal of the second field are connected to the outputs of the horizontal low-pass filtering pixel of the signals of the lines of the second field, the outputs of which are connected to the inputs of the detection unit of the interpolation direction of the pixels of the signals of adjacent lines of the second field, second and third control outputs of the block for detecting the direction of interpolation of pixels of signals of adjacent lines of the second field are connected to the control inputs of the second block for calculating the resulting pixel of the signal of the second field and the control inputs of the third block of calculating the resulting pixel of the signals of the first, second and third fields, another control input of which is connected to the control output of the first block of calculating the resulting pixel of the signal of the first field, the information output of the forming unit the extrapolated pixel of the second field signal is connected to the first corresponding input of the calculation block of the resulting pixel of the first signals of the second, third and third fields, the second and third information inputs of which are connected to the corresponding outputs of the first block of calculating the resulting pixel of the signals of the first and third fields and with the outputs of the second block of calculating the resulting pixel of the second field, the information output of the second block of calculating the resulting pixel of the signals of the first, second and the third field is connected to another information input of the unit of two-speed conversion of the number and frequency of signal lines. 3. Устройство по п.2, отличающееся тем, что блоки формирования результирующих пикселей сигналов первого и третьего полей являются идентичными и содержат вход пикселя сигнала первого (третьего) поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, заданное количество m пар входов пикселей сигналов смежных строк первого (третьего) поля, симметрично распределенных по отношению к пикселю, совпадающему по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, вход сигнала фиксированного уровня, вход сигнала "логической единицы", блоки суммирования с двумя входами, независимые входы каждого из которых соединены с указанными парами входов пикселей, блоки умножения на фиксированный коэффициент, входы каждого из которых соединены с выходами блоков суммирования, блоки электронного ключа и блоки вычитания, первый из входов каждого блока вычитания параллельно соединен со входом пикселя сигнала первого поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, и второй из входов каждого блока вычитания параллельно соединен с выходом одного из блоков умножения на фиксированный коэффициент и с информационным входом одного из блоков электронного ключа, блоки вычисления абсолютного значения, вход каждого из которых соединен с выходом одного из блоков вычитания, компараторы, один из входов каждого из которых соединен с выходом одного из блоков вычисления абсолютного значения и второй из входов соединен со входом сигнала фиксированного уровня, логические элементы "НЕ", вход каждого из которых соединен с выходом одного из компараторов, первый и второй блоки суммирования с m+1 входами, m+1 вход первого из которых соединен со входом сигнала "логической единицы" и каждый из других m входов первого из которых параллельно соединен с выходом одного из логических элементов "НЕ" и со входом управления одного из блоков электронного ключа, выход каждого из блоков электронного ключа подключен к одному из m входов второго блока суммирования с m+1 входами, m+1 вход которого подключен к параллельно соединенным первым из входов каждого блока вычитания и входом пикселя сигнала первого поля, совпадающего по положению во внутрикадровом пространстве с интерполируемым пикселем дополнительных строк сигнала второго поля, блок делителя с переменным коэффициентом деления, вход управления которого подключен к выходу первого блока суммирования с m+1 входами и информационный вход которого подключен к выходу второго блока суммирования с m+1 входами, выход каждого из блоков формирования результирующих пикселей сигналов первого и третьего полей подключен к выходу блока делителя с переменным коэффициентом деления.3. The device according to claim 2, characterized in that the blocks for generating the resulting pixels of the signals of the first and third fields are identical and contain an input of a pixel of the signal of the first (third) field matching the position in the intraframe space with the interpolated pixel of additional lines of the second field signal specified the number m of pairs of pixel input signals of adjacent rows of the first (third) field, symmetrically distributed with respect to a pixel that coincides in position in the intraframe space with interpolated m pixels of additional lines of the second field signal, the input of a signal of a fixed level, the input of a signal of a "logical unit", summing blocks with two inputs, the independent inputs of each of which are connected to the specified pairs of pixel inputs, blocks of multiplication by a fixed coefficient, the inputs of each of which are connected to the outputs of the summation blocks, the electronic key blocks and the subtraction blocks, the first of the inputs of each subtraction block is connected in parallel with the pixel input of the signal of the first field matching the position in the inside a hadron space with an interpolated pixel of additional lines of the second field signal, and the second of the inputs of each subtraction block is parallel connected to the output of one of the blocks of multiplication by a fixed coefficient and to the information input of one of the electronic key blocks, absolute value calculation blocks, the input of each of which is connected to the output of one of the subtraction blocks, comparators, one of the inputs of each of which is connected to the output of one of the blocks for calculating the absolute value and the second of the inputs is connected to a fixed level signal input, logical elements “NOT”, the input of each of which is connected to the output of one of the comparators, the first and second summing blocks with m + 1 inputs, m + 1 the input of the first of which is connected to the input of the “logical unit” signal and each of the other m inputs of the first of which is connected in parallel with the output of one of the logic elements “NOT” and with the control input of one of the electronic key blocks, the output of each of the electronic key blocks is connected to one of the m inputs of the second summing block with m + 1 inputs, m +1 in for which is connected to the first of the subtraction block inputs and the pixel input of the first field signal parallel in position, coinciding in position in the intraframe space with the interpolated pixel of additional lines of the second field signal, a divider unit with a variable division ratio, the control input of which is connected to the output of the first summing unit with m + 1 inputs and the information input of which is connected to the output of the second summing block with m + 1 inputs, the output of each of the resultant pixel formation blocks her signals of the first and third fields are connected to the output of the divider unit with a variable division ratio. 4. Устройство по п.2, отличающееся тем, что блок горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля содержит распределенные входы совмещенных, первой и второй, групп пикселей смежных, верхней и нижней, по отношению к интерполируемому пикселю, сигналов строк второго поля, 3k блоков умножения на фиксированный коэффициент, k блоков суммирования с тремя входами, один вход отдельного из которых непосредственно подключен ко входу центрального, из каждых трех рядом расположенных в пределах первой и второй из групп пикселей распределенным входам пикселей сигналов смежных строк второго поля и два других из которых через первый и второй блоки умножения на фиксированный коэффициент подключены к другим двум из каждых трех, рядом расположенных в пределах каждой из групп по отношению к центральному, распределенным входам пикселей, при этом выход отдельного из k блоков суммирования подключен к независимому из k выходов блока горизонтальной низкочастотной фильтрации пикселей сигналов строк второго поля через третий блок умножения на фиксированный коэффициент.4. The device according to claim 2, characterized in that the horizontal low-pass filtering block of pixels of the signals of the second field lines contains distributed inputs of the combined, first and second groups of pixels adjacent, upper and lower, relative to the interpolated pixel, the signals of the second field lines, 3k blocks of multiplication by a fixed coefficient, k summation blocks with three inputs, one input of a separate one is directly connected to the input of the central one, out of every three adjacent located within the first and second of the pixel groups the distributed pixel inputs of the signals of adjacent rows of the second field and the other two of which, through the first and second blocks of multiplication by a fixed coefficient, are connected to the other two of every three adjacent to each other within each group with respect to the central distributed pixel inputs, while the output of a separate of k summation blocks is connected to an independent of k outputs of a horizontal low-frequency filtering block of pixels of the signals of the second field rows through the third block of multiplication by a fixed coefficient t 5. Устройство по п.2, отличающееся тем, что блок формирования экстраполированного пикселя сигнала второго поля содержит попарно распределенные входы совмещенных во времени пикселей, совпадающих в сигналах соответствующих совокупностей пикселей смежных, трех и более, предшествующих строк второго поля по положению с интерполируемым пикселем, и попарно распределенные входы совмещенных во времени пикселей, совпадающих в сигналах смежных, трех и более, последующих строк второго поля по положению с интерполируемым пикселем, вход пикселя, совпадающего по положению в сигнале первой из смежных, трех и более, предшествующих строк с интерполируемым пикселем, вход пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, блоки вычитания, два входа каждого из которых соединены с попарно распределенными входами блока формирования экстраполированного пикселя сигнала второго поля, при этом один из двух входов первого блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой предшествующей строки и второй из входов соединен со входом указанного пикселя сигнала второй предшествующей строки, один из двух входов второго блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой последующей строки и второй из входов соединен со входом указанного пикселя сигнала второй последующей строки, один из двух входов третьего блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой предшествующей строки и второй из входов соединен со входом указанного пикселя сигнала третьей предшествующей строки, один из двух входов четвертого блока вычитания соединен в блоке формирования экстраполированного пикселя сигнала второго поля со входом указанного пикселя сигнала первой последующей строки и второй из входов соединен со входом указанного пикселя сигнала третьей последующей строки, первый, второй, третий и четвертый блоки вычисления абсолютного значения, вход каждого из которых соединен с выходом соответствующего по порядку блоков вычитания, первый блок обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, входы которого соединены с выходами первого и второго блоков вычисления абсолютного значения, второй блок обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, входы которого соединены с выходами третьего и четвертого блоков вычисления абсолютного значения, блок суммирования с двумя входами, к первому из которых подключен вход пикселя, совпадающего по положению в сигнале первой из смежных, трех и более, предшествующих строк с интерполируемым пикселем и ко второму из которых подключен вход пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, блок умножения на фиксированный коэффициент, вход которого подключен к выходу блока суммирования, три логических элемента "И", первые входы первого, второго и третьего из которых параллельно соединены с третьим выходом первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности и вторые входы первого, второго и третьего из которых подключены соответственно к первому, второму и третьему выходам второго блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности, пять блоков электронного ключа, при этом с первым выходом первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности соединен вход управления первого из блоков электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, предшествующих строк, и к первому входу блока суммирования, со вторым выходом первого блока обнаружения заданного соотношения вычисленных абсолютных значений сигналов разности соединен вход управления второго из блоков электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, и ко второму входу блока суммирования, с выходом первого логического элемента "И" соединен вход управления третьего блока электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, предшествующих строк, к первому входу блока суммирования и к информационному входу первого блока электронного ключа, с выходом второго логического элемента "И" соединен вход управления четвертого блока электронного ключа, информационный вход которого параллельно подключен ко входу пикселя, совпадающего по положению с интерполируемым пикселем в сигнале первой из смежных, трех и более, последующих строк, ко второму входу блока суммирования и к информационному входу второго блока электронного ключа, с выходом третьего логического элемента "И" соединен вход управления пятого блока электронного ключа, информационный вход которого подключен к выходу блока умножения на фиксированный коэффициент, выходы блоков электронного ключа параллельно подключены к выходу блока формирования экстраполированного пикселя сигнала второго поля.5. The device according to claim 2, characterized in that the unit for generating the extrapolated pixel of the second field signal contains pairwise distributed inputs of time-aligned pixels that coincide in the signals of the corresponding sets of pixels of adjacent, three or more, previous rows of the second field in position with the interpolated pixel, and pairwise distributed inputs of time-aligned pixels coinciding in the signals of adjacent, three or more, subsequent lines of the second field in position with the interpolated pixel, pixel input, the input of a pixel coinciding in position with the interpolated pixel in the signal of the first of adjacent, three or more subsequent lines falling in the position of the signal in the signal of the first of adjacent, three or more preceding lines, the subtraction blocks, the two inputs of each of which are connected with pairwise distributed inputs of the extrapolated pixel signal generating unit of the second field signal, while one of the two inputs of the first subtraction unit is connected to the extrapolated pixel generating unit of the second field signal with input the house of the specified pixel signal of the first preceding line and the second of the inputs is connected to the input of the specified pixel of the signal of the second preceding line, one of the two inputs of the second subtraction unit is connected to the unit for generating the extrapolated pixel of the second field signal with the input of the specified pixel of the signal of the first subsequent line and the second of the inputs with the input of the specified pixel of the signal of the second subsequent line, one of the two inputs of the third subtraction block is connected in the extrapolated pixel formation block the second field signal with the input of the specified pixel of the signal of the first preceding line and the second of the inputs connected to the input of the specified pixel of the signal of the third preceding line, one of the two inputs of the fourth subtraction unit is connected in the unit for generating the extrapolated pixel of the second field signal with the input of the specified pixel of the signal of the first subsequent line and the second of the inputs is connected to the input of the specified pixel of the signal of the third subsequent line, the first, second, third and fourth blocks for calculating the absolute value i, the input of each of which is connected to the output of the corresponding in order subtraction blocks, the first block for detecting a given ratio of the calculated absolute values of the difference signals, the inputs of which are connected to the outputs of the first and second blocks for calculating the absolute value, the second block for detecting the given ratio of the calculated absolute values of the difference signals, the inputs of which are connected to the outputs of the third and fourth blocks for calculating the absolute value, the summing unit with two inputs, to the first of which the input of a pixel coinciding in position in the signal of the first of adjacent, three or more previous lines with an interpolated pixel is switched on, and the second of which is connected to the input of a pixel coinciding in position with an interpolated pixel in the signal of the first of adjacent, three or more subsequent lines, block multiplication by a fixed coefficient, the input of which is connected to the output of the summing block, three logical elements "AND", the first inputs of the first, second and third of which are parallel connected to the third output of the first block There are five electronic key blocks with a given ratio of the calculated absolute values of the difference signals and the second inputs of the first, second and third of which are connected respectively to the first, second and third outputs of the second block for detecting the given ratio of the calculated absolute values of the difference signals, with the first output of the first block detecting a predetermined ratio of the calculated absolute values of the difference signals, the control input of the first of the electronic key blocks is connected, the information input is cat It is connected in parallel to the input of a pixel that coincides in position with the interpolated pixel in the signal of the first of adjacent, three or more previous lines, and to the first input of the summing unit, with the second output of the first detection unit of a given ratio of the calculated absolute values of the difference signals, the control input of the second of electronic key blocks, the information input of which is connected in parallel to the input of a pixel coinciding in position with the interpolated pixel in the signal of the first of the adjacent, three and Further, of the following lines, and to the second input of the summing block, the control input of the third block of the electronic key is connected to the output of the first logical element “I”, the information input of which is parallel connected to the input of the pixel coinciding in position with the interpolated pixel in the signal of the first of the adjacent three and more of the preceding lines, to the first input of the summing block and to the information input of the first block of the electronic key, the control input of the fourth block of electric is connected to the output of the second logical element "AND" key, the information input of which is connected in parallel to the input of a pixel coinciding in position with the interpolated pixel in the signal of the first of adjacent, three or more subsequent lines, to the second input of the summing block and to the information input of the second block of the electronic key, with the output of the third logical element "And" the control input of the fifth block of the electronic key is connected, the information input of which is connected to the output of the multiplication unit by a fixed coefficient, the outputs of the electronic key blocks are connected in parallel are directed to the output of the extrapolated pixel formation unit of the second field signal. 6. Устройство по п.2, включающее блок обнаружения направления интерполяции, содержащий в каждом из трех независимых каналов схемы попарно распределенные входы симметрично расположенных по отношению к интерполируемому пикселю, пикселей совмещенных первой и второй групп смежных, верхней и нижней, сигналов строк второго поля, блоки вычитания, входы каждого из которых подключены к попарно распределенным входам симметрично расположенных по отношению к интерполируемому пикселю пикселей, и выходы каждого из которых подключены ко входу блока вычисления абсолютного значения, первые выходы сигналов управления, отличающееся тем, что введены в каждый из независимых каналов схемы вторые выходы сигналов управления, входы сигнала фиксированного уровня, компараторы, первый вход каждого из которых соединен со входом сигнала фиксированного уровня и второй вход каждого из которых подключен к выходу блока вычисления абсолютного значения, логические элементы "НЕ", вход каждого из которых параллельно подключен к выходу компаратора и к отдельному из трех первых выходов сигналов управления и выход каждого из которых подключен к отдельному из трех вторых выходов сигнала управления блока обнаружения направления интерполяции.6. The device according to claim 2, comprising an interpolation direction detecting unit, comprising in each of the three independent circuit channels pairwise distributed inputs symmetrically located with respect to the interpolated pixel, pixels of the combined first and second groups of adjacent, upper and lower, second row field signals, subtraction blocks, the inputs of each of which are connected to pairwise distributed inputs of pixels symmetrically located with respect to the interpolated pixel, and the outputs of each of which are connected to the input of the block calculating the absolute value, the first outputs of the control signals, characterized in that the second outputs of the control signals, inputs of a fixed level signal, comparators, the first input of each of which is connected to the input of a signal of a fixed level and the second input of each is connected to each of the independent channels of the circuit to the output of the absolute value calculation unit, the logic elements are NOT, the input of each of which is connected in parallel to the output of the comparator and to the individual of the first three signal outputs is controlled I and the output of each of which is connected to a separate three of the second control unit outputs direction detecting signal interpolation. 7. Устройство по п.2, отличающееся тем, что первый блок вычисления результирующего пикселя сигналов первого и третьего полей содержит вход результирующего пикселя сигнала первого поля, вход результирующего пикселя сигнала третьего поля, вход сигнала фиксированного уровня, первый и второй выходы сигналов управления, информационный выход результирующего пикселя первого и третьего полей, блок вычитания с двумя входами и блок суммирования с двумя входами, первый из входов которого параллельно соединен со входом результирующего пикселя сигнала первого поля и первым входом блока вычитания и второй из входов которого параллельно соединен со входом результирующего пикселя сигнала третьего поля и вторым входом блока вычитания, блок вычисления абсолютного значения, вход которого соединен с выходом блока вычитания, блок умножения на фиксированный коэффициент, вход которого подключен к выходу блока суммирования, компаратор, первый вход которого соединен со входом сигнала фиксированного уровня и второй вход которого подключен к выходу блока вычисления абсолютного значения, логический элемент "НЕ", вход которого параллельно подключен к первому выходу сигнала управления и к выходу компаратора, блок электронного ключа, вход управления которого параллельно подключен ко второму выходу сигнала управления и к выходу логического элемента "НЕ", информационный вход которого соединен с выходом блока умножения на фиксированный коэффициент и выход которого подключен к информационному выходу результирующего пикселя первого и третьего полей.7. The device according to claim 2, characterized in that the first block for calculating the resulting pixel of the signals of the first and third fields contains the input of the resulting pixel of the signal of the first field, the input of the resulting pixel of the signal of the third field, the signal input of a fixed level, the first and second outputs of the control signals, information output of the resulting pixel of the first and third fields, a subtraction unit with two inputs and a summing unit with two inputs, the first of which inputs are connected in parallel to the input of the resulting pixel sig Ala of the first field and the first input of the subtraction unit and the second of the inputs of which are parallel connected to the input of the resulting pixel of the signal of the third field and the second input of the subtraction unit, the absolute value calculation unit whose input is connected to the output of the subtraction unit, the multiplier by a fixed coefficient, the input of which is connected to the output of the summing unit, a comparator, the first input of which is connected to the input of a signal of a fixed level and the second input of which is connected to the output of the absolute value calculation unit, the logical element "NOT", the input of which is connected in parallel to the first output of the control signal and to the output of the comparator, an electronic key block, the control input of which is connected in parallel to the second output of the control signal and to the output of the logical element "NOT", the information input of which is connected to the output of the block multiplying by a fixed coefficient and the output of which is connected to the information output of the resulting pixel of the first and third fields. 8. Устройство по п.2, отличающееся тем, что третий блок вычисления результирующего пикселя первого, второго и третьего полей содержит информационный вход результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, информационный вход результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля, вход экстраполированного пикселя от блока формирования экстраполированного пикселя сигнала второго поля, вход сигнала фиксированного уровня, первый и второй входы сигналов управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, первые три входа сигналов управления от блока обнаружения направления интерполяции и вторые три входа сигналов управления от блока обнаружения направления интерполяции, первый логический элемент "И" с четырьмя входами, первые три из которых подключены к первым трем входам сигналов управления от блока обнаружения направления интерполяции и четвертый из которых подключен к первому выходу сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, логический элемент "ИЛИ" с тремя входами, которые подключены ко вторым трем входам сигналов управления от блока обнаружения направления интерполяции, второй логический элемент "И" с двумя входами, первый из входов которого подключен к выходу логического элемента "ИЛИ", блок вычитания с двумя входами, первый из которых подключен к информационному входу результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей и второй вход которого подключен к информационному входу результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля, первый блок суммирования с двумя входами, первый из которых параллельно подключен к информационному входу результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей и к первому входу блока вычитания, блок вычисления абсолютного значения, вход которого соединен с выходом блока вычитания, блок умножения на фиксированный коэффициент, вход которого подключен к выходу первого блока суммирования с двумя входами, компаратор, первый вход которого соединен со входом сигнала фиксированного уровня и второй вход которого подключен к выходу блока вычисления абсолютного значения, первый логический элемент "НЕ", вход которого параллельно подключен ко второму входу второго логического элемента "И" и к выходу компаратора, третий логический элемент "И" с двумя входами, первый из входов которого подключен к выходу первого логического элемента "НЕ" и второй из входов которого подключен к первому входу сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, второй логический элемент "НЕ", вход которого подключен к выходу третьего логического элемента "И", третий логический элемент "НЕ", вход которого подключен к выходу второго логического элемента "И" с двумя входами, четвертый логический элемент "И" с тремя входами, первый из которых подключен к выходу второго логического элемента "НЕ", второй из которых подключен к выходу третьего логического элемента "НЕ" и третий из которых параллельно подключен ко второму входу третьего логического элемента "И" и ко второму входу сигнала управления от первого блока вычисления результирующего пикселя сигналов первого и третьего полей, первый, второй, третий и четвертый блоки электронного ключа, информационный вход первого из которых параллельно соединен с информационным входом результирующего пикселя от второго блока вычисления результирующего пикселя сигнала второго поля и со вторыми входами первого блока суммирования и блока вычитания, информационный вход второго из блоков электронного ключа соединен с выходом блока умножения на фиксированный коэффициент, информационный вход третьего из блоков электронного ключа параллельно соединен с информационным входом результирующего пикселя от первого блока вычисления результирующего пикселя сигналов первого и третьего полей и с первыми входами блока вычитания и первого блока суммирования с двумя входами, информационный вход четвертого из блоков электронного ключа соединен со входом экстраполированного пикселя от блока формирования экстраполированного пикселя сигнала второго поля, при этом вход сигнала управления первого блока электронного ключа параллельно соединен с выходом второго логического элемента "И" и входом третьего логического элемента "НЕ", вход сигнала управления второго блока электронного ключа параллельно соединен с выходом третьего логического элемента "И" и входом второго логического элемента "НЕ", вход сигнала управления третьего блока электронного ключа подключен к выходу четвертого логического элемента "И" и вход сигнала управления четвертого блока электронного ключа подключен к выходу первого логического элемента "И", второй блок суммирования с четырьмя входами, выход которого подключен к выходу блока вычисления результирующего пикселя первого, второго и третьего полей и каждый из четырех входов которого соединен с выходом отдельного из четырех блоков электронного ключа. 8. The device according to claim 2, characterized in that the third block for calculating the resulting pixel of the first, second and third fields contains the information input of the resulting pixel from the first block for calculating the resulting pixel of the signals of the first and third fields, the information input of the resulting pixel from the second block for calculating the resulting pixel the signal of the second field, the input of the extrapolated pixel from the unit for generating the extrapolated pixel of the signal of the second field, the input of a signal of a fixed level, the first and second the second control signal inputs from the first block for calculating the resulting pixel of the first and third field signals, the first three control signal inputs from the interpolation direction detection unit and the second three control signal inputs from the interpolation direction detection unit, the first logical element "AND" with four inputs, the first three of which are connected to the first three inputs of control signals from the interpolation direction detection unit and the fourth of which is connected to the first output of the control signal from the first unit for calculating the resulting pixel of the signals of the first and third fields, an OR gate with three inputs that are connected to the second three inputs of control signals from the interpolation direction detection unit, a second AND gate with two inputs, the first of which inputs are connected to the output logic element "OR", a subtraction unit with two inputs, the first of which is connected to the information input of the resulting pixel from the first block of calculation of the resulting pixel of the signals of the first and third fields and watts the swarm input of which is connected to the information input of the resulting pixel from the second block for calculating the resulting pixel of the second field signal, the first summing block with two inputs, the first of which is connected in parallel to the information input of the resulting pixel from the first block of calculating the resulting pixel of the first and third field signals and to the first the input of the subtraction unit, the absolute value calculation unit, the input of which is connected to the output of the subtraction unit, the multiplication unit by a fixed coefficient, input One of which is connected to the output of the first summing unit with two inputs, a comparator, the first input of which is connected to the input of the signal of a fixed level and the second input of which is connected to the output of the absolute value calculation unit, the first logical element is "NOT", the input of which is connected in parallel to the second input of the second logical element "AND" and to the output of the comparator, the third logical element "AND" with two inputs, the first of the inputs of which is connected to the output of the first logical element "NOT" and the second of the inputs of which is connected the first input of the control signal from the first block for calculating the resulting pixel of the signals of the first and third fields, the second logical element is "NOT", the input of which is connected to the output of the third logical element "AND", the third logical element is "NOT", the input of which is connected to the output of the second logical element "AND" with two inputs, the fourth logical element "AND" with three inputs, the first of which is connected to the output of the second logical element "NOT", the second of which is connected to the output of the third logical element "NOT" and the third of which x is connected in parallel to the second input of the third logical element "AND" and to the second input of the control signal from the first block for calculating the resulting pixel of the signals of the first and third fields, the first, second, third and fourth blocks of the electronic key, the information input of the first of which is connected in parallel with the information the input of the resulting pixel from the second block for calculating the resulting pixel of the signal of the second field and with the second inputs of the first block of summation and block subtraction, the information input of the second of the electronic key blocks is connected to the output of the multiplication unit by a fixed coefficient, the information input of the third of the electronic key blocks is connected in parallel with the information input of the resulting pixel from the first block of calculation of the resulting pixel of the signals of the first and third fields and with the first inputs of the subtraction block and the first summing block with two inputs, the information input of the fourth of the blocks of the electronic key is connected to the input of the extrapolated pixel from the extrapolated forming unit of the second pixel of the second field signal, while the input of the control signal of the first block of the electronic key is parallel connected to the output of the second logical element "AND" and the input of the third logical element "NOT", the input of the control signal of the second block of the electronic key is parallel connected to the output of the third logical element "AND "and the input of the second logical element" NOT ", the input of the control signal of the third block of the electronic key is connected to the output of the fourth logical element" AND "and the input of the control signal of the fourth block is electronically of the first key is connected to the output of the first logical element "AND", the second summing unit with four inputs, the output of which is connected to the output of the calculation unit of the resulting pixel of the first, second and third fields and each of the four inputs of which is connected to the output of a separate of the four blocks of the electronic key.
RU2010119484/07A 2010-05-14 2010-05-14 Method to convert signal of television image and device for its realisation RU2454822C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2010119484/07A RU2454822C2 (en) 2010-05-14 2010-05-14 Method to convert signal of television image and device for its realisation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2010119484/07A RU2454822C2 (en) 2010-05-14 2010-05-14 Method to convert signal of television image and device for its realisation

Publications (2)

Publication Number Publication Date
RU2010119484A RU2010119484A (en) 2011-11-20
RU2454822C2 true RU2454822C2 (en) 2012-06-27

Family

ID=45316436

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010119484/07A RU2454822C2 (en) 2010-05-14 2010-05-14 Method to convert signal of television image and device for its realisation

Country Status (1)

Country Link
RU (1) RU2454822C2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2557261C2 (en) * 2013-08-20 2015-07-20 Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования Московский технический университет связи и информатики (ФГОБУ ВПО МТУСИ) Method and apparatus for generating image signals in standard and high definition digital television systems

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU268477A1 (en) * Н. К. Игнатьев, Е. Сорока , В. А. Хлебородов ELECTRONIC CONVERTER OF TELEVISION STANDING STANDARD
RU2257684C2 (en) * 2000-01-28 2005-07-27 Фудзитсу Дженерал Лимитед Scanning conversion circuit
JP2009296181A (en) * 2008-06-03 2009-12-17 Sharp Corp Progressive scan signal conversion circuit, progressive scan signal conversion method, and television receiver

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19517357C1 (en) * 1995-05-11 1996-11-14 Ldt Gmbh & Co Method and device for processing a video image

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU268477A1 (en) * Н. К. Игнатьев, Е. Сорока , В. А. Хлебородов ELECTRONIC CONVERTER OF TELEVISION STANDING STANDARD
RU97102145A (en) * 1995-05-11 1998-12-20 ЛТД ГмбХ унд Ко. Лазер-Дисплей-Технологи КГ METHOD AND DEVICE FOR PROCESSING VIDEO FRAME
RU2257684C2 (en) * 2000-01-28 2005-07-27 Фудзитсу Дженерал Лимитед Scanning conversion circuit
JP2009296181A (en) * 2008-06-03 2009-12-17 Sharp Corp Progressive scan signal conversion circuit, progressive scan signal conversion method, and television receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2557261C2 (en) * 2013-08-20 2015-07-20 Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования Московский технический университет связи и информатики (ФГОБУ ВПО МТУСИ) Method and apparatus for generating image signals in standard and high definition digital television systems

Also Published As

Publication number Publication date
RU2010119484A (en) 2011-11-20

Similar Documents

Publication Publication Date Title
EP0082489B1 (en) Picture signal processing system including spatio-temporal filter
De Haan et al. Deinterlacing-an overview
RU2118066C1 (en) Device for processing of video signals by preprocessor for generation of non-interlaced video signals from interlaced video signals
CA1222049A (en) Motion detecting circuit utilizing inter-frame difference signals of successive fields
EP0217628B1 (en) Interpolation filter with motion compensation
FI89546C (en) ANORDING FOR SPATIAL TEMPORAL UNDERSAMPLING AV DIGITAL VIDEO SIGNALS REPRESENTATIVES IN FOELJD AV SUCCESSIVA BILDER OCH ANORDNING FOER TRANSMISSION AV HDTV-BILDER
NL8220328A (en) TELEVISION DISPLAY SYSTEM WITH REDUCED LINE AFTER TARTIFACTIONS.
CA2123914A1 (en) Motion filter for digital television system
KR100599133B1 (en) Noise measurement apparatus for image signal and a method thereof
GB2390951A (en) Identifying telecine signals by comparing an inter-field motion pattern with a reference pattern
GB2190815A (en) Progressive scan video signal processor
US4786963A (en) Adaptive Y/C separation apparatus for TV signals
US4589019A (en) Digital adder including counter coupled to individual bits of the input
US6914638B2 (en) Three-dimensional enhancement processing for television broadcasting signals
RU2454822C2 (en) Method to convert signal of television image and device for its realisation
RU2287909C2 (en) Method and device for converting digital picture signal
US5161006A (en) Method for separating chrominance and luminance components of a television signal
Sabri Movement compensated interframe prediction for NTSC color TV signals
JP3072306B2 (en) Digital video signal conversion device and conversion method
GB2205713A (en) Motion compensated interpolation of digital television images
EP0199964B1 (en) Method and system for decomposition of ntsc color video signals
Biswas et al. Performance analysis of motion-compensated de-interlacing systems
US20110205369A1 (en) Objective picture quality measurement
HATORI et al. Predictive coding for NTSC composite color television signals based on comb-filter integration method
JP2508509B2 (en) Digital color-video signal interpolation circuit

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20140515