RU2261528C1 - Компенсатор блуждания фазы импульсов сетевой синхронизации - Google Patents

Компенсатор блуждания фазы импульсов сетевой синхронизации Download PDF

Info

Publication number
RU2261528C1
RU2261528C1 RU2004117007/09A RU2004117007A RU2261528C1 RU 2261528 C1 RU2261528 C1 RU 2261528C1 RU 2004117007/09 A RU2004117007/09 A RU 2004117007/09A RU 2004117007 A RU2004117007 A RU 2004117007A RU 2261528 C1 RU2261528 C1 RU 2261528C1
Authority
RU
Russia
Prior art keywords
output
phase
pulse
input
phase jitter
Prior art date
Application number
RU2004117007/09A
Other languages
English (en)
Other versions
RU2004117007A (ru
Inventor
А.А. Волков (RU)
А.А. Волков
Original Assignee
Московский государственный университет путей сообщения (МИИТ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский государственный университет путей сообщения (МИИТ) filed Critical Московский государственный университет путей сообщения (МИИТ)
Priority to RU2004117007/09A priority Critical patent/RU2261528C1/ru
Application granted granted Critical
Publication of RU2261528C1 publication Critical patent/RU2261528C1/ru
Publication of RU2004117007A publication Critical patent/RU2004117007A/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Реферат
(57) Изобретение относится к области сетевой тактовой синхронизации (ТСС), а точнее к компенсации блуждания фазы импульсов сетевой синхронизации (джиттера). Технический результат - компенсация блуждания синхроимпульсов (джиттера). Для этого устройство выполнено на базе ФАПЧ с добавлением модулятора ВИМ, фазоинвертора и линии задержки, что обеспечивает полную компенсацию блуждания фазы синхроимпульсов тактовой сетевой синхронизации (ТСС) и минимизирует эффективность ТСС. 1 ил.

Description

Изобретение относится к области сетевой тактовой синхронизации (ТСС), а точнее к компенсации блуждания фазы импульсов сетевой синхронизации (джиттера).
Джиттер - это асинхронизм синхроимпульсов ТСС, резко снижающий ее эффективность. Его можно рассматривать как модуляцию по времени (фазе) периодических синхроимпульсов эквивалентной джиттеру помехой. Это - паразитная времяимпульсная (ВИМ) или фазоимпульсная (ФИМ) модуляция. Поэтому для снижения джиттера чаще используется система фазовой автоподстройки (ФАП) импульсного автогенератора по входному сигналу с ВИМ (ФИМ), что отмечено в источниках [1,2,3]. Из теории и практики ФАП известно, что колебания импульсного автогенератора, подстраиваемого в его петле ФАП, повторяют входной модулированный сигнал, но с меньшей глубиной модуляции соответствующего параметра (в данном случае - временного сдвига импульсов). Это значит, что такие колебания имеют меньший джиттер по сравнению со входным импульсным сигналом. В [1] ФАП называется ФАПЧ, т.е. фазовая автоподстройка частоты, а в [2] - временным автоселектором, т.к. там используется временной дискриминатор вместо фазового детектора. Но и в [1] в качестве фазового детектора используется триггер. В [3] рассматриваются общие вопросы ТСС.
За прототип изобретения выбрано устройство, описанное в первом источнике [1], как наиболее близкое к нему по технической сущности.
Прототип состоит из последовательно соединенных амплитудного ограничителя, временного дискриминатора, фильтра нижних частот (ФНЧ), импульсного автогенератора, управляемого по фазе напряжением (ГУН), выход которого, являющийся выходом прототипа, соединен со вторым (опорным) входом временного дискриминатора. ГУН охвачен петлей ФАП, включающей вышеназванные блоки, и на его выходе колебания повторяют входной модулированный сигнал, но с меньшим джиттером.
Основным недостатком прототипа является недостаточное устранение блуждания фазы синхроимпульсов (джиттера), что не позволяет иметь максимум эффективности ТСС.
Техническим результатом заявленного объекта является обеспечение максимума эффективности ТСС за счет полного устранения джиттера.
Сущность изобретения состоит в том, что в прототип, состоящий из последовательно соединенных амплитудного ограничителя, временного дискриминатора, ФНЧ, ГУНа, выход которого соединен со вторым входом временного дискриминатора, дополнительно введены фазоинвертор (аналоговый) с регулируемым коэффициентом передачи, времяимпульсный модулятор, линия задержки, причем модулятор своим низкочастотным входом подключен к выходу ФНЧ через введенный фазоинвертор, а высокочастотным входом - к выходу амплитудного ограничителя через введенную линию задержки. Выход модулятора является выходом изобретения.
Существенным отличием изобретения являются введенные элементы и их связи, т.к. только они позволяют полностью исключить джиттер и тем самым повысить эффективность ТСС до максимума.
Предлагаемое изобретение иллюстрируется чертежом.
На чертеже представлена структурная схема компенсатора. Компенсатор состоит из амплитудного ограничителя 1, временного дискриминатора 2, импульсного автогенератора, управляемого по фазе напряжением (ГУН) 3, ФНЧ 4, линии задержки 5, фазоинвертора 6 с регулируемым коэффициентом передачи, времяимпульсного модулятора 7. Блоки 2,3,4 образуют синхронно-фазовый демодулятор (СФД) на базе ФАПЧ. Демодулятор работает в дискретные моменты времени, т.к. ГУН - импульсный подстраиваемый автогенератор. Введенные элементы обведены пунктирной линией.
Работа всего компенсатора происходит следующим образом.
Входные непериодические импульсы с ВИМ ограничиваются по амплитуде в блоке 1 для устранения паразитной амплитудной модуляции, в результате чего на его выходе имеет место ВИМ колебание с постоянной амплитудой
Figure 00000002
где f(t) - нормированная функция, характеризующая форму импульса:
Тп - период следования импульсов,
Δτm - максимальное смещение импульса относительно тактовой точки,
b(t) - нормированная модулирующая функция, эквивалентная джиттеру.
ВИМ - колебание u1(t) детектируется в синхронно-фазовом демодуляторе (СФД), состоящем из блоков 2,3,4, в результате чего на выходе ФНЧ 4 имеет место модулирующий аналоговый сигнал uф(t)=Umb(t), эквивалентный джиттеру. В блоке 6 этот сигнал меняет свой знак на обратный и усиливается по уровню, после чего поступает на низкочастотный вход модулятора ВИМ7. На высокочастотный вход блока 7 подается сигнал u1(t) с выхода блока 1 через линию задержки 5. Блок 5 выравнивает временные сдвиги входных сигналов. На выходе блока 7 имеет место колебание
Figure 00000003
где Δτm=kUm,
т.е. полностью периодические импульсы синхронизации. Это значит, что джиттер полностью исключен.
Поскольку колебания на выходе ГУНа повторяют входной сигнал uвх(t), но с меньшим джиггером, то можно вход блока 5 подключить не к выходу блока 1, а к выходу блока 3, что облегчит компенсацию джиттера.
Технико-экономическим эффектом изобретения является получение максимально возможной эффективности ТСС за счет полного исключения джиттера.
Источники информации
1. Брени С. Синхронизация цифровых сетей связи/Перевод с англ. Под ред. А.В.Рыжкова. - М.: Мир, 2003. - C.111-113.
2. Первачев С.В. Радиоавтоматика. - М.: Радио и связь, 1982.
3. Шмытинский В.В., Корхова В.И. Принципы построения тактовой сетевой синхронизации в цифровых сетях связи // Автоматика, связь, информатика. - 2000, 1, - С.38-41.

Claims (1)

  1. Компенсатор блуждания фазы импульсов сетевой синхронизации, состоящий из последовательно соединенных амплитудного ограничителя, временного дискриминатора, фильтра нижних частот, импульсного автогенератора, управляемого по фазе напряжением, выход которого соединен со вторым (опорным) входом временного дискриминатора, отличающийся тем, что в него дополнительно введены аналоговый фазоинвертор, время-импульсный модулятор, линия задержки, причем низкочастотный вход модулятора подключен к выходу фильтра нижних частот через фазоинвертор, а его высокочастотный вход - к выходу амплитудного ограничителя через линию задержки, выход модулятора является выходом всего компенсатора.
RU2004117007/09A 2004-06-07 2004-06-07 Компенсатор блуждания фазы импульсов сетевой синхронизации RU2261528C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2004117007/09A RU2261528C1 (ru) 2004-06-07 2004-06-07 Компенсатор блуждания фазы импульсов сетевой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2004117007/09A RU2261528C1 (ru) 2004-06-07 2004-06-07 Компенсатор блуждания фазы импульсов сетевой синхронизации

Publications (2)

Publication Number Publication Date
RU2261528C1 true RU2261528C1 (ru) 2005-09-27
RU2004117007A RU2004117007A (ru) 2005-11-20

Family

ID=35850129

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2004117007/09A RU2261528C1 (ru) 2004-06-07 2004-06-07 Компенсатор блуждания фазы импульсов сетевой синхронизации

Country Status (1)

Country Link
RU (1) RU2261528C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2517269C2 (ru) * 2012-03-20 2014-05-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
БРЕНИ С. Синхронизация цифровых сетей связи. Перевод с английского под ред. РЫЖКОВА А.В. - М.: Мир, 2003, с. 111-113. *
ШМЫТИНСКИЙ В.В., КОРХОВА В.И. Принципы построения тактовой сетевой синхронизации в цифровых сетях связи. - Автоматика, связь, информатика. - М., 2000,1, с.38-41. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2517269C2 (ru) * 2012-03-20 2014-05-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" Устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную

Also Published As

Publication number Publication date
RU2004117007A (ru) 2005-11-20

Similar Documents

Publication Publication Date Title
US8610508B2 (en) Injection-locked oscillator
KR101632657B1 (ko) 타임투디지털 컨버터 및 디지털 위상 고정 루프
KR100547831B1 (ko) 가변 데이터 전송률에 대응이 가능한 클럭 및 데이터 복원장치
WO2015161640A1 (zh) 一种时间数字转换器、频率跟踪装置及方法
CN110912637B (zh) 一种时钟同步***及方法
RU2261528C1 (ru) Компенсатор блуждания фазы импульсов сетевой синхронизации
EP0165941A1 (en) A phase shift keying and phase modulation transmission system
US6009134A (en) Timing restoration circuit for pulse amplitude modulation (PAM)-type communication system
RU2565526C1 (ru) Устройство фазовой автоподстройки частоты
US9344098B1 (en) Digital frequency-locked loop with reference clock error detection
RU2625047C1 (ru) Способ формирования периодических двуполярных колебаний с заданным фазовым сдвигом и устройство для его реализации
US4780893A (en) Bit synchronizer
SE501156C2 (sv) Referenssignal sammansatt av klocksignal och synkroniseringssignal, anordning och förfarande för synkronisering m.h.a. referenssignal
KR910004015A (ko) 원격 pll을 이용한 직각 변복조 방식 및 회로
RU135468U1 (ru) Быстродействующий синтезатор частот
JP2008278479A (ja) デジタルシンセサイザ
RU159899U1 (ru) Генератор сложных и автомодуляционных колебаний
RU143080U1 (ru) Цифровой формирователь широкополосных линейно-частотно-модулированных радиосигналов
RU2689432C1 (ru) Функциональный преобразователь с регулировкой амплитуды и фазы выходного колебания
GB2213026A (en) Control arrangement for a phase shift keying system
ATE64049T1 (de) Phasenregelkreis.
US3478276A (en) Automatic phase control circuit
SU1465816A1 (ru) Устройство дискретного задани фазового сдвига
SU636781A1 (ru) Генератор импульсов
SU1441329A1 (ru) Калибратор фазовых сдвигов

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20100608