RU2115240C1 - Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи - Google Patents

Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи Download PDF

Info

Publication number
RU2115240C1
RU2115240C1 RU96112687A RU96112687A RU2115240C1 RU 2115240 C1 RU2115240 C1 RU 2115240C1 RU 96112687 A RU96112687 A RU 96112687A RU 96112687 A RU96112687 A RU 96112687A RU 2115240 C1 RU2115240 C1 RU 2115240C1
Authority
RU
Russia
Prior art keywords
input
output
resistor
encoder
diode
Prior art date
Application number
RU96112687A
Other languages
English (en)
Other versions
RU96112687A (ru
Inventor
С.В. Самойлов
Ю.А. Франц
Original Assignee
Акционерное общество "АвтоВАЗ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Акционерное общество "АвтоВАЗ" filed Critical Акционерное общество "АвтоВАЗ"
Priority to RU96112687A priority Critical patent/RU2115240C1/ru
Application granted granted Critical
Publication of RU2115240C1 publication Critical patent/RU2115240C1/ru
Publication of RU96112687A publication Critical patent/RU96112687A/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Selective Calling Equipment (AREA)

Abstract

Изобретение относится к области электротехники, в частности к системам приема и передачи последовательных данных. Технический результат - обеспечение гальванической развертки между приемником и передатчиком, возможность использования на линиях связи большой протяженности. В устройстве единичный логический сигнал поступает на вход T • D преобразователя логического сигнала в дифференциальный 7, на прямом выходе сигнал проходит через резисторы 8, 9 и поступает на вход управления ключа 10, а также проходит через ускоряющий конденсатор 11 на вход управления ключа 10, одновременно с прямого выхода сигнал проходит на вход через резистор 15, конденсатор 19, диод 16 на вход управления ключа 14, в результате на выходных обмотках устройства согласования и развязки 4 формируется импульс отрицательной полярности. При поступлении логического нуля на вход преобразователя логического сигнала в дифференциальный 7, на инверсном выходе сигнал проходит через параллельно включенные резистор 12 и ускоряющий конденсатор 13 на вход управления ключа 14, одновременно с инверсного выхода сигнал поступает через резистор 17, конденсатор 20, диод 18 на вход управления ключа 10 в результате на выходных обмотках устройства согласования и развязки 4 формируется импульс положительной полярности. При поступлении на вторую вторичную обмотку устройства согласования и развязки 4 положительного импульса - на инверсном выходе T • D компаратора 21 установится логический ноль, а при поступлении на вторую вторичную обмотку устройства согласования и развязки 4 отрицательного импульса - на инверсном выходе T • D компаратора 21 установится логическая единица. Сигнал блокировки каналов ВК поступает на вход управления ключа 27 с управляющего устройства. 1 ил.

Description

Изобретение относится к области электротехники, в частности к системам приема и передачи последовательных данных.
Известно устройство передачи и приема дискретных сообщений по авт.св. СССР N 2013867, МКИ H 04 B 5/02, содержащее на передающей стороне источник цифрового сигнала, согласующий блок, блок выделения синхросигнала, генератор синхроимпульсов, реверсивный счетчик, дешифратор, информационный мультиплексор, информационный инвертор, знаковый мультиплексор, триггер знака, первый и второй элементы 3И, канальный мультиплексор, D-триггер, RS-триггер, первый и второй элементы 2И, а на приемной стороне - согласующий блок, блок выделения цифрового сигнала и блок выделения синхросигнала, блок синхронизации, реверсивный счетчик, дешифратор, информационный мультиплексор, информационный инвертор, триггер знака, первый и второй элементы 3И, канальный мультиплексор, D-триггер, RS-триггер, элемент 2И.
Известен цифровой передатчик для системы передачи данных по авт.св. СССР N 1786673, МКИ H 04 L 5/16, содержащий цифровой формирователь информационных сигналов, входной и выходной трансформаторы, источник питания, первый и второй транзисторы, эмиттеры которых соединены между собой, линию передачи, которая подключена к вторичной обмотке выходного трансформатора, первый резистор, который включен между началом первой вторичной обмотки входного трансформатора и базой первого транзистора, второй резистор, который включен между концом второй вторичной обмотки выходного трансформатора и базой второго транзистора, при этом конец первой первичной обмотки выходного трансформатора соединен с началом второй первичной обмотки выходного трансформатора, причем при осуществлении управления выходным сопротивлением цифрового передатчика для системы передачи данных при пропадании питания введены управляемый ключ и формирователь управляющих сигналов, при этом вход управляемого ключа соединен с концом и началом соответственно первой и второй вторичных обмоток входного трансформатора, вход питания формирователя управляющих сигналов подключен к источнику питания, который включен между выходом управляемого ключа и точкой соединения конца и начала соответственно первой и второй первичных обмоток выходного трансформатора, выход формирователя управляющих сигналов подключен к управляющему входу управляемого ключа, первичная обмотка входного трансформатора подключена к выходу цифрового формирователя информационных сигналов, точка соединения эмиттеров первого и второго транзисторов соединена с выходом управляемого ключа, а коллекторы первого и второго транзисторов соединены с началом и концом соответственно первой и второй первичных обмоток выходного трансформатора.
Недостатком данных устройств является сложность схемной реализации.
Наиболее близкой по технической сущности является система передачи цифровой информации по авт.св. СССР N 1786679, МКИ H 04 L 25/49, содержащая на передающей стороне последовательно соединенные преобразователь параллельного кода в последовательный, кодер и передатчик, а также формирователь длины слов, выход которого соединен с управляющим входом кодера, тактовый вход которого и C-вход формирователя длины слов соединены с выходом генератора тактовых импульсов, информационный вход младшего разряда преобразователя параллельного кода в последовательный соединен с общей шиной, кодер выполнен в виде последовательно соединенных элементов И, первого D-триггера, первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второго D-триггера и второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а на приемной стороне - последовательно соединенные приемник, декодер, преобразователь последовательного кода в параллельный и регистр памяти, а также формирователь импульса записи, выход которого соединен с C-входом регистра памяти, тактовый выход декодера соединен с C-входом преобразователя последовательного кода в параллельный и с выходом формирователя импульса.
Недостатком данного устройства является отсутствие гальванической развязки между передатчиком и приемником, что не дает возможности использования данного устройства на линиях связи большой протяженности из-за опасности выхода из строя как приемника, так и передатчика. Недостатком является применение большого количества интегральных микросхем в передатчике, приемнике, кодере, декодера, что усложняет его изготовление и наладку при запуске в серийное производство.
Для упрощения кодирования и декодирования информационного сигнала при передаче на большие расстояния служит создание данного устройства.
Для этого в устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи, содержащее последовательно соединенные передатчик и кодер, а также декодер, введены устройство согласования и развязки, входы которого подключены к выходам кодера, а выходы - к входам декодера, источник питания, установленный с возможностью взаимодействия с устройством согласования и развязки и устройство блокировки, содержащее ключ и диод, подключенный катодом к входу ключа. При этом кодер выполнен из первого, второго, третьего, четвертого, и пятого резисторов, первого, второго, третьего и четвертого конденсаторов, первого и второго диодов, первого и второго ключей. Прямой вход кодера соединен через последовательно включенные первый и второй резисторы и, подключенный параллельно им, первый конденсатор с управляющим входом первого ключа и через последовательно соединенные третий резистор и первый диод - с управляющим входом второго ключа, а инверсный вход кодера соединен через последовательно соединенные четвертый резистор и второй диод с управляющим входом первого ключа и через параллельно включенные пятый резистор и второй конденсатор - с управляющим входом второго ключа. Выходы первого и второго ключей соединены между собой и с отрицательным полюсом источника питания и подключены через третий конденсатор к аноду первого диода, через четвертый конденсатор - к аноду второго диода, а входы первого и второго ключей соединены с выходами кодера. Декодер выполнен из первого, второго, третьего и четвертого резисторов и компаратора, причем прямой вход декодера соединен через первый резистор с прямым входом компаратора, а инверсный вход декодера соединен через второй резистор с инверсным входом компаратора, третий резистор включен между прямыми входами и выходами компаратора, а четвертый резистор - между инверсными входом и выходом компаратора. Диод устройства блокировки своим катодом подключен между первым и вторым резисторами кодера, а анодом соединен с анодом первого диода кодера. Выход ключа устройства блокировки соединен с отрицательным полюсом источника питания, а управляющий вход ключа - с выходом управляющего устройства.
На чертеже представлена принципиальная электрическая схема устройства кодирования, приема и передачи цифровой информации по двухпроводной линии связи.
Устройство содержит передатчик 1, выполненный в виде преобразователя 2 логического сигнала в дифференциальный, последовательно соединенный с ним кодер 3, источник питания 4, устройство согласования и развязки 5, выполненное в виде трансформатора с двумя первичными обмотками, соединенными последовательно, и двумя вторичными обмотками, декодер 6 и устройство блокировки 7. Кодер 3 содержит первый 8, второй 9, третий 10, четвертый 11 и пятый 12 резисторы, первый 13, второй 14, третий 15 и четвертый 16 конденсаторы, первый 17 и второй 18 диоды и первый 19 и второй 20 ключи. Причем прямой код кодера 3 соединен через последовательно включенные первый 8 и второй 9 резисторы и, подключенный параллельно им, первый 13 конденсатор с управляющим входом первого ключа 19 и через последовательно соединенные третий резистор 10 и первый диод 17 - с управляющим входом второго ключа 20, а инверсный вход кодера 3 соединен через последовательно включенные четвертый резистор 11 и второй диод 18 с управляющим входом первого ключа 19 и через параллельно включенные пятый резистор 12 и второй конденсатор 14 - с управляющим входом второго ключа 20. Выходы первого 19 и второго 20 ключей кодера 3 соединены между собой и с отрицательным полюсом источника питания 4 и подключены через третий конденсатор 15 к аноду первого диода 17, а через четвертый конденсатор 16 - к аноду второго диода 18. Входы первого 19 и второго 20 ключей кодера 3 подключены к началу первой первичной обмотки и к концу второй первичной обмотки устройства 5 согласования и развязки соответственно. Декодер 6 выполнен из первого 21, второго 22, третьего 23 и четвертого 24 резисторов и компаратора 25. Прямой вход декодера 6 соединен через первый резистор 21 с прямым входом компаратора 25, а инверсный вход декодера 6 соединен через второй 22 резистор с инверсным входом компаратора 25. Третий 23 резистор декодера 6 включен между прямыми входом и выходом компаратора 25, а четвертый 24 резистор - между инверсными входом и выходом компаратора 25. Устройство блокировки 7 состоит из ключа 26 и диода 27, подключенного катодом к входу ключа 26, и между первым 8 и вторым 9 резисторами кодера 3, а анодом - к аноду первого диода 17 кодера 3. При этом вход ключа 26 устройства блокировки 7 соединен с отрицательным полюсом источника питания 4, выход которого подключен между первой и второй первичными обмотками устройства 5 согласования и развязки, начало и конец первой вторичной обмотки которого соединены соответственно с прямым и инверсным входами декодера 6, а управляющий вход ключа 26 устройства блокировки 7 соединен с выходом сигнала блокировки ВК управляющего устройства (на чертеже не показано). К выходам второй вторичной обмотки устройства 5 согласования и развязки подключены выходы второй вторичной обмотки устройства согласования и развязки аналогично устройства кодирования, приема и передачи информации по двухпроводной линии связи (на чертеже не показано). Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи работает следующим образом.
Единичный логический сигнал поступает на вход TxD преобразователя 2 логического сигнала в дифференциальный, являющегося передатчиком 1, с прямого выхода которого сигнал поступает на прямой вход кодера 3, где он через первый 8 и второй 9 резисторы подключенный параллельно им первый конденсатор 13 передается на управляющий вход первого ключа 19. Одновременно единичный логический сигнал с прямого входа кодера 3 через третий резистор 10 проходит на третий конденсатор 15 и с задержкой через диод 17 на управляющий вход второго ключа 20. В результат на выходных обмотках устройства 5 согласования и развязки формируется импульс отрицательной полярности, который, поступая с первой вторичной обмотки на компаратор 25, устанавливает на его выходе RxD логическую единицу. При поступлении логического нуля на вход TxD преобразователя 2 логического сигнала в дифференциальный сигнал проходит через инверсный выход передатчика 1 на инверсный вход кодера 3 и через параллельно включенные пятый резистор 12 и второй конденсатор 14 поступает на управляющий вход второго ключа 20. Одновременно сигнал с инверсного входа кодера 3 поступает через четвертый резистор 11 на четвертый конденсатор 16 и с задержкой через второй диод 18 на управляющий вход первого ключа 19. В результате на выходных обмотках устройства 5 согласования и развязки формируется импульс положительной полярности, который, поступая с первой второй обмотки на компаратор 25, устанавливает на его выходе RxD логический ноль. Импульс положительной и отрицательной полярности со второй вторичной обмотки устройства 5 согласования и развязки поступают на подключенное к ней аналогичное устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи. Устройство блокировки 7 обеспечивает необходимость блокировку каналов на время приема информации по двухпроводной линии связи, осуществляется при подаче сигнала блокировки ВК каналов на управляющий вход ключа 26 с управляющего устройства.
Применение данного устройства позволяет обмениваться информацией с объектами, удаленными на большие расстояния, с высокой помехозащищенностью.

Claims (1)

  1. Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи, содержащее последовательно соединенные передатчик и кодер, а также декодер, отличающееся тем, что в него введены устройство согласования и развязки, входы которого подключены к выходам кодера, а выходы - к входам декодера, источник питания, установленный с возможностью взаимодействия с устройством согласования и развязки, и устройство блокировки, содержащее ключ и диод, подключенный катодом к входу ключа, при этом кодер выполнен из первого, второго, третьего, четвертого и пятого резисторов, первого, второго, третьего и четвертого конденсаторов, первого и второго диодов, первого и второго ключей, причем прямой вход кодера соединен через последовательно включенные первый и второй резисторы, и подключенный параллельно им первый конденсатор с управляющим входом первого ключа и через последовательно соединенные третий резистор и первый диод - с управляющим входом второго ключа, а инверсный вход кодера соединен через последовательно соединенные четвертый резистор и второй диод с управляющим входом первого ключа и через параллельно включенные пятый резистор и второй конденсатор - с управляющим входом второго ключа, выходы первого и второго ключей соединены между собой и с отрицательным полюсом источника питания и подключены через третий конденсатор к аноду первого диода, через четвертый конденсатор - к аноду второго диода, а входы первого и второго ключей соединены с выходами кодера, декодер выполнен из первого, второго, третьего и четвертого резисторов и компаратора, причем прямой вход декодера соединен через первый резистор с прямым входом компаратора, а инверсный вход декодера соединен через второй резистор с инверсным входом компаратора, третий резистор включен между прямыми входом и выходом компаратора, а четвертый резистор - между инверсными входом и выходом компаратора, при этом диод устройства блокировки своим катодом подключен между первым и вторым резисторами кодера, а анодом соединен с анодом первого диода кодера, выход ключа устройства блокировки соединен с отрицательным полюсов источника питания, а управляющий вход ключа - с выходом управляющего устройства.
RU96112687A 1996-06-25 1996-06-25 Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи RU2115240C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96112687A RU2115240C1 (ru) 1996-06-25 1996-06-25 Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96112687A RU2115240C1 (ru) 1996-06-25 1996-06-25 Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи

Publications (2)

Publication Number Publication Date
RU2115240C1 true RU2115240C1 (ru) 1998-07-10
RU96112687A RU96112687A (ru) 1998-09-27

Family

ID=20182342

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96112687A RU2115240C1 (ru) 1996-06-25 1996-06-25 Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи

Country Status (1)

Country Link
RU (1) RU2115240C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2582575C1 (ru) * 2012-07-06 2016-04-27 Сажем Дефанс Секюрите Устройство соединения электрического прибора с линией связи

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2582575C1 (ru) * 2012-07-06 2016-04-27 Сажем Дефанс Секюрите Устройство соединения электрического прибора с линией связи

Similar Documents

Publication Publication Date Title
US8139653B2 (en) Multi-channel galvanic isolator utilizing a single transmission channel
GB1480937A (en) Two wire time sharing two way communication system
US3551889A (en) Remote signaling of control signals
US4561118A (en) Bus system with optical waveguides having collision detection
US3305634A (en) System and method of code communication
US4454383A (en) Asynchronous data transmission method and circuitry
RU2115240C1 (ru) Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи
GB1394075A (en) Extendable mult'plexer
US4523192A (en) Data processing network
GB1376081A (en) Data coding
US4995054A (en) Data transmission using switched resonance
GB2111803A (en) Data processing network
RU186467U1 (ru) Приемопередающее устройство манчестерского кодирования
SU1462505A1 (ru) Телеграфна система св зи
SU1644396A1 (ru) Устройство дл межприборной св зи
EP0078577B1 (en) Code generator
JP2553492B2 (ja) 信号多重送信装置
US2509829A (en) Duplex telegraph system
SU1059695A1 (ru) Регистр электронной и квазиэлектронной автоматической телефонной станции
SU1737744A1 (ru) Устройство дл межприборной св зи
SU1339580A1 (ru) Устройство дл моделировани ошибок в цифровом канале передачи информации
JP2850844B2 (ja) 動作周波数切替可能な伝送システム
SU1290557A1 (ru) Система дл передачи и приема дискретной информации
JP3646594B2 (ja) 通信システム
RU2221342C2 (ru) Приемопередатчик волоконно-оптической линии связи

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20070626