RU2010128565A - Система, способ и устройство для передачи данных - Google Patents

Система, способ и устройство для передачи данных Download PDF

Info

Publication number
RU2010128565A
RU2010128565A RU2010128565/07A RU2010128565A RU2010128565A RU 2010128565 A RU2010128565 A RU 2010128565A RU 2010128565/07 A RU2010128565/07 A RU 2010128565/07A RU 2010128565 A RU2010128565 A RU 2010128565A RU 2010128565 A RU2010128565 A RU 2010128565A
Authority
RU
Russia
Prior art keywords
data
mode
transition
processor
processing
Prior art date
Application number
RU2010128565/07A
Other languages
English (en)
Other versions
RU2461966C2 (ru
Inventor
Кацуюки ТЕРУЯМА (JP)
Кацуюки ТЕРУЯМА
Кацуя СИМОДЗИ (JP)
Кацуя СИМОДЗИ
Кейитиро МИЯКАВА (JP)
Кейитиро МИЯКАВА
Original Assignee
Сони Корпорейшн (JP)
Сони Корпорейшн
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сони Корпорейшн (JP), Сони Корпорейшн filed Critical Сони Корпорейшн (JP)
Publication of RU2010128565A publication Critical patent/RU2010128565A/ru
Application granted granted Critical
Publication of RU2461966C2 publication Critical patent/RU2461966C2/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/18Multiprotocol handlers, e.g. single devices capable of handling multiple protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)

Abstract

1. Система передачи данных, содержащая: ! первое устройство, включающее в себя: ! передатчик для передачи данных; и ! первый процессор, функционально связанный с передатчиком, причем первый процессор выполнен с возможностью подготовки данных для передачи, по меньшей мере, в двух рабочих режимах, включающих в себя режим готовности и активный режим; и ! второе устройство, включающее в себя: ! приемник для приема данных; ! запоминающее устройство; и ! второй процессор, функционально связанный с приемником и запоминающим устройством, причем второй процессор обеспечивает, по меньшей мере, два рабочих режима, включающих в себя режим готовности и активный режим, для обработки принятых данных после приема данных; ! при этом в режиме готовности принятые данные готовы к обработке после приема данных; ! в активном режиме принятые данные после приема данных преобразуются в другой формат перед обработкой; ! причем первый процессор выполнен с возможностью предоставления передатчику передаваемых передатчиком (i) первых данных, относящихся к режиму готовности и готовых к обработке после приема, (ii) первой команды перехода, относящейся к переходу из режима готовности в активный режим, (iii) вторых данных, относящихся к активному режиму и преобразуемых в другой формат после приема, и (iv) второй команды перехода, относящейся к переходу из активного режима в режим готовности; ! при этом приемник выполнен с возможностью приема и передачи второму процессору первых данных, первой команды перехода, вторых данных и второй команды перехода, а второй процессор обеспечивает сохранение данных, указывающих, по меньшей мере, одну команду перех

Claims (24)

1. Система передачи данных, содержащая:
первое устройство, включающее в себя:
передатчик для передачи данных; и
первый процессор, функционально связанный с передатчиком, причем первый процессор выполнен с возможностью подготовки данных для передачи, по меньшей мере, в двух рабочих режимах, включающих в себя режим готовности и активный режим; и
второе устройство, включающее в себя:
приемник для приема данных;
запоминающее устройство; и
второй процессор, функционально связанный с приемником и запоминающим устройством, причем второй процессор обеспечивает, по меньшей мере, два рабочих режима, включающих в себя режим готовности и активный режим, для обработки принятых данных после приема данных;
при этом в режиме готовности принятые данные готовы к обработке после приема данных;
в активном режиме принятые данные после приема данных преобразуются в другой формат перед обработкой;
причем первый процессор выполнен с возможностью предоставления передатчику передаваемых передатчиком (i) первых данных, относящихся к режиму готовности и готовых к обработке после приема, (ii) первой команды перехода, относящейся к переходу из режима готовности в активный режим, (iii) вторых данных, относящихся к активному режиму и преобразуемых в другой формат после приема, и (iv) второй команды перехода, относящейся к переходу из активного режима в режим готовности;
при этом приемник выполнен с возможностью приема и передачи второму процессору первых данных, первой команды перехода, вторых данных и второй команды перехода, а второй процессор обеспечивает сохранение данных, указывающих, по меньшей мере, одну команду перехода, в запоминающем устройстве; а
второй процессор выполнен с возможностью (i) обработки первых данных в режиме готовности, (ii) перехода в активный режим на основе первой команды перехода, (iii) обработки вторых данных в активном режиме и (iv) перехода в режим готовности на основе второй команды перехода.
2. Система по п.1, в которой в режиме готовности обработка данных выполняется с использованием протокола JIS X 6319-4.
3. Система по п.2, в которой в режиме готовности после приема данных принятые данные форматируются в соответствии с протоколом JIS X 6319-4.
4. Система по п.1, в которой:
режим готовности включает в себя подрежим запрошенной готовности и подрежим объявленной готовности;
при этом в подрежиме запрошенной готовности для перехода в подрежим объявленной готовности обеспечивается ответ, содержащий идентификатор; а
в подрежиме объявленной готовности обработка выполняется, когда принята команда обработки, содержащая идентификатор.
5. Система по п.4, в которой в подрежиме объявленной готовности команда обработки, содержащая идентификатор, вызывает переход из подрежима объявленной готовности в JIS-активный режим, в котором выполняется обработка.
6. Система по п.4, в которой в подрежиме объявленной готовности обработка команд и формирование ответов осуществляются с использованием протокола JIS X 6319-4.
7. Система по п.1, в которой в активном режиме обработка данных производится с использованием протокола ISO/IEC 7816-4 и/или протокола ISO/IEC 14443-4.
8. Система по п.7, в которой в активном режиме после приема данных принятые данные форматируются согласно протоколу, отличному от указанных протокола ISO/IEC 7816-4 и/или протокола ISO/IEC 14443-4.
9. Система по п.1, в которой, по меньшей мере, одна команда перехода вызывает переход в режим остановки, запрещающий прямой переход из режима остановки в режим готовности и из режима остановки в активный режим.
10. Система по п.9, в которой указанная, по меньшей мере, одна команда перехода включает в себя третью команду перехода и четвертую команду перехода, причем третья команда перехода вызывает переход из режима готовности в режим остановки, а четвертая команда перехода вызывает переход из активного режима в режим остановки.
11. Система по п.10, в которой третья команда перехода вызывает переход из режима остановки в холостой режим, что позволяет осуществлять прямой переход из холостого режима в режим готовности на основе четвертой команды перехода.
12. Система по п.1, в которой первое устройство является устройством чтения/записи, а второе устройство является микропроцессорной картой ("IC card").
13. Устройство передачи данных, содержащее:
передатчик для передачи данных; и
по меньшей мере, один процессор, функционально связанный с передатчиком, причем указанный, по меньшей мере, один процессор выполнен с возможностью подготовки данных для передачи, по меньшей мере, в двух рабочих режимах, включающих в себя режим готовности и активный режим;
при этом в режиме готовности данные, подготовленные к передаче, готовы к обработке после приема данных;
в активном режиме данные, подготовленные к передаче, преобразуются после приема данных в другой формат перед обработкой;
причем указанный, по меньшей мере, один процессор выполнен с возможностью предоставления передатчику (i) первых данных, относящихся к режиму готовности и готовых к обработке после приема, (ii) первой команды перехода, относящейся к переходу из режима готовности в активный режим, (iii) вторых данных, относящихся к активному режиму и преобразуемых в другой формат после приема, и (iv) второй команды перехода, относящейся к переходу из активного режима в режим готовности.
14. Устройство по п.13, характеризующееся тем, что является микропроцессорной картой.
15. Устройство по п.13, характеризующееся тем, что является устройством чтения/записи.
16. Устройство передачи данных, содержащее:
приемник для приема данных;
запоминающее устройство; и
по меньшей мере, один процессор, функционально связанный с приемником и запоминающим устройством, причем указанный, по меньшей мере, один процессор обеспечивает, по меньшей мере, два рабочих режима, включающих в себя режим готовности и активный режим;
при этом в режиме готовности принятые данные готовы к обработке в указанном, по меньшей мере, одном процессоре;
в активном режиме принятые данные преобразуются в другой формат перед обработкой в указанном, по меньшей мере, одном процессоре;
причем указанный, по меньшей мере, один процессор выполнен с возможностью приема, по меньшей мере, одной команды перехода от приемника, обеспечения сохранения данных, указывающих, по меньшей мере, одну команду перехода, в запоминающем устройстве, перехода из режима готовности в активный режим на основе первой команды перехода и перехода из активного режима в режим готовности на основе второй команды перехода.
17. Устройство по п.16, характеризующееся тем, что является микропроцессорной картой.
18. Устройство по п.16, характеризующееся тем, что является устройством чтения/записи.
19. Способ передачи данных, содержащий этапы, на которых:
принимают кадр данных, включающий в себя первый код обнаружения ошибок;
определяют, содержит ли принимаемый кадр данных неповрежденные данные, с использованием первого кода обнаружения ошибок;
определяют текущее состояние, причем текущее состояние является первым состоянием или вторым состоянием, при этом первое состояние указывает, что данные в кадре данных готовы к обработке, а второе состояние указывает, что данные в кадре данных подлежат перед обработкой преобразованию в другой формат;
определяют в ответ на определение, что принятый кадр данных содержит неповрежденные данные, содержит ли принятый кадр данных команду изменения состояния для перехода, по меньшей мере, в одно из первого состояния и второго состояния;
переходят во второе состояние на основе команды изменения состояния;
удаляют, по меньшей мере, один фрагмент данных из принятого кадра данных, если текущее состояние является вторым состоянием;
вычисляют второй код обнаружения ошибок на основе данных, оставшихся в кадре данных;
заменяют первый код обнаружения ошибок вторым кодом обнаружения ошибок;
формируют блок данных из указанных оставшихся данных и второго кода обнаружения ошибок; и
обрабатывают данные в блоке данных.
20. Способ по п.19, в котором принятый кадр данных является кадром данных JIS протокола, а блок данных является блоком данных ISO/IEC протокола.
21. Способ по п.19, в котором указанный, по меньшей мере, один фрагмент данных включает в себя данные преамбулы, и/или данные кода синхронизации, и/или данные длины.
22. Способ передачи данных, содержащий этапы, на которых:
обрабатывают данные для формирования данных передачи;
вычисляют первый код обнаружения ошибок на основе данных передачи;
формируют блок данных из результата обработки и первого кода обнаружения ошибок;
подтверждают, что данные передачи в блоке данных являются неповрежденными;
добавляют, по меньшей мере, один фрагмент данных к указанному блоку данных для формирования кадра данных;
вычисляют второй код обнаружения ошибок на основе добавленного, по меньшей мере, одного фрагмента данных и данных передачи;
заменяют первый код обнаружения ошибок вторым кодом обнаружения ошибок; и
передают кадр данных;
при этом после приема переданного кадра данных преобразуют перед обработкой данные в кадре данных в другой формат.
23. Способ по п.22, в котором блок данных является блоком данных ISO/IEC протокола, а кадр данных является кадром данных JIS протокола.
24. Способ по п.23, в котором данные передачи помещают в информационное поле блока данных ISO/IEC протокола.
RU2010128565/07A 2009-07-17 2010-07-09 Система, способ и устройство для передачи данных RU2461966C2 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-168807 2009-07-17
JP2009168807A JP5310348B2 (ja) 2009-07-17 2009-07-17 受信装置、受信方法、プログラム、及び送信装置

Publications (2)

Publication Number Publication Date
RU2010128565A true RU2010128565A (ru) 2012-01-20
RU2461966C2 RU2461966C2 (ru) 2012-09-20

Family

ID=43332258

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2010128565/07A RU2461966C2 (ru) 2009-07-17 2010-07-09 Система, способ и устройство для передачи данных

Country Status (7)

Country Link
US (1) US20110016373A1 (ru)
EP (1) EP2278769A2 (ru)
JP (1) JP5310348B2 (ru)
CN (1) CN101958732B (ru)
BR (1) BRPI1004422A2 (ru)
RU (1) RU2461966C2 (ru)
SG (1) SG168469A1 (ru)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9070123B2 (en) * 2011-12-21 2015-06-30 Verizon Patent And Licensing Inc. Transaction services data system
US8924611B2 (en) 2012-06-26 2014-12-30 Intel Corporation Providing a serial protocol for a bidirectional serial interconnect
CN105453112B (zh) * 2013-09-11 2018-11-06 松下知识产权经营株式会社 通信装置和通信***
JP6180863B2 (ja) * 2013-09-18 2017-08-16 株式会社東芝 Icカード、携帯可能電子装置、及び、icカード処理装置
JP6325394B2 (ja) 2014-08-25 2018-05-16 株式会社東芝 Icカード、携帯可能電子装置、及び、icカード処理装置
DE102014223122A1 (de) * 2014-11-12 2016-05-12 Leoni Bordnetz-Systeme Gmbh Kommunikationssystem zur Ansteuerung von mehreren Teilnehmern insbesondere in einem Kraftfahrzeug sowie Datenbus für ein solches Kommunikationssystem
US9710406B2 (en) 2014-12-15 2017-07-18 Intel Corporation Data transmission using PCIe protocol via USB port
DE102017223687A1 (de) * 2017-12-22 2019-06-27 Bundesdruckerei Gmbh Prozessorchipkarte und Verfahren zum Betrieb einer Prozessorchipkarte
CN108595391A (zh) * 2018-04-28 2018-09-28 中国建设银行股份有限公司 一种数据信息转换方法和装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3540414B2 (ja) * 1995-02-20 2004-07-07 株式会社東芝 Icカードリーダライタ
JPH08315090A (ja) * 1995-05-23 1996-11-29 Toshiba Corp Icカードリーダライタおよびデータ伝送方法
JPH1185724A (ja) * 1997-09-12 1999-03-30 Oki Electric Ind Co Ltd Cpuモード切替回路
JP3522597B2 (ja) * 1999-08-02 2004-04-26 松下電器産業株式会社 Icカード接続装置
JP2001109846A (ja) * 1999-10-13 2001-04-20 Sankyo Seiki Mfg Co Ltd Icカードリーダ
EP1096414A3 (en) * 1999-10-08 2003-01-15 Sankyo Seiki Mfg. Co. Ltd. IC card reader
JP3519657B2 (ja) * 2000-02-10 2004-04-19 株式会社日立製作所 情報処理システムおよび情報処理システムの制御方法、ならびに通信中継装置および情報処理装置
JP2004264921A (ja) 2003-02-26 2004-09-24 Sony Corp 非接触icカードの通信システム及び通信方法
JP4617683B2 (ja) * 2004-02-24 2011-01-26 ソニー株式会社 半導体集積回路,携帯モジュールおよびメッセージ通信方法。
CN101120354B (zh) * 2005-02-17 2010-06-09 皇家飞利浦电子股份有限公司 用于操作装置的装置和方法
JP2007172507A (ja) * 2005-12-26 2007-07-05 Sharp Corp ユーザ認証システム、ユーザ認証方法、認証情報格納装置、および、認証情報格納プログラム
CN100487678C (zh) * 2006-08-23 2009-05-13 晶天电子(深圳)有限公司 带有闪存控制器的电子数据闪存卡
US8181042B2 (en) * 2007-02-12 2012-05-15 Atmel Corporation Low power mode data preservation in secure ICs
TW200915339A (en) * 2007-09-28 2009-04-01 Super Talent Electronics Inc Electronic data flash card with various flash memory cells
US8074146B2 (en) * 2007-09-28 2011-12-06 Broadcom Corporation Multiple cyclic redundancy check (CRC) engines for checking/appending CRCs during data transfers
JP2009123144A (ja) * 2007-11-19 2009-06-04 Nidec Sankyo Corp Icカードリーダライタ
CN201188651Y (zh) * 2008-04-30 2009-01-28 北京视博数字电视科技有限公司 具有无线通信功能的智能卡及使用该智能卡的智能卡***

Also Published As

Publication number Publication date
US20110016373A1 (en) 2011-01-20
JP5310348B2 (ja) 2013-10-09
BRPI1004422A2 (pt) 2012-04-10
CN101958732A (zh) 2011-01-26
JP2011024091A (ja) 2011-02-03
RU2461966C2 (ru) 2012-09-20
CN101958732B (zh) 2013-12-25
EP2278769A2 (en) 2011-01-26
SG168469A1 (en) 2011-02-28

Similar Documents

Publication Publication Date Title
RU2010128565A (ru) Система, способ и устройство для передачи данных
RU2392739C2 (ru) Оптимизированное согласование параметров при радиочастотной идентификации
CN101543087B (zh) 用于避免过轮询的方法和装置
US7971110B2 (en) System and method for testing a serial attached small computer system interface
US9336418B2 (en) System and method for polling NFC-A devices alongside RF barcode devices
US20170053141A1 (en) Method for managing communication between an electronic device, for example a contactless chip card, and a communication apparatus, for example a reader, and corresponding electronic device
CN109410454A (zh) 一种水电表的管理控制方法及***
CN111756858A (zh) 嵌入式设备的远程开发处理***、方法及装置
EP0632375B1 (en) Multiple-execution method of multiple-version programs and computer system therefor
TWI385942B (zh) 緩和射頻識別交換動作中之處理潛時的技術
CN110059514A (zh) 数据写入方法、nfc标签、nfc设备及存储介质
CN111726260B (zh) 一种网络请求回复信息格式转换的测试方法、装置和***
CN117348900A (zh) 电能表匹配升级方法及相关设备
CN115348333B (zh) 基于udp双端通信交互的数据传输方法、***及设备
CN105741172B (zh) 交易报文生成方法及装置、交易设备部件监控方法和***
KR101001682B1 (ko) 능동형 rfid 시스템에서 태그 수집을 위한 태그 슬립 방법
CN114580595B (zh) 物品信息获取方法、装置、***以及存储介质
CN101945165A (zh) 扩展卡业务处理方法及装置
CN105184338A (zh) 一种互感器、互感器身份信息获取***及方法
CN101315280A (zh) 一种导航设备激活方法、导航设备激活中心和导航设备
CN110475240B (zh) 云sim应用终端的sim卡类型识别方法、装置及终端
CN110381499A (zh) Vsim卡的使用方法、装置及***
CN113141280B (zh) 电子价签***的巡检方法、服务器及计算机可读存储介质
KR20090107456A (ko) 무선인식 태그간 데이터 중계 시스템
CN113704652B (zh) 数据处理方法、装置、中转站及数据处理***

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130710