RU1810991C - Bipolar pulse receiver - Google Patents

Bipolar pulse receiver

Info

Publication number
RU1810991C
RU1810991C SU914937811A SU4937811A RU1810991C RU 1810991 C RU1810991 C RU 1810991C SU 914937811 A SU914937811 A SU 914937811A SU 4937811 A SU4937811 A SU 4937811A RU 1810991 C RU1810991 C RU 1810991C
Authority
RU
Russia
Prior art keywords
input
output
inputs
multiplexer
elements
Prior art date
Application number
SU914937811A
Other languages
Russian (ru)
Inventor
Михаил Арсеньевич Бокач
Леонида Тимофеевна Пинчук
Юрий Михайлович Терешкин
Original Assignee
Научно-исследовательский институт электронных вычислительных машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт электронных вычислительных машин filed Critical Научно-исследовательский институт электронных вычислительных машин
Priority to SU914937811A priority Critical patent/RU1810991C/en
Application granted granted Critical
Publication of RU1810991C publication Critical patent/RU1810991C/en

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть применено в системах передачи и приема цифровой информации по согласованным лини м св зи между обрабатывающими средствами св зи с удаленными терминалами, работающими с разными частотами передачи. Целью изобретени   вл етс  расширение области применени  приемника и повышение его помехоустойчивости. Приемник со держит узел приема бипол рных сигналов, состо щий из входного трансформатора, трех компараторов, шести резистооов. трех диодов, одновибратора, и узел распознавани , состо щий из генератора высокочастотных сигналов, трех К-разр дных счетчиков, программируемого посто нного запоминающего устройства, двух элементов ИЛИ-НЕ на К-входов, четырех элементов 2 И, сдвоенного селектора-мультиплексора п , мульти плексора 4 - 1 и триггера, две выходные шины , шину адреса. 2 ил. ел СThe invention relates to computer technology and can be applied to systems for transmitting and receiving digital information via coordinated communication lines between processing means of communication with remote terminals operating with different transmission frequencies. The aim of the invention is to expand the scope of the receiver and increase its noise immunity. The receiver contains a bipolar signal receiving unit, consisting of an input transformer, three comparators, and six resistors. three diodes, a single vibrator, and a recognition unit, consisting of a high-frequency signal generator, three K-bit counters, programmable read-only memory, two OR-NOT elements on K-inputs, four 2 AND elements, a dual selector-multiplexer n, multi plexors 4 - 1 and flip-flops, two output buses, address bus. 2 ill. ate with

Description

Изобретение относитс  к импульсной технике и может быть использовано в системах цифровой обработки сигналов дл  приема по линии св зи цифровой информации от удаленных терминалов.The invention relates to a pulse technique and can be used in digital signal processing systems for receiving digital information from remote terminals via a communication line.

Цель изобретени  - расширение области применени  и функциональных возможностей приемника и повышение его помехоустойчивости .The purpose of the invention is to expand the scope and functionality of the receiver and increase its noise immunity.

Введение в состав приемника бипол рных импульсов программируемого посто нного , запоминающего устройства (ППЗУ), высокочастотного генератора и счетчиков позвол ет произвести более точное измерение параметров входных сигналов, повысить селективность приемника и обеспечить большую достоверность распознавани  информационных сигналов на нескольких частотах передачи без физической замены приемника.The introduction of a programmable read-only memory device (EPROM), a high-frequency generator, and counters into the bipolar pulse receiver makes it possible to more accurately measure the parameters of the input signals, increase the selectivity of the receiver, and ensure greater reliability of recognition of information signals at several transmission frequencies without physical replacement of the receiver.

На фиг. 1 показана принципиальна  электрическа  схема приемника; на фиг. 2 - временна  диаграмма напр жений при приеме логической 1 .In FIG. 1 shows a circuit diagram of a receiver; in FIG. 2 is a timing diagram of voltages upon reception of logical 1.

Приемник содержит входной трансформатор 1, первична  обмотка которого соединена с входными шинами 2 приемника, первый 3 и второй 4 компараторы, первые входы которых подключены соответственно к катодам первого 5 и второго 6 диодов и через первый 7 и второй 8 резисторы подключены соответственно к первому и второму выводам вторичной обмотки входного трансформатора 1, средн   точка которого соединена с общей шиной, с анодами первого 5 и второго 6 диодов и через третий резистор 9 с вторыми входами первого 3 и второго 4 компараторов, с четвертым резистором 10, второй вывод которого подключен к шине 11 источника питани , и п тымThe receiver contains an input transformer 1, the primary winding of which is connected to the input buses 2 of the receiver, the first 3 and second 4 comparators, the first inputs of which are connected respectively to the cathodes of the first 5 and second 6 diodes and through the first 7 and second 8 resistors are connected respectively to the first and second the conclusions of the secondary winding of the input transformer 1, the midpoint of which is connected to a common bus, with the anodes of the first 5 and second 6 diodes and through the third resistor 9 with the second inputs of the first 3 and second 4 comparators, with a fourth cut Stora 10, a second end connected to the power supply bus 11, and a fifth

0000

о о оLtd

резистором 12, второй вывод которого соединен с выходом одновибратора 13, первый вход которого соединен с выходом третьего компаратора 14, второй вход которого соединен с шиной источника опорного напр - жени  15 и анодом третьего диода 16, катод которого подключен к первому входу третьего компаратора 14 и через шестой резистор 17 к второму выводу вторичной обмотки входного трансформатора 1, триггер 18, выход которого соединен с первой выходной шиной 19 приемника, а также дополнительно введенные сдвоенный селектор-мультиплексор 2 - 1 20 и программируемое посто нное запоминающее устройство (ППЗУ) 21, первый 22, второй 23, третий 24 и четвертый 25 элементы 2 И, первый 26, второй 27 элементы ИЛИ-НЕ на К входов, мультиплексор 4 - 1 28, первый 29, второй 30 и третий 31 двоичные К-разр дные счетчики, первый 32 и второй 33 элементы 2ИЛИ-НЕ и генератор высокочастотных сигналов 34, причем выходы первого 3, второго 4 компараторов соединены с входами первого элемента 2 И 22 и соответственно с первыми входами первого 32 и второго 33 элементов 2ИЛИ- НЕ, а выход генератора 34 соединен с первым входом второго элемента 2И 23 и с вторыми входами первого 32, второго 33 элементов 2ИЛИ-НЕ, выходы которых сое- динены соответственно со счетными входами первого 29, второго 30 и третьего 31 К-разр дных счетчиков, выходы которых последовательно соединены с адресными входами ППЗУ 21, вход разрешени  работы которого соединен с выходом первого элемента 2И 22 и первым и вторым входами мультиплексора 4- 1 28, а 2п выходов ППЗУ 21 соединены с соответствующими 2п входами сдвоенного селектора-мультиплек- сора п - 1 20, m-разр дный адресный вход которого соединен с соответствующими разр дами дополнительного адресного входа 35 приемника, первый выход соединен с вторым выходом 36 приемника и входом параллельного занесени  кода третьего счетчика 31, а второй выход соединен с входами сброса RS-триггера 18 и трех счетчиков 29-31, выходы первого 29 из которых соединены с К входами первого элемента ИЛИ-НЕ 26, а второго 30 - с К входами второго элемента ИЛИ-НЕ 27, выход которого соединен с первым входом третьего элемента 2И 24 и вторым адресным входом мультиплексора 4 - 1 28, первый адресный вход которого соединен с выходом первого К-входового элемента ИЛИ-НЕ, нулевой и третий входы соединены с общей шиной (что соответствует логическому нулю на этихa resistor 12, the second output of which is connected to the output of the one-shot 13, the first input of which is connected to the output of the third comparator 14, the second input of which is connected to the bus of the reference voltage source 15 and the anode of the third diode 16, the cathode of which is connected to the first input of the third comparator 14 and through the sixth resistor 17 to the second terminal of the secondary winding of the input transformer 1, trigger 18, the output of which is connected to the first output bus 19 of the receiver, as well as the additionally introduced dual selector-multiplexer 2 - 1 20 and the program Permanent read-only memory (EPROM) 21, first 22, second 23, third 24 and fourth 25 elements 2 AND, first 26, second 27 elements OR NOT on K inputs, multiplexer 4 - 1 28, first 29, second 30 and the third 31 binary K-bit counters, the first 32 and second 33 elements 2 OR NOT and the generator of high-frequency signals 34, and the outputs of the first 3, second 4 comparators are connected to the inputs of the first element 2 And 22 and, respectively, with the first inputs of the first 32 and second 33 elements 2OR- NOT, and the output of the generator 34 is connected to the first input of the second element 2I 23 and w by the first inputs of the first 32, second 33 elements 2OR-NOT, the outputs of which are connected respectively to the counting inputs of the first 29, second 30 and third 31 K-bit counters, the outputs of which are connected in series with the address inputs of the EEPROM 21, the operation enable input of which is connected with the output of the first element 2I 22 and the first and second inputs of the multiplexer 4-1 28, and the 2p outputs of the EEPROM 21 are connected to the corresponding 2p inputs of the dual selector-multiplexer n - 1 20, the m-bit address input of which is connected to the corresponding bits extra a specific address input of the receiver 35, the first output is connected to the second output 36 of the receiver and the parallel input of the code of the third counter 31, and the second output is connected to the reset inputs of the RS flip-flop 18 and three counters 29-31, the outputs of the first 29 of which are connected to K inputs the first element OR NOT 26, and the second 30 with K inputs of the second element OR NOT 27, the output of which is connected to the first input of the third element 2I 24 and the second address input of the multiplexer 4 - 1 28, the first address input of which is connected to the output of the first K -input element OR- E, Zero and third inputs are connected to the common bus (which corresponds to a logical zero in these

входах), а выход соединен с вторым входом второго элемента 2И 23, второй выход первого счетчика 29 соединен с вторым входом третьего элемента 2И 24, выход которого соединен с установочным входом RS-триггера 18, выход которого соединен с первым входом четвертого элемента 2И 25, выход которого соединен с вторым входом одно- вибратора 13, а второй вход - с вторым выходом второго счетчика 30.inputs), and the output is connected to the second input of the second element 2I 23, the second output of the first counter 29 is connected to the second input of the third element 2I 24, the output of which is connected to the installation input of the RS-flip-flop 18, the output of which is connected to the first input of the fourth element 2I 25, the output of which is connected to the second input of the single-vibrator 13, and the second input to the second output of the second counter 30.

Приемник работает следующим образом .The receiver operates as follows.

На входные шины 2 приемника с двух-- проводной согласованной линии св зи поступают бипол рные информационные сигналы: логическа  1 представлена положительным импульсом, вслед за которым поступает отрицательный, а логический О представлен бипол рными импульсами в обратной последовательности (фиг. 2 а).Bipolar information signals are fed to the input bus lines 2 of the receiver from a two-wire matched communication line: logical 1 is represented by a positive pulse, followed by a negative one, and logical O is represented by bipolar pulses in the reverse sequence (Fig. 2a).

Форма и амплитуда входных импульсов приемника определ ютс  параметрами линии св зи. На фиг. 2 а пунктирной линией показан входной сигнал с минимальными искажени ми, имеющий место в том случае, когда коэффициент передачи линии св зи близок к единице, а врем  установлени  переходной характеристики линии значительно меньше длительности передаваемого импульса.The shape and amplitude of the input pulses of the receiver are determined by the parameters of the communication line. In FIG. 2a, the dashed line shows the input signal with minimal distortion, which occurs when the transmission coefficient of the communication line is close to unity and the time to establish the transition characteristic of the line is much less than the duration of the transmitted pulse.

Импульсы с вторичной обмотки трансформатора 1 через ограничительные резисторы 7, 8 поступают на входы компараторов 3 и 4, на другие входы которых подаетс  положительное напр жение смещени , формируемое с помощью резисторов 9 и 10, включенных между общей шиной, шиной 11 источника питани  и блоком переключени  порога срабатывани , образуемого совокупностью элементов 13- 17.The pulses from the secondary winding of the transformer 1 through the limiting resistors 7, 8 are fed to the inputs of the comparators 3 and 4, the other inputs of which are supplied with a positive bias voltage generated by resistors 9 and 10 connected between the common bus, power supply bus 11 and the switching unit the response threshold formed by the combination of elements 13-17.

Если амплитуда импульсов на входах компараторов 3 и 4 превышает напр жение смещени , компараторы срабатывают и на их выходах формируютс  отрицательные импульсы , длительность которых определ етс  длительностью положительных и отрицательных составл ющих (полуволн) бипол рного сигнала на уровне входного порога срабатывани  преемника {фиг, 2 б, в).If the amplitude of the pulses at the inputs of the comparators 3 and 4 exceeds the bias voltage, the comparators are triggered and negative pulses are generated at their outputs, the duration of which is determined by the duration of the positive and negative components (half-waves) of the bipolar signal at the level of the input threshold of the successor {Fig, 2 b, c).

Компаратор 3 срабатывает на положительные входные импульсы, а компаратор 4 - на отрицательные, поэтому при приеме логической 1 сначала срабатывает компаратор 3, затем 4.Comparator 3 is triggered by positive input pulses, and comparator 4 by negative pulses, so when logic 1 is received, comparator 3 is triggered first, then 4.

При приеме логической единицы зультате совпадени  низкого уровн  сигна- ла на выходе компаратора 3 (фиг. 2 б) и сигналов высокочастотного генератора 34Upon receipt of a logical unit due to the coincidence of the low level of the signal at the output of the comparator 3 (Fig. 2 b) and the signals of the high-frequency generator 34

(фиг. 2 г) на счетный вход счетчика 29 поступают импульсные сигналы (фиг, 2 д), количество которых определ етс  длительностью отрицательного выходного сигнала компаратора 3 (длительностью положительной полуволны входного бипол рного сигнала) и периодом повторени  То импульсов генератора 34.(Fig. 2 g), pulse signals (Fig. 2 e) are received at the counting input of the counter 29, the number of which is determined by the duration of the negative output signal of the comparator 3 (the duration of the positive half-wave of the input bipolar signal) and the pulse repetition period To of the generator 34.

Во врем  прохождени  второй полуволны входного бипол рного сигнала в результате совпадени  низкого уровн  выходного сигнала компаратора 4 (фиг. 2 в) и сигналов генератора 34 на счетный вход счетчика 30 с выхода элемента 33 также проходит определенное количество импульсов (фиг. 2 е), соответствующее длительности отрицательной полуволны входного бипол рного сигнала.During the passage of the second half-wave of the input bipolar signal as a result of the coincidence of the low level of the output signal of the comparator 4 (Fig. 2 c) and the signals of the generator 34, a certain number of pulses also pass to the counting input of the counter 30 from the output of the element 33 (Fig. 2 e) the duration of the negative half-wave of the input bipolar signal.

При приеме с линии св зи искаженных по форме бипол рных сигналов между отри- цательными выходными импульсами компараторов 3 и 4 может образовыватьс  пауза. В момент паузы на выходе элемента 22 устанавливаетс  уровень логической единицы (фиг. 2 ж). When receiving distorted bipolar signals from the communication line, a pause may occur between the negative output pulses of the comparators 3 and 4. At the time of a pause at the output of element 22, the level of the logical unit is established (Fig. 2g).

Счетчик 31 служит дл  определени  длительности паузы между полуволнами бипол рного сигнала путем подсчета импульсов генератора 34 в момент паузы.A counter 31 is used to determine the duration of the pause between the half-waves of the bipolar signal by counting the pulses of the generator 34 at the time of the pause.

Если в счетчике 29 зарегистрирован прием положительной полуволны, то на выходе элемента 26 формируетс  низкий уровень (фиг. 2 и). Если же в счетчике 30 зарегистрирован прием отрицательной полуволны , то на выходе элемента 27 формиру- етс  низкий логический уровень (фиг. 2 к).If a positive half-wave reception is registered in the counter 29, a low level is formed at the output of the element 26 (Fig. 2 and). If, however, a negative half-wave reception is registered in the counter 30, a low logic level is formed at the output of the element 27 (Fig. 2 k).

Выходы элементов 26 и 27 соединены с адресными входами мультиплексора 28, на выходе которого возникает положительный сигнал (фиг. 2 л) только при наличии высоко- го уровн  сигнала на выходе элемента 22 (фиг. 2 ж) при условии, что только в одном счетчике 29 или 30 зарегистрирован прием одной из полуволн входного бипол рного сигнала.The outputs of the elements 26 and 27 are connected to the address inputs of the multiplexer 28, at the output of which a positive signal occurs (Fig. 2 L) only if there is a high signal level at the output of the element 22 (Fig. 2 g), provided that there is only one counter 29 or 30, reception of one of the half-waves of the input bipolar signal is detected.

Логический уровень 1 на выходе мультиплексора 28 (фиг. 2 л) разрешает прохождение сигналов г высокочастотного генератора 34 на выход элемента 23 и на счетный вход счетчика 30 (фиг. 2 м).The logic level 1 at the output of the multiplexer 28 (Fig. 2 l) allows the passage of signals g of the high-frequency generator 34 to the output of the element 23 and to the counting input of the counter 30 (Fig. 2 m).

При приеме первой полуволны сигнал с второго выхода счетчика 29 при нулевом состо нии счетчика 30 (фиг, 2 к) проходит через элемент 24 на вход S триггера 18 и устанавливает его в состо ние логической 1 (фиг. 2 н). При приеме второй полуволны единичного бипол рного сигнала в результате совпадени  высоких уровней сигнала на выходе триггера 18 и втором выходе счетчика 30 на выходе элемента 25 формируетс When the first half-wave is received, the signal from the second output of the counter 29 at the zero state of the counter 30 (Fig. 2k) passes through the element 24 to the input S of the trigger 18 and sets it to the logical state 1 (Fig. 2n). Upon receipt of the second half-wave of a single bipolar signal as a result of the coincidence of high signal levels at the output of the trigger 18 and the second output of the counter 30 at the output of the element 25 is formed

положительный импульс, поступающий на второй вход одновибратора 13 (фиг. 2 п).a positive pulse arriving at the second input of the single-shot 13 (Fig. 2 p).

После приема первой и второй полуволн бипол рного сигнала состо ние счетчиков 29-31 соответствует длительности этих поп уволн и паузы между ними. Кажда  частота приема сигналов характеризуетс  определенными ограничительными параметрами длительности указанных сигналов, а следовательно , и допустимых состо ний счетчиков . Выходы счетчиков соединены с адресными входами ППЗУ 21. Состо ние выходов ППЗУ программируетс  таким образом , что в момент разрешени  работы ППЗУ (фиг. 2 ж) каждому адресу соответствует либо синхроимпульс на выходах с1 или с2 (фиг. 2 с1, с2), либо сигнал сброса р1 или р2(фиг. 2 р1, р2). Сигналы с1, р1 программируютс  дл  одной частоты приема, а с2, р2 - дл  другой. Количество распознаваемых частот приема лимитируетс  только количеством парных выходов ППЗУ и организацией мультиплексора 20. На фиг. 1 мультиплексор 20 организован дл  выбора одной из двух возможных частот приема в соответствии с уровнем сигнала на адресном входе 35 выбора частоты. Диаграмма напр жений на фиг. 2 соответствует выбору первой частоты приема.After receiving the first and second half-waves of the bipolar signal, the state of the counters 29-31 corresponds to the duration of these pop waves and the pause between them. Each frequency of signal reception is characterized by certain limiting parameters of the duration of these signals, and therefore the permissible states of the counters. The outputs of the counters are connected to the address inputs of the EEPROM 21. The state of the outputs of the EEPROM is programmed in such a way that at the moment of enabling the EEPROM (Fig. 2 g), each address corresponds to either a clock on the outputs c1 or c2 (Fig. 2 c1, c2), or a signal reset p1 or p2 (Fig. 2 p1, p2). Signals c1, p1 are programmed for one receive frequency, and c2, p2 for another. The number of recognizable receive frequencies is limited only by the number of paired outputs of the ROM and the organization of multiplexer 20. In FIG. 1, a multiplexer 20 is arranged to select one of two possible receive frequencies in accordance with a signal level at an address input 35 of a frequency selection. The voltage diagram in FIG. 2 corresponds to the selection of the first reception frequency.

Если параметры прин тых сигналов не соответствуют требовани м первой частоты , то сигнал сброса р1 проходит на выход р мультиплексора 20 и сбрасывает счетчики и RS-триггер 18 в исходное состо ние. При соответствии параметров формируетс  сигнал с1, который проходит на первый выход мультиплексора 20, на синхронизирующий выход 36 приемника. Выработанному синхросигналу соответствует единичное состо ние триггера 18, выход которого соединен с первым информационным выходом 19 приемника . Сигнал с с выхода мультиплексора 20 устанавливает в единичное состо ние все разр ды счетчика 31, что приводит к изменению на входах ППЗУ 21 и. с некоторой задержкой, формированию сигнала сброса р на втором выходе, мультиплексора 20, который приводит схему в исходное состо ние , подготавлива  еэ тем самым к приему очередного бипол рного сигнала а.If the parameters of the received signals do not meet the requirements of the first frequency, then the reset signal p1 passes to the output p of the multiplexer 20 and resets the counters and RS-flip-flop 18 to the initial state. When the parameters match, a signal c1 is generated, which passes to the first output of the multiplexer 20, to the synchronizing output 36 of the receiver. The generated clock signal corresponds to a single state of the trigger 18, the output of which is connected to the first information output 19 of the receiver. The signal c from the output of the multiplexer 20 sets all bits of the counter 31 to a single state, which leads to a change in the inputs of the EEPROM 21 and. with some delay, the formation of the reset signal p at the second output, the multiplexer 20, which brings the circuit to its initial state, thereby preparing it to receive the next bipolar signal a.

Длительность сигнала с (фиг. 2 с) на выходе мультиплексора 20 определ етс  временем срабатывани  счетчика 31 по установочному входу, временем срабатыва ни  ППЗУ и мультиплексора 20.The duration of the signal c (Fig. 2 s) at the output of the multiplexer 20 is determined by the response time of the counter 31 at the installation input, the response time of the ROM and multiplexer 20.

Длительность сигнала р (фиг. 2р) на выходе мультиплексора 20 определ етс  временем срабатывани  счетчиков 29. 30 по входу R, временем срабатывани  ППЗУ 21 и мультиплексора 20.The duration of the signal p (Fig. 2p) at the output of the multiplexer 20 is determined by the response time of the counters 29. 30 by the input R, the response time of the EEPROM 21 and the multiplexer 20.

В качестве генератора 34, например, может быть использована серийно выпускаема  интегральна  микросхема генератора К531ГПП, в качестве селекторов-мультиплексоров 20, 28 - интегральные микросхемы К531КП11, К531КП2 соответственно, в качестве счетчиков 29-31 - интегральные микросхемы К555ИЕ7, в качестве ППЗУ 21 - интегральные микросхемы КР556РТ5, КР556РТ7.As a generator 34, for example, a commercially available integrated circuit of the K531GPP generator can be used, as selectors-multiplexers 20, 28 - integrated circuits K531KP11, K531KP2, respectively, as counters 29-31 - integrated circuits K555IE7, as a ROM 21 - integrated microchips KR556RT5, KR556RT7.

При приеме логического О схема блока работает аналогичным образом, только вследствие того, что сигналы е возникают ранее, чем д, нет необходимых условий совпадени  сигналов на элементе 24 и триггер 18 остаетс  в нулевом состо нии к моменту формировани  синхросигнала с на выходе мультиплексора 20.When receiving logical O, the block circuit works in a similar way, only because the signals e occur earlier than d, there are no necessary conditions for the signals to match on element 24 and the trigger 18 remains in the zero state by the time the signal is generated from the output of multiplexer 20.

Длина линии определ ет величину затухани  электрического бипол рного импульса , поэтому в эависи.мости от условий применени  входные импульсы могут по амплитуде отличатьс  примерно на пор док. Дл  повышени  достоверности принимаемой информации необходимо, чтобы величина порога компараторов 3,4 т.е. величина положительного напр жени  на входах компараторов измен лась в зависимости от амплитуды принимаемых сигналов.The line length determines the attenuation of the electric bipolar pulse, therefore, depending on the application, the input pulses can vary in amplitude by about an order of magnitude. To increase the reliability of the received information, it is necessary that the threshold value of the comparators is 3.4 i.e. the value of the positive voltage at the inputs of the comparators changed depending on the amplitude of the received signals.

В противном случае величину порога пришлось бы заведомо выбирать очень малой в расчете на худший случай. Но при больших амплитудах входного сигнала в линии св зи возникают помехи за счет переходных электрических процессов (например, при неполном согласовании линии св зи) или за счет наводок от внешних источников помех, Эти помехи могут быть по величине соизмеримы с пороговым напр жением компараторов и приводить к их ложному срабатыванию. Чтобы этого не происходило, в схеме приемни- .ка используетс  узел переключени  порога срабатывани  на элементах 12-17, назначение которого - увеличить порог срабатывани  компараторов 3, 4, если амплитуда входных импульсов превышает определенную величину.Otherwise, the threshold value would have to be deliberately chosen to be very small based on the worst case. But at large amplitudes of the input signal in the communication line, interference occurs due to transient electrical processes (for example, incomplete coordination of the communication line) or due to pickups from external sources of interference. These interference can be comparable in magnitude with the threshold voltage of the comparators and cause to their false response. To prevent this from happening, the receiver circuit uses a trigger threshold switching unit on elements 12-17, the purpose of which is to increase the trigger threshold of comparators 3, 4 if the amplitude of the input pulses exceeds a certain value.

Один из входов компаратора 14 подсоединен к источнику положительного опорного напр жени  (шина 15), а другой вход через резистор 17 подсоединен к одной из вторичных обмоток трансформатора. Компаратор срабатывает в том случае, если амплитуда положительного импульса на этой обмотке превышает величину опорного напр жени .One of the inputs of the comparator 14 is connected to a source of positive reference voltage (bus 15), and the other input through a resistor 17 is connected to one of the secondary windings of the transformer. The comparator is triggered if the amplitude of the positive pulse on this winding exceeds the value of the reference voltage.

Если приемник воспринимает бипол рный сигнал логической 1. то во врем  действи  второй полуволны срабатывает компаратор 14 и на его выходе формируетс If the receiver receives a bipolar signal of logical 1. then during the action of the second half-wave, the comparator 14 is activated and at its output is formed

отрицательный импульс. При этом на выходе элемента 25 формируетс  положительный импульс (фиг. 2 п). Совпадение по времени этих двух импульсов приводит кnegative impulse. In this case, a positive pulse is generated at the output of element 25 (Fig. 2 p). The coincidence in time of these two pulses leads to

запуску одновибратора с подтверждающим запуском 13. Положительный перепад напр жени  с выхода одновибратора 13 (показан пунктиром на фиг. 2 т) через резистор 12 повышает напр жение порога компаратораstart the single-shot with confirmation start 13. The positive voltage drop from the output of the single-shot 13 (shown by the dotted line in Fig. 2 t) through the resistor 12 increases the voltage of the threshold of the comparator

3, 4 и тем самым повышает помехоустойчивость приемника. Если же амплитуда входных импульсов недостаточна дл  переключени  компаратора 14, то одновибратор 13 не запускаетс  и приемник продолжает работать 3, 4 and thereby increases the noise immunity of the receiver. If the amplitude of the input pulses is insufficient to switch the comparator 14, then the one-shot 13 does not start and the receiver continues to work

при низком напр жении порога компараторов 3 и 4.at low threshold voltage comparators 3 and 4.

Процедура приема цифровой информации производитс  словами фиксированнойThe procedure for receiving digital information is performed using fixed words

длины, причем слово всегда наминаетс  с 1. Длительность выходного сигнала одно- вибратора 13 выбираетс  достаточно большой , чтобы заведомо перекрыть по времени длительность слова и паузу между словами.length, and the word is always numbered from 1. The duration of the output signal of the single-vibrator 13 is selected large enough to deliberately overlap in time the word duration and the pause between words.

Одновибратор с подтверждающим запуском (при поступлении входных запускающих импульсов как минимум в начале каждого слова) продолжает оставатьс  в квазиустойчивом состо нии неопределенноA single-shot with a confirmation trigger (when input trigger pulses arrive at least at the beginning of each word) continues to remain in a quasi-stable state indefinitely

долгое врем  и удерживает высокое значение порога компараторов 3 и 4.long time and keeps high threshold value of comparators 3 and 4.

Диод 16 так же, как и диоды 5,6,  вл етс  защитным и предохран ет вход компаратора 14 от перенапр жений при поступлении отрицательных импульсов.The diode 16, like the diodes 5,6, is protective and protects the input of the comparator 14 from overvoltage upon receipt of negative pulses.

Наличие в приемнике двух выходов - синхронизирующего 36 и информационного 19, а также управление уровнем порога срабатывани  компараторов 3 и 4 обеспечиваетThe presence in the receiver of two outputs - synchronizing 36 and information 19, as well as controlling the threshold level of the comparators 3 and 4 provides

самосинхронизацию работы приемника и надежную передачу информации в логические схемы обработки.self-synchronization of the receiver and reliable transmission of information to the processing logic.

Практическа  реализаци  и экспериментальна  обработка предлагаемого приемника на частотах приема 380 кГц и 860 кГц при частоте генерации сигналов (фиг. 2 г), равной 12160 кГц, показала высокую достоверность и помехозащищенность обмена информацией между устройствами управлени  и удаленными терминалами. Высока  степень дискредитации измер емых счетчиками 29-31 сигналов позвол ет с достаточно высокой степенью точности произвести их измерение чи либо отвергнуть (формируетс  сигнал сброса Р), либо прин ть как удовлетвор ющие требовани м дл  данной частоты приема (формируетс  синхросигнал с на выходе 36).The practical implementation and experimental processing of the proposed receiver at 380 kHz and 860 kHz reception frequencies at a signal generation frequency (Fig. 2 g) of 12160 kHz showed high reliability and noise immunity of the exchange of information between control devices and remote terminals. The high degree of discreditation of the signals measured by the counters 29-31 allows a sufficiently high degree of accuracy to measure them either to reject (a reset signal P is generated) or to accept them as satisfying the requirements for a given reception frequency (a clock signal from output 36 is generated) .

При этом важно также и то, что в отличие от прототипа синхросигнал вырабатываетс It is also important that, in contrast to the prototype, a clock signal is generated

не по переднему фронту второй полуволны, а в результате измерени  обеих полуволн и паузы между ними, что позвол ет повысить селективность приемника к любого вида помехам и сигналам не своей частоты.not on the leading edge of the second half-wave, but as a result of measuring both half-waves and the pause between them, which makes it possible to increase the selectivity of the receiver to any kind of interference and signals of a different frequency.

Таким образом, предлагаемый приемник бипол рных сигналов по сравнению с известными имеет более высокую селективность по отношению к различного рода помехам и позвол ет измен ть частоту приема информации без его физической замены. В качестве каналов св зи может примен тьс  любой вид согласованной линии: коаксиальные несимметричные и симметричные линии , витые пары, телефонные провода.Thus, the proposed bipolar signal receiver, in comparison with the known ones, has a higher selectivity with respect to various kinds of interference and allows changing the frequency of information reception without physical replacement. Any type of matched line can be used as communication channels: coaxial unbalanced and symmetrical lines, twisted pairs, telephone wires.

Селективность приемника может быть повышена за счет использовани  более высокочастотного внутреннего или внешнего генератора.Receiver selectivity can be enhanced by using a higher frequency internal or external oscillator.

Исследовани  показали, что предлагаемый приемник обеспечивает уверенный прием бипол рных сигналов с коаксиальной согласованной линии св зи длиной до 2,5 км при частоте до 1 мГц.Studies have shown that the proposed receiver provides reliable reception of bipolar signals from a coaxial matched communication line up to 2.5 km long at a frequency of up to 1 MHz.

При снижении частоты передачи в качестве линии св зи могут быть использованы витые пары или телефонные провода,By reducing the transmission frequency, twisted pair or telephone wires can be used as a communication line,

В насто щее врем  разработаны и используютс  несколько терминальных устройств , имеющих различную частоту передачи и приема бипол рных сигналов.Currently, several terminal devices having different frequencies for transmitting and receiving bipolar signals have been developed and used.

Предлагаемый приемник обеспечивает их объединение в систему под управлением одного устройства в любом удобном дл  пользовател  сочетании терминалов с различной частотой передачи без замены приемников или увеличени  их числа.The proposed receiver provides their integration into a system under the control of one device in any user-friendly combination of terminals with different transmission frequencies without replacing the receivers or increasing their number.

Claims (1)

Формула изобретени  Приемник бипол рных импульсов, содержащий входной трансформатор, первична  обмотка которого соединена с входными шинами, первый и второй компараторы , первые входы которых подключены соответственно к катодам первого и второго диодов и через первый и второй резисторы подключены соответственно к первому и второму выводам вторичной обмотки входного трансформатора, средн   точка которого соединена с общей шиной, с анодами первого и второго диодов и через третий резистор с вторыми входами первого и второго компараторов, с четвертым резистором , второй вывод которого подключен к шине источника питани , и с п тым резистором , второй вывод которого соединен с выходом одновибратора, первый вход которого соединен с выходом третьего компаратора , второй вход которого соединен с шиной источника опорного напр жени  иSUMMARY OF THE INVENTION A bipolar pulse receiver comprising an input transformer whose primary winding is connected to input buses, first and second comparators, the first inputs of which are connected to the cathodes of the first and second diodes, respectively, and through the first and second resistors are connected to the first and second terminals of the secondary winding, respectively. input transformer, the midpoint of which is connected to a common bus, with the anodes of the first and second diodes and through a third resistor with the second inputs of the first and second comparat s, a fourth resistor, whose second terminal is connected to the bus power source and a fifth resistor, a second terminal coupled to an output monostable multivibrator having a first input connected to the output of the third comparator, a second input coupled to the bus voltage reference source and анодом третьего диода, катод которою под ключей к первому входу третьего компаратора и через шестой резистор к второму выводу вторичной обмотки входного транс- 5 форматора, а также триггер, выход которого соединен с первой выходной шиной, о т л и- чающийс  тем, что, с целью расширени  области применени  и повышени  помехоустойчивости , в него введены шина адреса. 0 сдвоенный селектор-мультиплексор, программируемое посто нное запоминающее устройство, четыре элемента 2 И. два К вхо- довых элемента ИЛИ-НЕ, мультиплексор, три двоичных К-разр дных счетчика, дваthe anode of the third diode, the cathode of which is keyed to the first input of the third comparator and through the sixth resistor to the second output of the secondary winding of the input transformer, as well as the trigger, the output of which is connected to the first output bus, which means that, in order to expand the scope and increase the noise immunity, an address bus is introduced into it. 0 dual selector-multiplexer, programmable read-only memory, four elements 2 I. two K input elements OR-NOT, multiplexer, three binary K-bit counters, two 5 элемента 2ИЛИ-НЕ и генератор высокочастотных сигналов, причем выходы первого и второго компараторов соединены соответственно с входами первого элемента 2И и первыми входами первого и второго эле0 ментов 2ИЛИ-НЕ, а выход генератора соединен с первым входом второго элемента 2И и с вторыми входами элементов 2ИЛИ- НЕ, выходы которых соединены соответственно со счетными входами третьего,5 elements 2NI-NOT and a generator of high-frequency signals, and the outputs of the first and second comparators are connected respectively to the inputs of the first element 2I and the first inputs of the first and second elements 2OR-NOT, and the output of the generator is connected to the first input of the second element 2I and to the second inputs of the elements 2OR- NOT, the outputs of which are connected respectively with the counting inputs of the third, 5 первого и второго К-разр дных сметчиков, выходы К-разр дных счетчиков последовательно соединены с адресными входами программируемого посто нного запоминающего устройства, вход разрешени  работы5 of the first and second K-bit counters, the outputs of the K-bit counters are connected in series with the address inputs of the programmable read-only memory, operation enable input 0 которого соединен с выходом первого элемента 2И и первым и вторым входами мультиплексора , а 2п выходов программируемого посто нного запоминающего устройства соединены с соответствующими 2п входами сдвоен5 ного селектора-мультиплексора, т-разр дный адресный вход которого (т Iog2n) соединен с соответствующими разр дами шины адреса. а первый выход соединен с второй выходной шиной и входом параллельного занесе0 ни  кода третьего счетчика, а второй выход соединен с входами сброса RS-триггера и К-разр дных счетчиков, выходы первого из которых соединены с К-входами первого элемента ИЛИ-НЕ, а второго - с К-входами0 of which is connected to the output of the first element 2I and the first and second inputs of the multiplexer, and 2p of the outputs of the programmable read-only memory are connected to the corresponding 2p inputs of the dual selector-multiplexer, whose t-bit address input (t Iog2n) is connected to the corresponding bits bus address. and the first output is connected to the second output bus and the input of the parallel counter of the third counter code, and the second output is connected to the reset inputs of the RS-trigger and K-bit counters, the outputs of the first of which are connected to the K-inputs of the first element OR-NOT, and the second - with K inputs 5 второго элемента ИЛИ-НЕ, выход которого соединен с первым входом третьего элемента 2И и вторым адресным входом мультиплексора , первый адресный вход которого соединен с выходом первого К-ВХОДОЕЮГО5 of the second OR-NOT element, the output of which is connected to the first input of the third element 2I and the second address input of the multiplexer, the first address input of which is connected to the output of the first K-INPUT 0 элемента ИЛИ-НЕ, нулевой и третий входы подключены к общей шине, а выход соединен с вторым входом второго элемента 2И- НЕ, а второй выход первого счетчика соединен с вторым входом третьего элемен5 та 2И, выход которого соединен с установочным входом RS-триггера, выход которого соединен с первым входом четвертого элемента 2 И, выход которого соединен с вторым входом одновибратора, а второй вход с вторым выходом второго счетчика.0 OR-NOT elements, the zero and third inputs are connected to a common bus, and the output is connected to the second input of the second 2NI-NOT element, and the second output of the first counter is connected to the second input of the third 5th 2I element, the output of which is connected to the installation input of the RS-trigger the output of which is connected to the first input of the fourth element 2 AND, the output of which is connected to the second input of the one-shot, and the second input with the second output of the second counter. оabout О5O5 о ооLtd LL II F- 6; j и inn 11 и 11 in inF-6; j and inn 11 and 11 in in мП.Гч 11 мниmp.hch 11 mni I I I I I I I II I I I I I I I HH nn TLTL tilltill фиг 2fig 2
SU914937811A 1991-04-04 1991-04-04 Bipolar pulse receiver RU1810991C (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU914937811A RU1810991C (en) 1991-04-04 1991-04-04 Bipolar pulse receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU914937811A RU1810991C (en) 1991-04-04 1991-04-04 Bipolar pulse receiver

Publications (1)

Publication Number Publication Date
RU1810991C true RU1810991C (en) 1993-04-23

Family

ID=21575329

Family Applications (1)

Application Number Title Priority Date Filing Date
SU914937811A RU1810991C (en) 1991-04-04 1991-04-04 Bipolar pulse receiver

Country Status (1)

Country Link
RU (1) RU1810991C (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US N 4153848, кл. Н 03 К 5/01,1979. Авторское свидетельство СССР № 1394419,кл. Н 03 К 5/01. 1988. *

Similar Documents

Publication Publication Date Title
SU1003773A3 (en) Device for receiving and encoding signals for identification of objects
EP0091290B1 (en) Electrical appliance control
US3798608A (en) Digital signal transmission apparatus
US4380762A (en) Polyfunction programmable data receiver
US3814839A (en) Remote digital switching technique for use on communications circuits
US3783383A (en) Low disparity bipolar pcm system
US3710031A (en) Multi frequency receiver
US3753130A (en) Digital frequency comparator
CA1054243A (en) Multipoint data communications system utilizing multipoint switches
CA1122294A (en) Power line signalling system
US3936801A (en) Multifrequency signal receiver timing circuit
RU1810991C (en) Bipolar pulse receiver
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
GB620497A (en) Improvements in or relating to the transmission and reception of telegraphic signals
US4186345A (en) Remote control system
US2772399A (en) Coded data transmission system
US4523192A (en) Data processing network
US4644563A (en) Data transmission method and system
FI65679C (en) FJAERREGLERINGSMOTTAGARE AV RAEKNARTYP MED BRUSIMMUNITETSSYSTEM
JPS6328531B2 (en)
GB2111803A (en) Data processing network
US3281790A (en) Multifrequency signaling receiver circuit
US2688699A (en) Radio frequency load alternating system
US4018991A (en) Multifrequency signal parity detector
RU1798786C (en) Device for testing digital unit group