RU1802410C - Frequency synthesizer - Google Patents

Frequency synthesizer

Info

Publication number
RU1802410C
RU1802410C SU914911663A SU4911663A RU1802410C RU 1802410 C RU1802410 C RU 1802410C SU 914911663 A SU914911663 A SU 914911663A SU 4911663 A SU4911663 A SU 4911663A RU 1802410 C RU1802410 C RU 1802410C
Authority
RU
Russia
Prior art keywords
frequency
output
phase detector
adder
inputs
Prior art date
Application number
SU914911663A
Other languages
Russian (ru)
Inventor
Юрий Владиславович Аверьянов
Татьяна Кирилловна Паушкина
Геннадий Васильевич Турусин
Тамара Сергеевна Федосова
Original Assignee
Московский институт радиотехники, электроники и автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт радиотехники, электроники и автоматики filed Critical Московский институт радиотехники, электроники и автоматики
Priority to SU914911663A priority Critical patent/RU1802410C/en
Application granted granted Critical
Publication of RU1802410C publication Critical patent/RU1802410C/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  .к радиотехнике и может быть использовано в системах формировани  сетки стабильных частот с мелким шагом в радиоприемных и радиопе- редающих устройствах. Устройство содержит: два подстраиваемых генератора (1, 9), делитель частоты с переменным коэффициентом делени  (2), два фазовых детектора (3, 7), инвертирующий усилитель (4), два сумматора с двум  входами (5, 6), два делител  частоты с фиксированным коэффициентом делени  (8, 10). генератор опорных частот FIELD OF THE INVENTION The invention relates to radio engineering and can be used in fine pitch grid forming systems in radio receivers and radio transmitting devices. The device contains: two tunable oscillators (1, 9), a frequency divider with a variable division coefficient (2), two phase detectors (3, 7), an inverting amplifier (4), two adders with two inputs (5, 6), two dividers frequencies with a fixed division ratio (8, 10). reference frequency generator

Description

Изобретение относитс  к радиотехнике и может быть использовано в системах формировани  сетки стабильных частот с мелким шагом в радиоприемных и радиопе- редающих устройствах.The invention relates to radio engineering and can be used in fine pitch grid forming systems in radio receivers and radio transmitting devices.

Цель изобретени  - повышение быстродействи  путем увеличени  полосы пропускани  синтезатора частот при мелком шаге сетки частот.The purpose of the invention is to increase speed by increasing the bandwidth of the frequency synthesizer at a small step of the frequency grid.

На чертеже изображена структурна  схема синтезатора частот.The drawing shows a structural diagram of a frequency synthesizer.

Устройство содержит первый перестраиваемый генератор 1, делитель 2 частоты с переменным коэффициентом делени , первый фазовый детектор 3, инвертирующий усилитель 4, второй сумматор 5. первый сумматор 6, второй фазовый детектор 7, первый делитель 8 частоты с фиксированным коэффициентом делени , второй перестраиваемый генератор 9, второй делитель 10 частоты с фиксированным коэффициентом делени , генератор 11 опорных частот.The device comprises a first tunable generator 1, a frequency divider 2 with a variable division coefficient, a first phase detector 3, an inverting amplifier 4, a second adder 5. a first adder 6, a second phase detector 7, a first frequency divider 8 with a fixed division coefficient, and a second tunable generator 9 , a second frequency divider 10 with a fixed division ratio, a reference frequency generator 11.

Синтезатор частот работает следующим образом. Выходное кольцо работает на низкой частоте сравнени , равной шагу сетки. Выходной сигнал снимаетс  с выхода генератора 1. Частота его измен етс  при изменении коэффициента делени  делител  2. Мелкий шаг сетки задаетс  делителем 10. Диапазон перестройки синтезатора определ етс  диапазоном изменени  коэффициента делени  делител  2. Первый фазовый детектор работает на низкой частоте сравнени , поэтому перва  цепь управлени  частотой генератора 1, идуща  с выходаThe frequency synthesizer works as follows. The output ring operates at a low reference frequency equal to the grid pitch. The output signal is taken from the output of the generator 1. Its frequency changes with a change in the division ratio of the divider 2. The fine grid pitch is set by the divider 10. The tuning range of the synthesizer is determined by the range of the division ratio of the divider 2. The first phase detector operates at a low comparison frequency, so the first circuit control the frequency of the generator 1 coming from the output

0000

о ю about y

детектора 3 на второй вход сумматора б, обладает большой инерционностью. Частота генератора 9 не мен етс  при перестройке синтезатора. Вспомогательное кольцо образует вторую, параллельную цепь управлени  частотой выходного генератора. Она включает идеальный интегратор, роль которого выполн ет генератор 9, охваченный обратной св зью. Эта обратна  св зь идет с выхода второго фазового детектора на второй вход сумматора 5 и обеспечивает захват второго кольца. Фазовый детектор 7 работает на высокой частоте сравнени , поэтому втора  цепь управлени , име  малую инерционность , ускор ет процесс перестройки частоты. Инвертирующий усилитель 4 обеспечивает синфазность сигналов, пришедших с выхода детектора 3 на сумматор 6 непосредственно и через второе кольцо. Делитель 8 предотвращает пр мой захват генератора 9 сигналом с генератора 11. Благодар  инвертирующему усилителю управл ющие напр жени  на генератор 1 поступают в фазе, что ускор ет процесс перестройки частоты. Высокую частоту сравнени  во втором кольце обеспечивает делитель 10. Выигрыш в быстродействии пропорционален его коэффициенту делени . Быстродействие синтезатора частот поdetector 3 to the second input of the adder b, has a large inertia. The frequency of the oscillator 9 does not change during tuning of the synthesizer. The auxiliary ring forms a second, parallel circuit for controlling the frequency of the output generator. It includes an ideal integrator, whose role is played by a feedback generator 9. This feedback goes from the output of the second phase detector to the second input of the adder 5 and provides capture of the second ring. The phase detector 7 operates at a high comparison frequency; therefore, the second control circuit, having a low inertia, accelerates the frequency tuning process. The inverting amplifier 4 provides the in-phase of the signals coming from the output of the detector 3 to the adder 6 directly and through the second ring. The divider 8 prevents the direct capture of the generator 9 by the signal from the generator 11. Thanks to the inverting amplifier, the control voltages to the generator 1 are supplied in phase, which accelerates the frequency tuning process. The divider 10 provides a high comparison frequency in the second ring. The gain in speed is proportional to its division coefficient. Frequency synthesizer performance by

00

55

00

55

00

сравнению с однопетлевой схемой может быть увеличено на два пор дка.can be increased by two orders of magnitude compared to a single-loop circuit.

Таким образом предлагаема  схема синтезатора частот позвол ет значительно ускорить процесс перестройки.Thus, the proposed frequency synthesizer circuit can significantly accelerate the tuning process.

Claims (1)

Формула изобретени  Синтезатор частот, содержащий соединенные в кольцо первый перестраиваемый генератор, делитель частоты с переменным коэффициентом делени , первый фазовый детектор и первый сумматор с двум  входами , соединенные в кольцо второй перестраиваемый генератор, первый делитель частоты с фиксированным коэффициентом делени , второй фазовый детектор и второй сумматор с двум  входами, генератор опорных частот, выход которого соединен с опорным входом второго фазового детектора , выход которого соединен с другим входом первого сумматора с двум  входами, отличающийс  тем, что, с целью повышени  быстродействи , между выходом первого фазового детектора и другим входом второго сумматора с двум  входами введен инвертирующий усилитель, а между выходом генератора опорных частот и опорным входом первого фазового детектора введен второй делитель частоты с фиксированным коэффициентом делени .SUMMARY OF THE INVENTION A frequency synthesizer comprising a first tunable oscillator, a variable frequency divider, a first phase detector and a first adder with two inputs, a second tunable frequency oscillator, a first fixed divider, a second phase detector and a second an adder with two inputs, a reference frequency generator, the output of which is connected to the reference input of the second phase detector, the output of which is connected to another input of the first o adder with two inputs, characterized in that, in order to improve performance, an inverting amplifier is introduced between the output of the first phase detector and the other input of the second adder with two inputs, and a second frequency divider is inserted between the output of the reference frequency generator and the reference input of the first phase detector with fixed division ratio.
SU914911663A 1991-02-13 1991-02-13 Frequency synthesizer RU1802410C (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU914911663A RU1802410C (en) 1991-02-13 1991-02-13 Frequency synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU914911663A RU1802410C (en) 1991-02-13 1991-02-13 Frequency synthesizer

Publications (1)

Publication Number Publication Date
RU1802410C true RU1802410C (en) 1993-03-15

Family

ID=21560723

Family Applications (1)

Application Number Title Priority Date Filing Date
SU914911663A RU1802410C (en) 1991-02-13 1991-02-13 Frequency synthesizer

Country Status (1)

Country Link
RU (1) RU1802410C (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алешин В.П., Алехин Ю.И., Жодзишский М.И. Конспект лекций по курсу Синтезаторы частот. М:, МЭИ, 1978. *

Similar Documents

Publication Publication Date Title
US6441692B1 (en) PLL frequency synthesizer
US5329250A (en) Double phase locked loop circuit
US3895312A (en) Low noise high spectral purity microwave frequency synthesizer
JPH0340333A (en) Station selecting device of tuner
US3588752A (en) Tracking filter
RU1802410C (en) Frequency synthesizer
US2942203A (en) Oscillator stabilizing system having plural phase lock channels controlled by a common reference oscillator
JPS588617B2 (en) Jiyushinki
US4097816A (en) Tuning system
JPH04357703A (en) Frequency modulation circuit
EP0497801B1 (en) A phase locked loop for producing a reference carrier for a coherent detector
US2868981A (en) Signal processing arrangement
RU1802411C (en) Frequency synthesizer
JPS5925410B2 (en) Receiving machine
US4245193A (en) High-Q multi-mode resonator controlled source
US2558790A (en) Local oscillator frequency control for superheterodyne receivers and control devices
RU2085032C1 (en) Frequency synthesizer
SU597985A1 (en) Arrangement for automatic phase tuning of measuring transducer intermediate frequency
SU496647A1 (en) Phase locked loop device
US2914732A (en) Phase lock system
SU603093A1 (en) Digital frequency synthesizer
SU875643A1 (en) Afc device
SU387488A1 (en)
SU698125A1 (en) Frequency selector
US5459431A (en) Frequency/phase analog detector and its use in a phase-locked loop