RU1772806C - Устройство дл обработки изображений - Google Patents

Устройство дл обработки изображений

Info

Publication number
RU1772806C
RU1772806C SU894681011A SU4681011A RU1772806C RU 1772806 C RU1772806 C RU 1772806C SU 894681011 A SU894681011 A SU 894681011A SU 4681011 A SU4681011 A SU 4681011A RU 1772806 C RU1772806 C RU 1772806C
Authority
RU
Russia
Prior art keywords
input
output
information
address
block
Prior art date
Application number
SU894681011A
Other languages
English (en)
Inventor
Александр Кириллович Кравец
Инна Константиновна Михайлик
Алексей Федорович Опанасюк
Original Assignee
Киевский Научно-Исследовательский Институт Радиоизмерительной Аппаратуры
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Научно-Исследовательский Институт Радиоизмерительной Аппаратуры filed Critical Киевский Научно-Исследовательский Институт Радиоизмерительной Аппаратуры
Priority to SU894681011A priority Critical patent/RU1772806C/ru
Application granted granted Critical
Publication of RU1772806C publication Critical patent/RU1772806C/ru

Links

Landscapes

  • Image Generation (AREA)

Abstract

Изобретение относитс  к технике цифровой обработки сигналов, в частности к устройствам обработки изображений, и может быть использовано в устройствах отображени  информации. Цель изобретени  - повышение быстродействи . В устройство, содержащее блок оперативной пам ти, блок микропрограммного управлени , блок пам ти микропрограмм, генератор тактовых импульсов, арифметическое устройство, введены входной регистр, сумматор, синхронизатор , блок формировани  знаковой информации, блок формировани  графической информации. Сущность предлагаемого устройства состоит в том, что за счет реализации параллельной обработки и отображе- ни  информации и отсутстви  необходимости синтезировать знак, повысилась производительность устройства по сравнению с прототипом. 1 ил. сл С

Description

Изобретение относитс  к цифровой обработке сигналов, в частности к устройствам обработки изображений, а также к устройствам отображени  информации.
Известно устройство содержащее блок управлени , регистр адреса, счетчик знакомест , счетчик строк знакомест, счетчик строк знаков, блок синхронизации, регистр сдвига, знакогенератор, буферные регистры , коммутатор адреса, тактовый генератор, блок ОЗУ 1.
Недостатком этого устройства  вл етс  по вление помех на экране индикатора в процессе редактировани  и обмене данными , вызванных асинхронным прерыванием процесса регенерации.
Известно устройство,содержащее дешифратор , пам ть, счетчик адреса, знакогенератор , счетчик точек, счетчик знаков, счетчик телевизионных строк, формирователь начального адреса и вторую пам ть, коммутатор 2.
В устройстве рабочее поле экрана разбиваетс  на большое число точек или элементов изображени , Каждому элементу экрана соответствует один бит в оперативной пам ти. Дл  увеличени  быстродействи  в него введены коммутатор адреса, формирователь начального адреса и втора  пам ти. При этом счетчик адреса обеспечивает непосредственную адресацию устройства оперативного запоминающего при загрузке и чтении данных. Коммутатор обеспечивает переключение адреса загрузки и кода знака в моменты загрузки и чтени  второй пам ти, котора  предназначена дл  хранени  и регенерации и информации, отображаемой на экране ЭЛТ.
XJ XI
ю
00
о
CN
Недостатком этого устройства  вл етс  низкое быстродействие, отсутствие возможности пересчета координат.
Наиболее близким к предлагаемом/  в- л етсл устройство содержащее блок микро- программного управлени , блок пам ти, генератор тактовых импульсов, блок выполнени  операций, блок пам ти констант, регистр состо ний, блок ОЗУ 3.
Это устройство осуществл ет обработку информации, поступающей на вход устройства , а именно пересчет координат, накопление информации, арифметико-логические операции над отображаемыми данными, преобразование отображаемой информа- ции.
Недостатком  вл етс  низкое быстродействие , т.к. все перечисленные выше функции выполн ютс  последовательно во времени на одних и тех же аппаратных сред- ствах, поэтому после поступлени  очередных входных координат необходимо большое количество тактов работы устройства дл  получени  выходного значени .
Цель изобретени  - повышение быстро- действи ,
Поставленна  цель, достигаетс  тем, что в устройство дл  обработки изображений содержащее блок оперативной пам ти блок микропрограммного управлени , блок пам ти микропрогоамм, арифметическое устройство, генератор тактовых импульсов, выход которого соединен с первыми входами арифметического устройства и блока микропрограммного управлени , первый выход которого соединен с адресным входом блока пам ти микропрограмм, выход которого соединен со вторым входом блока микропрограммного управлени , третий вход которого соединен с первым входом/ /выходом арифметического устройства; введены входной регистр, сумматор, синхронизатор , блок формировани  знаковой информации и блок формировани  графической информации, причем второй вход/вы- ход арифметического устройства, вход/выход блока оперативной пам ти, информационные входы блоков формировани  знаковой информации и формировани  графической информации объединены и подключены к выходу входного регистра, информационный вход которого соединен со входом устройства, а синхровход - со вторым выходом блока микропрограммного управлени , третий, четвертый, п тый, шее- той и седьмой выходы которого подключены соответственно к выходу i отовности устройства , к входу записи блока оперативной пам ти , первому и второму управл ющим входам блока формировани  знаковой информации и к стробирующему входу блока Формировани  графической информации, тактирующий вход и информационный выход которого соединены соответственно с выходом генератора тактовых импульсов и с первым входом сумматора, второй вход которого соединен с информационным выходом блока формировани  знаковой информации , адресный вход которого соединен с адресным выходом блока формировани  графической информации и с первым входом синхронизатора, второй вход и выход которого соединены соответственно с выходом сумматора и с выходом устройства, причем блок формировани  знаковой информации содержит коммутатор адреса и данных, запоминающее знаковое устройство, знакогенератор, выход которого  вл етс  информационным выходом блока, адресный вход блока соединен с адресным входом коммутатора адреса и данных, информационный вход которого  вл етс  информационным входом блока, а разрешающий вход коммутатора адреса и данных  вл етс  первым управл ющим входом блока, выход коммутатора адреса и дан- ных соединен с адресным и информационным входами запоминающего знакового устройства, вход обращени  которого  вл етс  вторым управл ющим входом блока, а выход - соединен с первым входом знакогенератора, второй вход которого соединен с адресным входом блока, а выход - с выходом блока, кроме того блок формировани  графической информации содержит регистр данных, коммутатор адреса м данных, запоминающее графическое устройство, счетчик адреса, счетный вход которого  вл етс  тактирующим входом блока, выход счетчика адреса- вл етс  адресным выходом блока и соединен с адресными входами запоминающего графического устройства и коммутатора адреса и данных, выход которого соединен со входом запоминающего графического устройства , выход которого  вл етс  информационным выходом блока, информационный вход коммутатора адреса и данных соединен с выходом регистра данных, информационный вход которого  вл етс  информационным входом блока, а строби- рующий вход - стробирующим входом блока .
На чертеже представлена структурна  схема устройства дл  обработки изображении .
Устройство дл  обработки изображений содержит входной регистр 1, арифметическое устройство 2, блок микропрограммного управлени  3, блок пам ти микропрограмм
4, блок оперативной пам ти 5, генератор тактовых импульсов 6. блок формировани  знаковой информации 7, сумматор 8, синхронизатор 9, блок формировани  графической информации 10, причем блок формировани  знаковой информации 7 содержит коммутатор адреса и данных 11, устройство запоминающее знаковое 12, знакогенератор 13. а блок формировани  графической информации 10 содержит ре- гистр данйых 14, коммутатор адреса и данных 15, устройство запоминающее графическое 16, счетчик адреса 17,
Устройство работает следующим образом .
Работой всего устройства управл ет блох микропрограммного управлени  3 по микропрограммам, наход щимс  в блоке пам ти микропрограмм 4. При включении устройства микропрограммный аппарат производит начальную установку всех узлов и переходит на цикл ожидани  поступлени  массива входных координат. При этом вырабатываетс  сигнал ГОТОВ, который означает , что устройство готово к приему координат.
Входному массиву координат предшествует служебное слово, которое содержит признак начала и размер обрабатываемого массива координат, масштаб и режим обра- ботки изображени . Служебное слово хранитс  до поступлени  следующего массива координат и используетс  при обработке.
Весь массив входных координат записываетс  в ОЗУ 5. Затем устройство перехо- дит на обработку координат. Выходные данные из арифметического устройства занос тс  в блок формировани  графической информации, а по сн юща  знакова  информаци  (масштаб, временна  или частот- па  область, размер обрабатываемого блока координат и др.) занос тс  в блок формировани  знаковой информации, Коды координат X n Y запоминаютс  в формирователе графической информации одновре- менио по выдаче информации с выхода арифметического устройства. Выходы блоков формирователей знаковой и графической информации поступают на входы сумматора 8, суммарный сигнал с выхода поступает на вход синхронизатора 9, Он обеспечивает преобразование кодов координат в последовательный код и синхронную выдачу последовательностей кодов координат совместно со строчными и кадро- выми импульсами.Выходной сигнал может непосредственно подаватьс  на устройство отображени  с растровой разверткой.
Блок формировани  знаковой информации 7 работает следующим образом.
Коды знаковой (по сн ющей) информации и ее адрес в блок поступают с выхода арифметического устройства по управл ющему сигналу с выходу блока микропрограммного управлени , по сигналу с которого происходит также загрузка информации в устройство запоминающее знаковое 12.
В случае, когда нет загрузки кодов знаковой информации, адрес чтени  с выхода коммутатора адреса и данных 11 подаетс  на устройство запоминающее знаковое 12, считываемые коды поступают на вход знакогенератора 13. Выходные коды которого поступают на один из входов сумматора 8. Блок формировани  графической информации 10 работает следующим образом. Коды координат X и Y с выхода арифметического устройства 2 записываютс  в регистр данных 14 и одновременно с этим с задержкой на такт синхросерии эта информаци  заноситс  в устройство запоминающее графическое 16. Коммутатор адреса и данных 15 обеспечивает переключение адресации устройства запоминающего графического 16 поочередно в режим записи или регенерации (чтени ). Адрес регенерации (чтени ) формируетс  счетчиком адреса 17, на счетный вход которого поступает синхро- сери  с выхода генератора тактовых импульсов 6. Выходна  информаци  (при регенерации) поступает на сумматор 8.

Claims (1)

  1. Предлагаемое устройство позвол ет повысить быстродействие за счет реализации параллельной обработки и отображени  информации , отсутстви  необходимости синтезировать знак и одновременного формировани  координаты X и Y в режиме отображени  графической информации, Формула изобретени  Устройство дл  обработки изображений , содержащее блок оперативной пам ти, блок микропрограммного управлени , блок пам ти микропрограмм, арифметическое устройство, генератор тактовых импульсов, выход которого соединен с первыми входами арифметического устройства и блока микропрограммного управлени , первый выход которого соединен с адресным входом блока пам ти микропрограмм, выход которого соединен с вторым входом блока микропрограммного управлени , третий вход которого соединен с входом пуска устройства , вход-выход блока микропрограммного управлени  соединен с первым входом-выходом арифметического устройства , отличающеес  тем, что, с целью повышени  быстродействи , в него введены входной регистр, сумматор, синхронизатор, блок формировани  знаковой информации
    и блок формировани  графической информации , причем второй вход-выход арифметического устройства, вход-выход блока оперативной пам ти, информационные входы блоков формировани  знаковой информации и формировани  графической информации объединены и подключены к выходу входного регистра, информационный вход которого соединен с входом устройства , а синхровход - с вторым выходом блока микропрограммного управлени , третий , четвертый, п тый, шестой и седьмой выходы которого подключены соответственно к выходу готовности устройства, к входу записи блока оперативной пам ти, первому и второму управл ющим входам блока формировани  знаковой информации и к стро- бирующему входу блока формировани  графической информации, тактирующий вход и информационный выход которого соединены соответственно с выходом генератора тактовых импульсов и с первым входом сумматора, второй вход которого соединен с информационным выходом Олока формировани  знаковой информации, адресный вход которого соединен с адресным выходом блока формировани  графической информации и с первым входом синхронизатора, второй вход и выход которого соединены соответственно с выходом сумматора и с выходом устройства, причем блок формировани  знаковой информации содержит коммутатор адреса и данных, запоминающее знаковое устройство, знакоге- (ератор, выход которого  вл етс 
    информационным выходом блока, адресный вход блока соединен с адресным входом коммутатора адреса и данных, информационный вход которого  вл етс 
    информационным входом блока, а разрешающий вход коммутатора адреса и данных  вл етс  первым управл ющим входом блока , выход коммутатора адреса и данных соединен с адресным и информационным
    входами запоминающего знакового устройства , вход обращени  которого  вл етс  вторым управл ющим входом блока, а выход - соединен с первым входом знакогенератора , второй вход которого соединен с
    адресным входом блока, а выход - с выходом блока, кроме того, блок формировани  графической информации содержит регистр данных, коммутатор адреса и данных, запоминающее графическое устройство, счетчик
    адреса, счетный вход которого  вл етс  тактирующим входом блока, выход счетчика адреса  вл етс  адресным выходом блока и соединен с адресными входами запоминающего графического устройства и коммутатора адреса и данных, выход которого соединен с входом запоминающего графического устройства, выход которого  вл етс  информационным выходом блока, информационный вход коммутатора адрёса и данных соединен с выходом регистра данных, информационный вход которого  вл етс  информационным входом блока, а стробирующий вход - стробирующим входом блока.
    iO
    1
SU894681011A 1989-04-18 1989-04-18 Устройство дл обработки изображений RU1772806C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894681011A RU1772806C (ru) 1989-04-18 1989-04-18 Устройство дл обработки изображений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894681011A RU1772806C (ru) 1989-04-18 1989-04-18 Устройство дл обработки изображений

Publications (1)

Publication Number Publication Date
RU1772806C true RU1772806C (ru) 1992-10-30

Family

ID=21442705

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894681011A RU1772806C (ru) 1989-04-18 1989-04-18 Устройство дл обработки изображений

Country Status (1)

Country Link
RU (1) RU1772806C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1401447, кл. G 06 F 3/153. 1986. Авторское свидетельство СССР N° 1010613.кл. G 06 F 3/153, 1983. Авторское свидетельство СССР № 1309044.кл. G 06 F 15/62, 1985. *

Similar Documents

Publication Publication Date Title
RU1772806C (ru) Устройство дл обработки изображений
JPS63113776A (ja) 画像の最大値,最小値変換回路
JP2854420B2 (ja) 多次元アドレス発生器およびその制御方式
US5412777A (en) Display device having a built-in memory
JPS6061853A (ja) 情報処理装置
SU930355A1 (ru) Устройство дл вывода графической информации
JPS59101089A (ja) メモリ回路
SU849254A1 (ru) Устройство дл регистрациииНфОРМАции
JP2610887B2 (ja) イメージデータ回転処理装置
JP3251027B2 (ja) 画像表示用メモリ
JPS5897086A (ja) 画像メモリ用デ−タ転送回路
SU1339625A1 (ru) Устройство дл вывода графической информации
SU1709385A1 (ru) Устройство дл формировани видеосигнала
SU543960A1 (ru) Устройство дл отображени информации
SU1589288A1 (ru) Устройство дл выполнени логических операций
RU1785034C (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1149304A1 (ru) Устройство дл отображени графической информации на телевизионном индикаторе
SU1116458A1 (ru) Запоминающее устройство
JP2824708B2 (ja) 図形描画装置
SU1462407A1 (ru) Устройство дл формировани адреса видеопам ти растрового графического диспле
SU1317474A1 (ru) Устройство дл масштабировани изображений
SU1469518A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1660021A1 (ru) Устройство для преобразования изображений ¢7)
SU805299A1 (ru) Устройство дл отображени информацииНА эКРАНЕ элЕКТРОННО-лучЕВОй ТРубКи
KR100243177B1 (ko) 그래픽 데이타 처리 방법 및 장치