RU171328U1 - Полосовой фильтр - Google Patents
Полосовой фильтр Download PDFInfo
- Publication number
- RU171328U1 RU171328U1 RU2017106625U RU2017106625U RU171328U1 RU 171328 U1 RU171328 U1 RU 171328U1 RU 2017106625 U RU2017106625 U RU 2017106625U RU 2017106625 U RU2017106625 U RU 2017106625U RU 171328 U1 RU171328 U1 RU 171328U1
- Authority
- RU
- Russia
- Prior art keywords
- inputs
- input
- output
- weighted
- complex
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H9/00—Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
Landscapes
- Filters That Use Time-Delay Elements (AREA)
Abstract
Полезная модель относится в радиотехнике и электронике и может быть использована, в частности, в трактах промежуточных частот радиоприемных устройств. Требуемый технический результат, заключающийся в расширении функциональных возможностей и обеспечении возможности перестройки по частоте, в том числе подстройки при уходе средней частоты фильтра от номинальной для улучшения условий приема и передачи сигнала, а также для улучшения условий согласования с комплексными нагрузками, достигается в полосовом фильтре, содержащем четыре трехвходовых сумматора со взвешенными входами, два блока комплексной задержки, а также блок вычисления параметра ϕ, выполненный с возможностью подачи на его вход сигналов коммутации ключей fи требуемой средней частоты полосового фильтра fи расчета по ним параметра настройки полосового фильтра ϕ=2πf/f, а также четыре блока формирования сигналов настройки полосового фильтра. 5 ил.
Description
Полезная модель относится в радиотехнике и электронике и может быть использована, в частности, в трактах промежуточных частот радиоприемных устройств.
Известен фильтр [RU 2372711, C1, H03H 7/00, 10.11.2009], содержащий первую и вторую индуктивности, первый вывод индуктивности соединен с входной потенциальной клеммой устройства, первый вывод второй индуктивности соединен с выходной потенциальной клеммой устройства, ко вторым выводам первой и второй индуктивности подключены соответственно первые выводы первого и второго конденсаторов, вторые выводы которых соединены между собой, а также с первым выводом третьего конденсатора, второй вывод которого соединен с первым выводом третьей индуктивности, второй вывод третьей индуктивности соединен с общей шиной, в устройство дополнительно введены четвертый, пятый и шестой конденсаторы, при этом четвертый конденсатор соединяет входную и выходную потенциальную клеммы устройства, пятый конденсатор включен между входной потенциальной клеммой и общей шиной, шестой конденсатор включен между выходной потенциальной клеммой и общей шиной.
Недостатком устройства является относительно низкая избирательность.
Наиболее близким по технической сущности к предложенному является комплексный полосовой SC-фильтр [Е.А. Богатырев, Д.С. Торопчин. СИНТЕЗ КОМПЛЕКСНЫХ SC-ФИЛЬТРОВ ПРИ ПОДДЕРЖКЕ ПОДСИСТЕМ САПР ANADIGM DESIGNER 2. Известия ВОЛГГТУ, №6 (163), 2015, стр. 149-155 рис. 6], содержащий первый, второй, третий и четвертый трехвходовые сумматоры со взвешенными входами, а также первый и второй блоки комплексной задержки, при этом первые входы первого и второго трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными входами полосового фильтра, выходы третьего и четвертого трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными выходами полосового фильтра, выход первого трехвходового сумматора со взвешенными входами соединен с первыми входами первого блока комплексной задержки и третьего трехвходового сумматора со взвешенными входами, выход второго трехвходового сумматора со взвешенными входами соединен со вторым входом первого блока комплексной задержки и первого входа четвертого трехвходового сумматора со взвешенными входами, первый выход первого блока комплексной задержки соединен с первым входом второго блока комплексной задержки и со вторыми входами первого и третьего трехвходовых сумматоров со взвешенными входами, второй выход первого блока комплексной задержки соединен со вторым входом второго блока комплексной задержки и со вторыми входами второго и четвертого трехвходовых сумматоров со взвешенными входами, первый выход второго блока комплексной задержки соединен с третьими входами первого и третьего трехвходовых сумматоров со взвешенными входами, а второй выход второго блока комплексной задержки соединен с третьими входами второго и четвертого трехвходовых сумматоров со взвешенными входами, при этом тактирующие входы первого, второго, третьего и четвертого трехвходовых сумматоров со взвешенными входами и первого и второго блоков комплексной задержки являются входами сигнала тактовой частоты полосового фильтра, обеспечивающего считывание их входных сигналов во время фазы ϕ1 сигнала тактовой частоты, а считывание их выходных сигналов во время фазы ϕ2 сигнала тактовой частоты через полтакта относительно фазы ϕ1.
Такая конструкция полосового фильтра обеспечивает относительно высокую избирательность. Однако известный фильтр обладает недостатками, связанными с его относительно узкими функциональными возможностями, поскольку в нем не обеспечивается возможность перестройки по частоте, в том числе подстройки при уходе средней частоты фильтра от номинальной для улучшения условий приема и передачи сигнала, а также для улучшения условий согласования с комплексными нагрузками.
Задача, которая решается в предложенной полезной модели, направлена на расширение функциональных возможностей полосового фильтра и обеспечение возможности оперативной перестройки его средней частоты.
Требуемый технический результат заключается в расширении функциональных возможностей и обеспечении возможности перестройки по частоте, в том числе подстройки при уходе средней частоты фильтра от номинальной для улучшения условий приема и передачи сигнала, а также для улучшения условий согласования с комплексными нагрузками.
Поставленная задача решается, а требуемый технический результат достигается тем, что в полосовой фильтр, содержащий первый, второй, третий и четвертый трехвходовые сумматоры со взвешенными входами, а также первый и второй блоки комплексной задержки, при этом первые входы первого и второго трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными входами полосового фильтра, выходы третьего и четвертого трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными выходами полосового фильтра, выход первого трехвходового сумматора со взвешенными входами соединен с первыми входами первого блока комплексной задержки и третьего трехвходового сумматора со взвешенными входами, выход второго трехвходового сумматора со взвешенными входами соединен со вторым входом первого блока комплексной задержки и первого входа четвертого трехвходового сумматора со взвешенными входами, первый выход первого блока комплексной задержки соединен с первым входом второго блока комплексной задержки и со вторыми входами первого и третьего трехвходовых сумматоров со взвешенными входами, второй выход первого блока комплексной задержки соединен со вторым входом второго блока комплексной задержки и со вторыми входами второго и четвертого трехвходовых сумматоров со взвешенными входами, первый выход второго блока комплексной задержки соединен с третьими входами первого и третьего трехвходовых сумматоров со взвешенными входами, а второй выход второго блока комплексной задержки соединен с третьими входами второго и четвертого трехвходовых сумматоров со взвешенными входами, при этом коммутирующие входы первого, второго, третьего и четвертого трехвходовых сумматоров со взвешенными входами и первого и второго блоков комплексной задержки являются входами сигнала коммутации ключей fк полосового фильтра, обеспечивающего считывание их входных сигналов во время фазы ϕ1, а считывание их выходных сигналов во время фазы ϕ2 сигнала коммутации ключей fк через полтакта относительно фазы ϕ1, согласно полезной модели введены блок вычисления параметра ϕ0, выполненный с возможностью подачи на его вход сигналов коммутации ключей fк и требуемой средней частоты полосового фильтра f0 и расчета по ним параметра настройки полосового фильтра ϕ0=2πf0/fк, а также первый, второй, третий и четвертый блоки формирования сигналов настройки полосового фильтра, входы которых соединены с выходом блока вычисления параметра ϕ0, а выход каждого из них соединен соответственно с первым, вторым, третьим и четвертым входами настройки первого и второго блоков комплексной задержки, имеющих одинаковую конструкцию и выполненных в виде первого и второго входных звеньев, входы которых являются соответственно первым и вторым входом блока комплексной задержки, первого и второго выходных звеньев, выходы которых являются соответственно первым и вторым выходом блока комплексной задержки, а также первого и второго промежуточных звеньев, входы которых соединены с выходами соответственно первого и второго входных звеньев, а выходы соединены со входом первого выходного звена и третьего и четвертого промежуточных звеньев, входы которых соединены с выходами соответственно первого и второго входных звеньев, а выходы соединены со входом второго выходного звена, при этом входы настройки первого, второго, третьего и четвертого промежуточных звеньев первого и второго блоков комплексной задержки являются соответственно первым, вторым, третьим и четвертым входами настройки первого и второго блоков комплексной задержки.
На чертеже представлены:
на фиг. 1 - функциональная схема полосового фильтра;
на фиг. 2 - принципиальная схема блока комплексной задержки;
на фиг. 3 - принципиальная схема первого трехвходового сумматора со взвешенными входами;
на фиг. 4 - принципиальная схема второго трехвходового сумматора со взвешенными входами;
на фиг. 5 - принципиальная схема третьего и четвертого трехвходовых сумматоров со взвешенными входами.
Полосовой фильтр (фиг. 1) содержит первый 1, второй 2, третий 3 и четвертый 4 трехвходовые сумматоры со взвешенными входами, а также первый 5 и второй 6 блоки комплексной задержки.
В полосовом фильтре первые входы первого 1 и второго 2 трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными входами полосового фильтра, а выходы третьего 3 и четвертого 4 трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными выходами полосового фильтра.
Кроме того, выход первого трехвходового сумматора 1 со взвешенными входами соединен с первыми входами первого блока 5 комплексной задержки и третьего трехвходового сумматора 3 со взвешенными входами, выход второго трехвходового сумматора 2 со взвешенными входами соединен со вторым входом первого блока 5 комплексной задержки и первого входа четвертого трехвходового сумматора 4 со взвешенными входами, первый выход первого блока 5 комплексной задержки соединен с первым входом второго блока 6 комплексной задержки и со вторыми входами первого 1 и третьего 3 трехвходовых сумматоров со взвешенными входами, второй выход первого блока 5 комплексной задержки соединен со вторым входом второго блока 6 комплексной задержки и со вторыми входами второго 2 и четвертого 4 трехвходовых сумматоров со взвешенными входами.
Дополнительно к отмеченному выше первый выход второго блока 6 комплексной задержки соединен с третьими входами первого 1 и третьего 3 трехвходовых сумматоров со взвешенными входами, а второй выход второго блока 6 комплексной задержки соединен с третьими входами второго 2 и четвертого 4 трехвходовых сумматоров со взвешенными входами.
В полосовом фильтре коммутирующие входы первого 1, второго 2, третьего 3 и четвертого 4 трехвходовых сумматоров со взвешенными входами и первого 5 и второго 6 блоков комплексной задержки являются входами сигнала коммутации ключей fк полосового фильтра, обеспечивающего считывание их входных сигналов во время фазы ϕ1, а считывание их выходных сигналов во время фазы ϕ2 сигнала коммутации ключей fк через полтакта относительно фазы ϕ1.
Полосовой фильтр содержит также блок 7 вычисления параметра ϕ0, выполненный с возможностью подачи на его вход сигналов коммутации ключей fк и требуемой средней частоты полосового фильтра f0 и расчета по ним параметра настройки полосового фильтра ϕ0=2πf0/fк.
Кроме того, полосовой фильтр содержит первый 8, второй 9, третий 10 и четвертый 11 блоки формирования сигналов настройки полосового фильтра, входы которых соединены с выходом блока 7 вычисления параметра ϕ0, а выход каждого из них соединен соответственно с первым, вторым, третьим и четвертым входами настройки первого 5 и второго 6 блоков комплексной задержки.
В качестве первого 5 и второго 6 блоков комплексной задержки могут быть использованы блоки, имеют одинаковую конструкцию (фиг. 2) и выполнены в виде первого 12 и второго 13 входных звеньев, входы которых являются соответственно первым и вторым входом блока комплексной задержки, первого 14 и второго 15 выходных звеньев, выходы которых являются соответственно первым и вторым выходом блока комплексной задержки, а также первого 16 и второго 17 промежуточных звеньев, входы которых соединены с выходами соответственно первого 12 и второго 13 входных звеньев, а выходы соединены со входом первого выходного звена 14 и третьего 18 и четвертого 19 промежуточных звеньев, входы которых соединены с выходами соответственно первого 12 и второго 13 входных звеньев, а выходы соединены со входом второго 15 выходного звена, при этом входы настройки первого 16, второго 17, третьего 18 и четвертого 19 промежуточных звеньев первого 5 и второго 6 блоков комплексной задержки являются соответственно первым, вторым, третьим и четвертым входами настройки первого 5 и второго 6 блоков комплексной задержки.
Работает полосовой фильтр следующим образом.
Предложенный полосовой фильтр представляет собой комплексный БИХ-фильтр 4-го порядка (аппроксимация по Баттерворту), выполненный по технологии SC-фильтров в однородном базисе с использованием метода комплексной задержки. SC-фильтры - это устройства дискретно-аналоговой обработки сигнала, в которых входное напряжение дискретизируется только по времени, с сохранением непрерывности по уровню. Частотный диапазон таких частотно-избирательных устройств в большинстве случаев позволяет осуществить их практическую реализацию в базисе операционных усилителей и электронных ключей на МОП-транзисторах и переключаемых МОП-конденсаторах. Кроме того, в таких схемах играют роль не столько номиналы емкостей, сколько их отношение, которое выдерживается в рамках единого технологического процесса с высокой точностью, что позволяет создавать прецизионные схемы обработки сигналов. Основные достоинства SC-фильтров - это высокая степень интеграции, достигаемая использованием современной КМОП-технологии, простота сопряжения с чисто цифровыми устройствами, отсутствие дискретизатора в явном виде, возможность практической реализации на основе программируемых аналоговых интегральных схем. Считывание входного сигнала в звенья таких фильтров осуществляется во время фазы ϕ1 коммутирующей (тактирующей) последовательности. Выходной сигнал становится доступен для считывания во время фазы ϕ2, т.е. через полтакта, и остается доступным для считывания во время следующей фазы ϕ1. Выбор емкостей в первом 5 и втором 6 блоках комплексной задержки (фиг. 2) осуществляется следующим образом:
В практическом примере реализации комплексного полосового SC-фильтр 4-го порядка, аппроксимация по Баттерворту, с центральной частотой в области , полосой пропускания , частотой коммутации ключей , были использованы следующие коэффициенты для первого 1, второго 2, третьего 3 и четвертого 4 трехвходовых сумматоров со взвешенными входами: K0 = -0.0061, а 0 = -0.01, a 1 = -0.02, а 2 = -0.01, b1 = 1.978, b2 = -0.978.
Для настройки полосового фильтра на среднюю частоту f0 в блоке 7 вычисляется параметр настройки полосового фильтра ϕ0=2πf0/fк.
Затем в первом блоке 8 формирования сигналов настройки полосового фильтра рассчитывается требуемое значение емкости С7=C12cos(φ0), во втором блоке 9 формирования сигналов настройки полосового фильтра рассчитывается требуемое значение емкости С8=C12sin(φ0), в третьем блоке 8 формирования сигналов настройки полосового фильтра рассчитывается требуемое значение емкости С9=C14sin(φ0), а в четвертом блоке 10 формирования сигналов настройки полосового фильтра рассчитывается требуемое значение емкости С10=C14cos(φ0). Рассчитанные значения емкостей С7, C8, С9 и С10 используются в первом 16, втором 17, третьем 18 и в четвертом 19 промежуточных звеньях первого 5 и второго 6 блоков комплексной задержки, соответственно, для перестройки емкостей, что приводит к перестройке средней частоты полосового фильтр на частоту f0.
Таким образом, в предложенном полосовом фильтре достигается требуемый технический результат, заключающийся в расширении функциональных возможностей и обеспечении возможности перестройки по частоте, в том числе подстройки при уходе средней частоты фильтра от номинальной для улучшения условий приема и передачи сигнала, а также для улучшения условий согласования с комплексными нагрузками.
Claims (1)
- Полосовой фильтр, содержащий первый, второй, третий и четвертый трехвходовые сумматоры со взвешенными входами, а также первый и второй блоки комплексной задержки, при этом первые входы первого и второго трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными входами полосового фильтра, выходы третьего и четвертого трехвходовых сумматоров со взвешенными входами являются соответственно первыми и вторыми информационными выходами полосового фильтра, выход первого трехвходового сумматора со взвешенными входами соединен с первыми входами первого блока комплексной задержки и третьего трехвходового сумматора со взвешенными входами, выход второго трехвходового сумматора со взвешенными входами соединен со вторым входом первого блока комплексной задержки и первого входа четвертого трехвходового сумматора со взвешенными входами, первый выход первого блока комплексной задержки соединен с первым входом второго блока комплексной задержки и со вторыми входами первого и третьего трехвходовых сумматоров со взвешенными входами, второй выход первого блока комплексной задержки соединен со вторым входом второго блока комплексной задержки и со вторыми входами второго и четвертого трехвходовых сумматоров со взвешенными входами, первый выход второго блока комплексной задержки соединен с третьими входами первого и третьего трехвходовых сумматоров со взвешенными входами, а второй выход второго блока комплексной задержки соединен с третьими входами второго и четвертого трехвходовых сумматоров со взвешенными входами, при этом коммутирующие входы первого, второго, третьего и четвертого трехвходовых сумматоров со взвешенными входами и первого и второго блоков комплексной задержки являются входами сигнала коммутации ключей fк полосового фильтра, обеспечивающего считывание их входных сигналов во время фазы ϕ1, а считывание их выходных сигналов во время фазы ϕ2 сигнала коммутации ключей fк через полтакта относительно фазы ϕ1, отличающийся тем, что введены блок вычисления параметра ϕ0, выполненный с возможностью подачи на его вход сигналов коммутации ключей fк и требуемой средней частоты полосового фильтра f0 и расчета по ним параметра настройки полосового фильтра ϕ0=2πf0/fк, а также первый, второй, третий и четвертый блоки формирования сигналов настройки полосового фильтра, входы которых соединены с выходом блока вычисления параметра ϕ0, а выход каждого из них соединен соответственно с первым, вторым, третьим и четвертым входами настройки первого и второго блоков комплексной задержки, имеющих одинаковую конструкцию и выполненных в виде первого и второго входных звеньев, входы которых являются соответственно первым и вторым входом блока комплексной задержки, первого и второго выходных звеньев, выходы которых являются соответственно первым и вторым выходом блока комплексной задержки, а также первого и второго промежуточных звеньев, входы которых соединены с выходами соответственно первого и второго входных звеньев, а выходы соединены со входом первого выходного звена и третьего и четвертого промежуточных звеньев, входы которых соединены с выходами соответственно первого и второго входных звеньев, а выходы соединены со входом второго выходного звена, при этом входы настройки первого, второго, третьего и четвертого промежуточных звеньев первого и второго блоков комплексной задержки являются соответственно первым, вторым, третьим и четвертым входами настройки первого и второго блоков комплексной задержки.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2017106625U RU171328U1 (ru) | 2017-02-28 | 2017-02-28 | Полосовой фильтр |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2017106625U RU171328U1 (ru) | 2017-02-28 | 2017-02-28 | Полосовой фильтр |
Publications (1)
Publication Number | Publication Date |
---|---|
RU171328U1 true RU171328U1 (ru) | 2017-05-29 |
Family
ID=59032785
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2017106625U RU171328U1 (ru) | 2017-02-28 | 2017-02-28 | Полосовой фильтр |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU171328U1 (ru) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5121078A (en) * | 1989-10-19 | 1992-06-09 | French State Represented By The Minister Of Post, Telecommunications And Space (Centre National D'etudes Des Telecommunications) | Filtering cell and corresponding filter |
RU70732U1 (ru) * | 2007-10-11 | 2008-02-10 | Государственное образовательное учреждение высшего профессионального образования "Сибирский государственный университет телекоммуникаций и информатики" (ГОУ ВПО "СибГУТИ") | Перестраиваемый активный полосовой фильтр |
RU2372711C1 (ru) * | 2008-07-09 | 2009-11-10 | Федеральное государственное унитарное предприятие Омский научно-исследовательский институт приборостроения | Полосовой высокоизбирательный lc-фильтр |
RU2516707C1 (ru) * | 2012-12-13 | 2014-05-20 | Открытое акционерное общество "Омский научно-исследовательский институт приборостроения" (ОАО "ОНИИП") | Полосовой перестраиваемый lc-фильтр |
-
2017
- 2017-02-28 RU RU2017106625U patent/RU171328U1/ru not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5121078A (en) * | 1989-10-19 | 1992-06-09 | French State Represented By The Minister Of Post, Telecommunications And Space (Centre National D'etudes Des Telecommunications) | Filtering cell and corresponding filter |
RU70732U1 (ru) * | 2007-10-11 | 2008-02-10 | Государственное образовательное учреждение высшего профессионального образования "Сибирский государственный университет телекоммуникаций и информатики" (ГОУ ВПО "СибГУТИ") | Перестраиваемый активный полосовой фильтр |
RU2372711C1 (ru) * | 2008-07-09 | 2009-11-10 | Федеральное государственное унитарное предприятие Омский научно-исследовательский институт приборостроения | Полосовой высокоизбирательный lc-фильтр |
RU2516707C1 (ru) * | 2012-12-13 | 2014-05-20 | Открытое акционерное общество "Омский научно-исследовательский институт приборостроения" (ОАО "ОНИИП") | Полосовой перестраиваемый lc-фильтр |
Non-Patent Citations (1)
Title |
---|
Е.А.БОГАТЫРЕВ И ДР., СИНТЕЗ КОМПЛЕКСНЫХ SC-ФИЛЬТРОВ ПРИ ПОДДЕРЖКЕ ПОДСИСТЕМ САПР ANADIGM DESIGNER 2. ИЗВЕСТИЯ ВОЛГГТУ, N 6 2015 г., с.149-155. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7940104B2 (en) | Signal generating apparatus, filter apparatus, signal generating method and filtering method | |
US20110307536A1 (en) | Digital filter | |
El Oualkadi et al. | Fully integrated high-Q switched capacitor bandpass filter with center frequency and bandwidth tuning | |
RU2380825C2 (ru) | Перестраиваемый полосовой фильтр | |
RU2467475C1 (ru) | Синтезатор частоты с пониженным уровнем фазовых шумов | |
TW201635714A (zh) | 相位內插器及時脈與資料回復電路 | |
US3526858A (en) | Band filter of the n-path type | |
RU171328U1 (ru) | Полосовой фильтр | |
US9973171B2 (en) | Digital filter | |
US3736517A (en) | Active delay-equalizer network | |
CN106953614B (zh) | 一种中频可控的复数滤波器及复数滤波器中频控制方法 | |
Sumesaglam et al. | A digital automatic tuning technique for high-order continuous-time filters | |
Evdokimova et al. | Synthesis of ladder-type acoustic filters in the band-pass domain | |
US20070217497A1 (en) | Fir Filter | |
CN104378107A (zh) | 一种改善锁相调频电路宽带调制平坦度的数字处理装置 | |
US3626216A (en) | Phase shifting circuit | |
JP7034385B2 (ja) | 遅延回路及び線路切換型移相器 | |
RU2349026C2 (ru) | Электрический фильтр с компенсацией помех в рабочей полосе частот | |
Sumesaglam et al. | A digital approach for automatic tuning of continuous-time high-Q filters | |
RU80616U1 (ru) | Видеоконвертор радиоинтерферометра | |
CN210780727U (zh) | 中频信号源电路 | |
RU2560785C2 (ru) | Двухполосный пьезоэлектрический фильтр | |
Minhaj | CCII-based single-element controlled quadrature oscillators employing grounded passive components | |
RU2691264C1 (ru) | Перестраиваемый полосовой фильтр на переключаемых конденсаторах | |
Minhaj | Multioutput Second-Generation Current Conveyor-Based Voltage-mode Eight-Phase Sinusoidal Oscillator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM9K | Utility model has become invalid (non-payment of fees) |
Effective date: 20180301 |